TFT基板和使用该TFT基板的液晶显示装置.pdf

上传人:小** 文档编号:999717 上传时间:2018-03-24 格式:PDF 页数:24 大小:580.78KB
返回 下载 相关 举报
摘要
申请专利号:

CN200980158201.1

申请日:

2009.11.05

公开号:

CN102356352A

公开日:

2012.02.15

当前法律状态:

撤回

有效性:

无权

法律详情:

发明专利申请公布后的视为撤回IPC(主分类):G02F 1/1368申请公布日:20120215|||实质审查的生效IPC(主分类):G02F 1/1368申请日:20091105|||公开

IPC分类号:

G02F1/1368; G02F1/1343

主分类号:

G02F1/1368

申请人:

夏普株式会社

发明人:

星野淳之

地址:

日本大阪府

优先权:

2009.03.24 JP 2009-072239

专利代理机构:

北京市隆安律师事务所 11323

代理人:

权鲜枝

PDF下载: PDF下载
内容摘要

提供能精度良好地保持排列于TFT基板上的多个像素的像素电位的TFT基板。本发明的TFT基板具备:栅极总线(G2、G3);辅助电容总线(CsYH3、CsYL2),其来源于与栅极总线(G2、G3)相同的配线层;辅助电容总线(CsXH1),其来源于与栅极总线(G2、G3)相同的配线层,形成第1子像素(SP21)的辅助电容(22);以及辅助电容总线(CsXL2),其来源于与栅极总线(G2、G3)相同的配线层,形成第2子像素(SP22)的辅助电容(25)。辅助电容总线(CsYH3)和辅助电容总线(CsXH1)、以及辅助电容总线(CsYL2)和辅助电容总线(CsXL2)分别通过来源于与栅极总线(G2、G3)不同的配线层的连接配线部连接。

权利要求书

1: 一种 TFT 基板, 其特征在于, 是包括第 1 子像素和与该第 1 子像素相邻的第 2 子像素 的多个像素排列成矩阵状的有源矩阵型的 TFT 基板, 上述 TFT 基板具备 : 第 1 栅极总线和第 2 栅极总线, 其沿着上述第 1 子像素和上述第 2 子像素相邻的相邻 方向延伸 ; 第 1 辅助电容总线和第 2 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总 线相同的配线层且沿着上述相邻方向延伸 ; 第 3 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总线相同的配线层且与 上述第 1 子像素靠近, 在与上述第 1 子像素的子像素电极之间形成上述第 1 子像素的辅助 电容 ; 以及 第 4 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总线相同的配线层且与 上述第 2 子像素靠近, 在与上述第 2 子像素的子像素电极之间形成上述第 2 子像素的辅助 电容, 上述第 1 辅助电容总线和上述第 1 子像素以隔着上述第 1 栅极总线的方式配置, 上述 第 2 辅助电容总线和上述第 2 子像素以隔着上述第 2 栅极总线的方式配置, 上述第 1 辅助电容总线和上述第 2 辅助电容总线被施加彼此不同的电压, 上述 TFT 基板还具备 : 第 1 连接配线部, 其将上述第 1 辅助电容总线与上述第 3 辅助电容总线之间连接, 来源 于与上述第 1 栅极总线和第 2 栅极总线不同的配线层 ; 以及 第 2 连接配线部, 其将上述第 2 辅助电容总线与上述第 4 辅助电容总线之间连接, 来源 于与上述第 1 栅极总线和第 2 栅极总线不同的配线层。
2: 根据权利要求 1 所述的 TFT 基板, 其特征在于, 上述第 1 连接配线部来源于与上述 第 1 子像素的子像素电极相同的配线层, 上述第 2 连接配线部来源于与上述第 2 子像素的 子像素电极相同的配线层。
3: 根据权利要求 1 或 2 所述的 TFT 基板, 其特征在于, 具有矩形形状的上述第 1 子像素 具有沿着上述第 3 辅助电容总线的第 1 边和位于与该第 1 边相反的一侧的第 2 边, 上述第 3 辅助电容总线包含 : 第 1 分支线部分, 其与上述第 1 子像素的第 1 边靠近 ; 以 及第 2 分支线部分, 其与上述第 1 子像素的第 2 边靠近。
4: 根据权利要求 3 所述的 TFT 基板, 其特征在于, 上述第 1 子像素还具有配置于上述第 1 边与上述第 2 边之间的上述第 1 栅极总线侧的第 3 边, 上述第 3 辅助电容总线还包含与上述第 1 子像素的第 3 边靠近的第 3 分支线部分。
5: 根据权利要求 1 ~ 4 中的任一项所述的 TFT 基板, 其特征在于, 还具备与上述第 1 栅 极总线和第 2 栅极总线交叉的源极总线, 上述第 1 子像素和上述第 2 子像素配置成隔着上述源极总线而相对。
6: 根据权利要求 5 所述的 TFT 基板, 其特征在于, 上述第 1 连接配线部来源于与上述第 1 子像素的子像素电极相同的配线层和与上述源极总线相同的配线层, 上述第 2 连接配线 部来源于与上述第 2 子像素的子像素电极相同的配线层和与上述源极总线相同的配线层。
7: 根据权利要求 1 ~ 4 中的任一项所述的 TFT 基板, 其特征在于, 还具备与上述第 1 栅 极总线和第 2 栅极总线交叉的两条源极总线, 上述第 1 子像素和上述第 2 子像素配置于相邻的上述两条源极总线间且与相邻的上述 2 两条源极总线中的任一方连接。
8: 根据权利要求 1 ~ 7 中的任一项所述的 TFT 基板, 其特征在于, 上述多个像素的排列 是条状排列。
9: 根据权利要求 1 ~ 7 中的任一项所述的 TFT 基板, 其特征在于, 上述多个像素的排列 是三角形排列。
10: 一种液晶显示装置, 其特征在于, 具备 : 权利要求 1 ~ 9 中的任一项所述的 TFT 基板 ; 以及 控制电路, 其用于控制图像显示处理, 上述图像显示处理用于使用上述 TFT 基板显示 图像。

说明书


TFT 基板和使用该 TFT 基板的液晶显示装置

    【技术领域】
     本发明涉及使用薄膜晶体管的有源矩阵型的 TFT 基板和使用该 TFT 基板的液晶显示装置。 背景技术 作为改善 γ 特性的视角依存性的液晶显示装置, 有多像素驱动方式的液晶显示 装置。 在多像素驱动中, 利用亮度不同的两个以上子像素构成一个像素, 由此改善视野角特 性即 γ 特性的视角依存性 ( 例如, 参照专利文献 1)。
     在图 9 中示出现有的多像素驱动方式的液晶显示装置具备的像素的构成例。如图 9 所示, 一个像素 P1 被分割为两个子像素 SP1、 SP2。子像素 SP1 具有薄膜晶体管 ( 下面称为 “TFT” 。)51、 辅助电容 52 以及子像素电极 53。同样, 子像素 SP2 具有 TFT61、 辅助电容 62 以 及子像素电极 63。
     TFT51 和 TFT61 各自的栅极电极连接到栅极总线 G1, 各自的源极电极连接到源极 总线 S1。
     辅助电容 52 在子像素电极 53 与辅助电容总线 Cs1 之间形成。辅助电容 62 在子 像素电极 63 与辅助电容总线 Cs2 之间形成。
     辅助电容总线 Cs1 和栅极总线 G1 配置成隔着子像素 SP1 彼此平行。辅助电容总线 Cs2 和栅极总线 G1 配置成隔着子像素 SP2 彼此平行。
     另外, 像素 P1 的辅助电容总线 Cs1 兼作用于形成隔着该辅助电容总线 Cs1 与像素 P1 相邻的其它像素 ( 省略图示 ) 的子像素具有的辅助电容的辅助电容总线。同样, 像素 P1 的辅助电容总线 Cs2 兼作用于形成隔着该辅助电容总线 Cs2 与像素 P1 相邻的其它像素 ( 省 略图示 ) 的子像素具有的辅助电容的辅助电容总线。
     使用图 10, 对多像素驱动方式的显示面板中的辅助电容总线 Cs1、 Cs2( 下面总称 Cs1、 Cs2, 也有时称为 “Cs” 。) 的驱动方法进行说明。
     如图 10 所示, 在作为显示区域的有源区 AA 交替配置的辅助电容总线 Cs 连接到在 与有源区 AA 相邻的区域所配置的 Cs 干配线 bb。Cs 干配线 bb 构成以多条为一组的 Cs 干 配线组 BB1 和 Cs 干配线组 BB2。Cs 干配线组 BB1 设于与相对于有源区 AA 成为辅助电容总 线 Cs 延伸的一个方向的规定侧的有源区 AA 的一端侧相邻的区域。另外, Cs 干配线组 BB2 设于与相对于有源区 AA 成为辅助电容总线 Cs 延伸的另一方向的规定侧的有源区 AA 的另 一端侧相邻的区域。
     例如在仅设有 Cs 干配线组 BB1 的情况下, 辅助电容总线 Cs 的一端连接到构成 Cs 干配线组 BB1 的 Cs 干配线 bb。另一方面, 在设有 Cs 干配线组 BB1 和 Cs 干配线组 BB2 两者 的情况下, 辅助电容总线 Cs 的一端连接到构成 Cs 干配线组 BB1 的 Cs 干配线 bb, 辅助电容 总线 Cs 的另一端连接到构成 Cs 干配线组 BB2 的 Cs 干配线 bb。Cs 干配线 bb 在与辅助电 容总线 Cs 延伸的方向正交的方向、 即图 9 的源极总线 S1 延伸的方向延伸。
     在图 10 中, 设有包括 12 条 Cs 干配线 bb 的 Cs 干配线组 BB1 以及包括 12 条 Cs 干
     配线 bb 的 Cs 干配线组 BB2。并且, 各辅助电容总线 Cs 连接到各 Cs 干配线组 BB1 和 BB2 各 自中的任一条 Cs 干配线 bb。 连续配置的 12 条辅助电容总线 Cs 连接到各 Cs 干配线组 BB1、 BB2 中的彼此不同的 Cs 干配线 bb。
     另一方面, 在仅设有 Cs 干配线组 BB1 的情况下, 连续配置的 12 条辅助电容总线 Cs 连接到 Cs 干配线组 BB1 中的彼此不同的 Cs 干配线 bb。
     在这样的多像素驱动方式中, 将彼此不同的辅助电容电压 Vcs 施加到辅助电容总 线 Cs1 和辅助电容总线 Cs2 各自, 由此使构成相同像素 P1 的子像素 SP1 和 SP2 各自的亮度不 同, 由此改善像素 P1 整体的 γ 特性。
     上述的辅助电容电压 Vcs 通过 Cs 干配线 bb 提供到辅助电容总线 Cs1 和辅助电容 总线 Cs2。并且, 对各 Cs 干配线组 BB1、 BB2 的不同的 Cs 干配线 bb 施加不同的辅助电容电 压 Vcs。因此, 对 Cs 干配线组 BB1、 BB2 各自, 从 Cs 驱动器 ( 省略图示 ) 提供 Cs 干配线 bb 的条数的量的不同的辅助电容电压 Vcs。
     如图 10 所示, 在有源区 AA 的两侧配置有 Cs 干配线组 BB1、 BB2 的情况下, 对连接 到相同辅助电容总线 Cs 的、 Cs 干配线组 BB1、 BB2 各自的 Cs 干配线 bb 施加相同的辅助电 容电压 Vcs。
     这样, 从有源区 AA 的两侧提供辅助电容电压 Vcs。 因此, 即使是较大尺寸的液晶画 面, 也能抑制如下情况 : 对于辅助电容电压 Vcs 而言, 由于配线延迟, 辅助电容电压 Vcs 的波 形在相同的辅助电容总线 Cs 中的有源区 AA 的不同场所间不同。
     以往, 提出了在有源区 AA 内将这样的辅助电容总线 Cs 配置成网格状的构成 ( 例 如, 参照专利文献 2 ~ 6)。
     例如, 在专利文献 2 所公开的现有的液晶显示装置中, 通过将相当于图 10 所示的 辅助电容总线 Cs 的储存电容总线形成为网格状, 从而能将从电源侧看到的储存电容总线 的阻抗减到极小。 因此, 能减小储存电容总线的时间常数, 所以在不降低显示质量的情况下 实现液晶显示装置的大型化、 高精细化。
     另外, 在专利文献 3 所公开的现有的液晶显示元件中, 也通过将相当于图 10 所示 的辅助电容总线 Cs 的辅助电容配线单元形成为网格状, 从而能降低辅助电容单元的电阻 值。而且, 即使在辅助电容配线单元发生断线的情况下, 辅助电容配线整体也形成为网格 状, 所以能将断线的不良影响抑制成最小限度。
     现有技术文献
     专利文献
     专利文献 1 : 国际公开专利公报 “第 2006/098449 号小册子 (2006 年 9 月 21 日公 开 )”
     专利文献 2 : 日本公开专利公报 “特开 2001-281690 号公报 (2001 年 10 月 10 日公 开 )”
     专利文献 3 : 日本公开专利公报 “特开平 9-160075 号公报 (1997 年 6 月 20 日公 开 )”
     专利文献 4 : 日本公开专利公报 “特开平 3-72321 号公报 (1991 年 3 月 27 日公开 )”
     专利文献 5 : 日本公开专利公报 “特开昭 62-265688 号公报 (1987 年 11 月 18 日公 开 )”专利文献 6 : 日本公开专利公报 “特开 2001-109018 号公报 (2001 年 4 月 20 日公开 )” 发明内容
     发明要解决的问题
     但是, 在 TV 用途的液晶显示装置中, 从倍速驱动、 大型和高精细化等的要求出发, 要求用于保持像素电位的上述辅助电容总线 Cs 的低电阻化。
     尤其是在上述的现有的多像素驱动方式中, 例如使用图 9 说明的那样, 必须将彼 此不同的辅助电容电压 Vcs 施加到辅助电容总线 Cs1 和辅助电容总线 Cs2 各自。其结果是, 辅助电容总线 Cs1 和辅助电容总线 Cs2 两者需要低电阻化。
     但是, 在要降低这样的辅助电容总线 Cs1 和辅助电容总线 Cs2 两者的电阻的情况 下, 必须将最少需要两组的辅助电容总线设成 2×n(n : 自然数 ) 倍的组。 其结果是, 图 10 所 示的 Cs 干配线组 BB1、 BB2 也需要低电阻化, 因此, 它们的配线宽度增大, 导致 Cs 干配线组 BB1、 BB2 所占的区域增大。
     因此, 希望采用上述的专利文献 2 和 3 所公开的、 将辅助电容总线 Cs 形成为网格 状的构成有效。 但是, 在被施加彼此不同的辅助电容电压 Vcs 的辅助电容总线 Cs1 和辅助电容总 线 Cs2 采用上述的专利文献 2 和 3 所公开的构成、 将各自简单连接的情况下, 连接它们的配 线的路径变得非常复杂。
     因此, 在图 9 所示的子像素电极 53 及子像素电极 63 与辅助电容总线 Cs1 及辅助 电容总线 Cs2 之间形成多余的电容, 其结果是有以下问题 : 不能精度良好地保持各像素 P1 的 像素电位。
     鉴于上述的问题, 本发明的目的是提供能精度良好地保持排列于 TFT 基板上的多 个像素的像素电位的 TFT 基板和使用该 TFT 基板的液晶显示装置。
     用于解决问题的方案
     为了达成上述目的, 本发明中的 TFT 基板是包括第 1 子像素和与该第 1 子像素相 邻的第 2 子像素的多个像素排列成矩阵状的有源矩阵型的 TFT 基板, 上述 TFT 基板具备 : 第 1 栅极总线和第 2 栅极总线, 其沿着上述第 1 子像素和上述第 2 子像素相邻的相邻方向延 伸; 第 1 辅助电容总线和第 2 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总线 相同的配线层且沿着上述相邻方向延伸 ; 第 3 辅助电容总线, 其来源于与上述第 1 栅极总线 和第 2 栅极总线相同的配线层且与上述第 1 子像素靠近, 在与上述第 1 子像素的子像素电 极之间形成上述第 1 子像素的辅助电容 ; 以及第 4 辅助电容总线, 其来源于与上述第 1 栅极 总线和第 2 栅极总线相同的配线层且与上述第 2 子像素靠近, 与上述第 2 子像素的子像素 电极之间形成上述第 2 子像素的辅助电容, 上述第 1 辅助电容总线和上述第 1 子像素以隔 着上述第 1 栅极总线的方式配置, 上述第 2 辅助电容总线和上述第 2 子像素以隔着上述第 2 栅极总线的方式配置, 上述第 1 辅助电容总线和上述第 2 辅助电容总线被施加彼此不同 的电压, 上述 TFT 基板还具备 : 第 1 连接配线部, 其将上述第 1 辅助电容总线与上述第 3 辅 助电容总线之间连接, 来源于与上述第 1 栅极总线和第 2 栅极总线不同的配线层 ; 以及第 2 连接配线部, 其将上述第 2 辅助电容总线与上述第 4 辅助电容总线之间连接, 来源于与上述
     第 1 栅极总线和第 2 栅极总线不同的配线层。
     在上述 TFT 基板中, 第 1 子像素在靠近自身的第 3 辅助电容总线之间形成辅助电 容。并且, 第 3 辅助电容总线通过来源于与第 1 栅极总线和第 2 栅极总线不同的配线层的 第 1 连接配线部与第 1 辅助电容总线连接。
     另外, 第 2 子像素与靠近自身的第 4 辅助电容总线之间形成辅助电容。并且, 第4 辅助电容总线通过来源于与第 1 栅极总线和第 2 栅极总线不同的配线层的第 2 连接配线部 与第 2 辅助电容总线连接。
     因此, 能在 TFT 基板上将第 1 辅助电容总线和第 3 辅助电容总线形成为网格状。 另 外, 能在 TFT 基板上将第 2 辅助电容总线和第 4 辅助电容总线形成为网格状。
     因此, 能使用第 1 辅助电容总线和第 3 辅助电容总线对 TFT 基板上的各像素均匀 地提供相同的辅助电容电压, 另外, 能使用第 2 辅助电容总线和第 4 辅助电容总线对 TFT 基 板上的各像素均匀地提供与施加于第 1 辅助电容总线的辅助电容电压不同的相同辅助电 容电压。 由此, 能精度良好地保持使用两个不同电压的多图像驱动中的各像素的像素电位。
     本发明中的液晶显示装置具备 : 上述 TFT 基板 ; 以及控制电路, 其用于控制图像显 示处理, 上述图像显示处理用于使用上述 TFT 基板显示图像。 在上述液晶显示装置中, 第 1 子像素与靠近自身的第 2 辅助电容总线之间形成辅 助电容。并且, 第 2 辅助电容总线通过来源于与栅极总线不同的配线层的连接配线部与第 1 辅助电容总线连接。
     因此, 能在 TFT 基板上将第 1 辅助电容总线和第 2 辅助电容总线形成为网格状。 因 此, 能使用这些第 1 辅助电容总线和第 2 辅助电容总线对 TFT 基板上的各像素均匀地提供 相同的辅助电容电压, 所以能精度良好地保持各像素的像素电位。
     发明效果
     如上所述, 本发明的 TFT 基板具备 : 第 1 栅极总线和第 2 栅极总线, 其沿着上述第 1 子像素和上述第 2 子像素相邻的相邻方向延伸 ; 第 1 辅助电容总线和第 2 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总线相同的配线层且沿着上述相邻方向延伸 ; 第 3 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总线相同的配线层且与上述第 1 子像素靠近, 在与上述第 1 子像素的子像素电极之间形成上述第 1 子像素的辅助电容 ; 以及 第 4 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总线相同的配线层且与上述 第 2 子像素靠近, 在与上述第 2 子像素的子像素电极之间形成上述第 2 子像素的辅助电容, 上述第 1 辅助电容总线和上述第 1 子像素以隔着上述第 1 栅极总线的方式配置, 上述第 2 辅助电容总线和上述第 2 子像素以隔着上述第 2 栅极总线的方式配置, 上述第 1 辅助电容 总线和上述第 2 辅助电容总线被施加彼此不同的电压, 上述 TFT 基板还具备 : 第 1 连接配线 部, 其将上述第 1 辅助电容总线和上述第 3 辅助电容总线之间连接, 来源于与上述第 1 栅极 总线和第 2 栅极总线不同的配线层 ; 以及第 2 连接配线部, 其将上述第 2 辅助电容总线与上 述第 4 辅助电容总线之间连接, 来源于与上述第 1 栅极总线和第 2 栅极总线不同的配线层。
     因此, 起到如下效果 : 能精度良好地保持排列于 TFT 基板上的多个像素的像素电 位。
     附图说明图 1 是示出配置于本发明的实施方式 1 中的液晶显示装置的有源区上的多个像素 的配置构成的电路图。
     图 2 是从 I-I 方向观看图 1 的 A 部的截面图。
     图 3 是示出本发明的实施方式 1 中的液晶显示装置的构成的框图。
     图 4 是示出配置于本发明的实施方式 2 中的液晶显示装置的有源区上的多个像素 的配置构成的电路图。
     图 5 是示出配置于本发明的实施方式 3 中的液晶显示装置的有源区上的多个像素 的配置构成的电路图。
     图 6 是示出配置于本发明的实施方式 4 中的液晶显示装置的有源区上的多个像素 的配置构成的电路图。
     图 7 是用于说明图 6 的子像素电极形状的变形例的说明图。
     图 8 是示出配置于本发明的实施方式 5 中的液晶显示装置的有源区上的多个像素 的配置构成的电路图。
     图 9 是示出现有的多像素驱动方式的液晶显示装置具备的像素的构成例的图。
     图 10 是示出辅助电容总线和 Cs 干配线的配置的平面图。 具体实施方式 下面参照附图说明本发明的实施方式。在下面的附图的记载中, 对相同或者类似 的部分标注相同或者类似的附图标记。
     ( 实施方式 1)
     图 3 是示出本发明的实施方式 1 中的液晶显示装置 1 的构成的框图。 如图 3 所示, 本实施方式中的液晶显示装置 1 具备有源矩阵型的显示部 (TFT 基板 )2、 源极驱动器 3、 栅 极驱动器 (GD)4、 显示控制电路 5 以及 Cs 控制电路 6 和 7。
     此外, 这些构成要件可以安装于一个面板上, 而且也可以是如下构成 : 源极驱动器 3、 栅极驱动器 4、 显示控制电路 5 以及 Cs 控制电路 6 和 7 的一部分或者全部搭载于柔性印 刷基板等外部基板, 连接到具备显示部 2 的面板。总之, 显示部 2、 源极驱动器 3、 栅极驱动 器 4、 显示控制电路 5 以及 Cs 控制电路 6 和 7 能任意地配置。
     显示部 2 具有 : 有源区 AA, 其是多个像素配置成矩阵状的区域 ; 多条栅极总线 ; 多 条源极总线 ; 多条辅助电容总线 ; 以及两个 Cs 干配线组 BB1、 BB2。
     此外, 在图 3 中, 为了附图容易观看, 仅记载有配置于有源区 AA 上的多个像素所包 含的后述像素 P2、 多条栅极线所包含的 G3、 多条源极总线所包含的 S1 以及多条辅助电容总 线所包含的辅助电容总线 CsYH3、 CsYL3、 CsXH1、 CsXL2 各自。
     像素 P2 包括子像素 SP21 和子像素 SP22。并且, 子像素 SP21 和子像素 SP22 所包含的 各 TFT( 省略图示 ) 的栅极电极连接到栅极总线 G3, 各自的源极电极连接到源极总线 S1。并 且, 栅极总线和源极总线配置成彼此交叉。
     Cs 干配线组 BB1 设于与有源区 AA 相邻的区域中的与辅助电容总线延伸的方向中 的一侧相邻的区域。另外, Cs 干配线组 BB2 设于与有源区 AA 相邻的区域中的与辅助电容总 线延伸的方向中的另一侧相邻的区域。 并且, 辅助电容总线连接到 Cs 干配线组 BB1 和 Cs 干 配线组 BB2 各自。
     显示控制电路 5 控制源极驱动器 3、 栅极驱动器 4、 Cs 控制电路 6 以及 Cs 控制电 路 7。 例如, 显示控制电路 5 从调谐器等的外部的信号源接受表示应显示的图像的数字视频 信号 Dv、 与该数字视频信号 Dv 对应的水平同步信号 HSY 和垂直同步信号 VSY 以及用于控制 显示动作的控制信号 Dc。并且, 显示控制电路 5 使用接受的这些信号 Dv、 HSY、 VSY、 Dc 生成 用于使该数字视频信号 Dv 表示的图像显示于显示部 2 的多个信号并输出。具体地, 显示控 制电路 5 生成数据起始脉冲信号 SSP、 数据时钟信号 SCK、 锁存选通信号 LS、 表示应显示的图 像的数字图像信号 DA( 与视频信号 Dv 对应的信号 )、 栅极起始脉冲信号 GSP、 栅极时钟信号 GCK 以及栅极驱动器输出控制信号 ( 扫描信号输出控制信号 )GOE 作为该多个信号。
     更详细地, 显示控制电路 5 将视频信号 Dv 在内部存储器中根据需要进行定时调整 等后作为数字图像信号 DA 输出, 生成数据时钟信号 SCK 作为包括与该数字图像信号 DA 表 示的图像的各像素对应的脉冲的信号。
     并且, 显示控制电路 5 基于水平同步信号 HSY 生成数据起始脉冲信号 SSP 作为在 每 1 水平扫描期间以规定期间成为高电平 (H 电平 ) 的信号, 基于垂直同步信号 VSY 生成栅 极起始脉冲信号 GSP 作为在每 1 帧期间 (1 垂直扫描期间 ) 以规定期间成为 H 电平的信号。
     并且, 显示控制电路 5 基于水平同步信号 HSY 生成栅极时钟信号 GCK, 基于水平同 步信号 HSY 和控制信号 Dc 生成锁存选通信号 LS 和栅极驱动器输出控制信号 GOE。
     如上所述, 在显示控制电路 5 所生成的信号中, 数字图像信号 DA、 锁存选通信号 LS、 控制信号电位 ( 数据信号电位 ) 的极性的信号 POL、 数据起始脉冲信号 SSP 以及数据时 钟信号 SCK 被输入到源极驱动器 3, 栅极起始脉冲信号 GSP、 栅极时钟信号 GCK 以及栅极驱 动器输出控制信号 GOE 被输入到栅极驱动器 4。
     源极驱动器 3 基于数字图像信号 DA、 数据时钟信号 SCK、 锁存选通信号 LS、 数据起 始脉冲信号 SSP 以及极性反转信号 POL 在每 1 水平扫描期间依次生成数字信号, 将这些数 据信号输出到源极总线。这些数据信号是与数字图像信号 DA 表示的图像的连接到各扫描 信号线的各像素的像素值相当的模拟电位。
     栅极驱动器 4 基于栅极起始脉冲信号 GSP、 栅极时钟信号 GCK 以及栅极驱动器输出 控制信号 GOE 生成扫描信号, 将这些输出到栅极总线, 由此栅极总线选择性地被驱动。
     如上所述, 利用源极驱动器 3 和栅极驱动器 4 驱动显示部 2 的源极总线和栅极总 线, 由此, 通过连接到所选择的栅极总线的 TFT, 将信号电位从源极总线写入到子像素电极。
     由此, 对各像素具备的子像素的液晶层施加与数字图像信号 DA 相应的电压, 利用 该施加电压, 控制来自背光源的光的透射量, 使像素显示数字视频信号 Dv 表示的图像。
     Cs 控制电路 6 和 7 是基于从显示控制电路 5 输出的栅极起始脉冲信号 GSP、 栅极 时钟信号 GCK 对用于控制辅助电容总线的电位的辅助电容电压 Vcs 的相位和周期等进行控 制的电路。Cs 控制电路 6 将辅助电容电压 Vcs 输出到 Cs 干配线组 BB1, Cs 控制电路 7 将辅 助电容电压 Vcs 输出到 Cs 干配线组 BB2。
     接着, 对本发明的实施方式 1 中的像素的配置构成进行说明。图 1 是示出配置于 图 3 所示的液晶显示装置 1 的有源区 AA 上的多个像素的配置构成的电路图。
     如图 1 所示, 在本实施方式中的液晶显示装置 1 的有源区 AA 中配置有像素 P1 和 像素 P2。像素 P1 包括子像素 SP11( 第 1 子像素 ) 和子像素 SP12( 第 2 子像素 ), 像素 P2 包括 子像素 SP21( 第 1 子像素 ) 和子像素 SP22( 第 2 子像素 )。首先, 对像素 P1 进行说明。
     子像素 SP11 具有 TFT( 薄膜晶体管 )11、 辅助电容 12 以及子像素电极 13。同样, 子 像素 SP12 具有 TFT14、 辅助电容 15 以及子像素电极 16。
     子像素 SP11 的 TFT11 的栅极电极连接到栅极总线 G2( 第 2 栅极总线 ), 其源极电极 连接到源极总线 S1。同样, 子像素 SP12 的 TFT14 的栅极电极连接到栅极总线 G2, 其源极电极 连接到源极总线 S1。
     子像素 SP11 的辅助电容 12 在子像素电极 13 与辅助电容总线 CsXH1( 第 3 辅助电容 总线 ) 之间形成。子像素 SP12 的辅助电容 15 在子像素电极 16 与辅助电容总线 CsXL2( 第 4 辅助电容总线 ) 之间形成。
     并且, 子像素 SP11 和子像素 SP12 均以被夹在辅助电容总线 CsXH1 与辅助电容总线 CsXL2 之间的方式相邻。而且, 子像素 SP11 与辅助电容总线 CsXH1 靠近地配置, 另一方面, 子像 素 SP12 与辅助电容总线 CsXL2 靠近地配置。
     接着, 对像素 P2 进行说明。
     子像素 SP21 具有 TFT21、 辅助电容 22 以及子像素电极 23。同样, 子像素 SP22 具有 TFT24、 辅助电容 25 以及子像素电极 26。 子像素 SP21 的 TFT21 的栅极电极连接到栅极总线 G3( 第 1 栅极总线 ), 其源极电极 连接到源极总线 S1。同样, 子像素 SP22 的 TFT24 的栅极电极连接到栅极总线 G3, 其源极电极 连接到源极总线 S1。
     子像素 SP21 的辅助电容 22 在子像素电极 23 与辅助电容总线 CsXH1 之间形成。子 像素 SP22 的辅助电容 25 在子像素电极 26 与辅助电容总线 CsXL2 之间形成。
     并且, 子像素 SP21 和子像素 SP22 均以被夹在辅助电容总线 CsXH1 与辅助电容总线 CsXL2 之间的方式相邻。而且, 子像素 SP11 与辅助电容总线 CsXH1 靠近地配置, 另一方面, 子像 素 SP12 与辅助电容总线 CsXL2 靠近地配置。
     辅助电容总线 CsXH1 和 CsXL2、 与辅助电容总线 CsXH1 靠近的辅助电容总线 CsXL1、 以及 与辅助电容总线 CsXL2 靠近的辅助电容总线 CsXH2 配置成与源极总线 S1 平行。
     另一方面, 辅助电容总线 CsYH1、 CsYH2、 CsYH3( 第 1 辅助电容总线 ) 和辅助电容总线 CsYL1、 CsYL2、 CsYL3( 第 2 辅助电容总线 ) 配置成与栅极总线 G1、 G2 以及 G3 平行。栅极总线 G1、 G2 以及 G3 配置成彼此平行。
     而且, 栅极总线 G1、 G2 以及 G3 沿着子像素 SP11 和子像素 SP12 相邻的方向、 以及子像 素 SP21 和子像素 SP22 相邻的方向延伸。同样, 辅助电容总线 CsYH1、 CsYH2、 CsYH3、 CsYL1、 CsYL2、 CsYL3 也沿着子像素 SP11 和子像素 SP12 相邻的方向、 以及子像素 SP21 和子像素 SP22 相邻的方 向延伸。
     并且, 这些辅助电容总线 CsYL1、 CsYH1、 CsYL2、 CsYH2、 CsYL3 以及 CsYH3 各自的两端连接到 图 3 所示的两个 Cs 干配线组 BB1、 BB2 各自的 Cs 干配线 bb。
     并且, 辅助电容总线 CsXL1 与辅助电容总线 CsYL1、 CsYL2 以及 CsYL3 各自连接。辅助电 容总线 CsXH1 与辅助电容总线 CsYH1、 CsYH2 以及 CsYH3 各自连接。辅助电容总线 CsXL2 与辅助电 容总线 CsYL1、 CsYL2 以及 CsYL3 各自连接。辅助电容总线 CsXH2 与辅助电容总线 CsYH1、 CsYH2 以 及 CsYH3 各自连接。
     这样, 这些辅助电容总线连接, 由此对辅助电容总线 CsXL1、 CsXL2、 CsYL1、 CsYL2 以及
     CsYL3 各自施加相同的辅助电容电压 Vcs。另外, 对辅助电容总线 CsXH1、 CsXH2、 CsYH1、 CsYH2 以及 CsYH3 各自也施加相同的辅助电容电压 Vcs。即, 这些辅助电容总线构成为 : 在有源区 AA 上 配置成网格状。
     接着, 对为了进行这样的辅助电容总线的配置构成而需要的辅助电容总线的连接 结构进行说明。图 2 是从 I-I 方向观看图 1 的 A 部的截面图。下面使用图 1 和图 2 进行说 明。
     在图 1 中, 一般辅助电容总线 CsXL1、 CsXL2、 CsYL1、 CsYL2、 CsYL3、 CsXH1、 CsXH2、 CsYH1、 CsYH2 以及 CsYH3 和栅极总线 G1、 G2 以及 G3 来源于相同的配线层。
     因此, 例如在图 1 的 A 部, 在辅助电容总线 CsYH3 与 CsXH1 之间存在与两者来源于相 同的配线层的栅极总线 G3, 所以不能如以往那样简单地连接。
     因此, 在本实施方式中, 在图 1 的 A 部, 使用与栅极总线 G3、 辅助电容总线 CsXH1 和 CsYH3 不同的配线层实现辅助电容总线 CsXH1 与 CsYH3 之间的连接。
     即, 在图 1 的 A 部, 如图 2 所示, 在基板 101 上配置有辅助电容总线 CsYL3、 CsXH1、 CsYH3 和栅极总线 G3。并且, 在这些辅助电容总线 CsYL3、 CsXH1、 CsYH3 和栅极总线 G3 的上部配置有层 间绝缘膜 102 和保护膜 103。 在辅助电容总线 CsXH1 上的层间绝缘膜 102 和保护膜 103 中设有开口部。同样, 在 辅助电容总线 CsYH3 上的层间绝缘膜 102 和保护膜 103 中也设有开口部。
     并且, 能将与辅助电容总线 CsXH1 和 CsYH3 不同的配线层 ( 连接配线部 )104 通过这 些开口部电连接到辅助电容总线 CsXH1 和 CsYH3 两者。
     这样, 尽管栅极总线 G3 配置于辅助电容总线 CsXH1 与 CsYH3 之间, 也能使辅助电容总 线 CsXH1 与 CsYH3 之间以越过栅极总线 G3 的方式进行连接。
     此外, 在上述中, 以图 1 的 A 部的辅助电容总线 CsXH1 与 CsYH3 之间的连接结构为例 进行了说明, 但是这样的连接结构在图 1 中的其它部分也同样能实现。即, 也同样能实现 : 以越过栅极总线 G1 的方式连接的辅助电容总线 CsYL1 与 CsXL1 之间的连接结构、 以越过栅极 总线 G2 的方式连接的辅助电容总线 CsYL2 与 CsXL1 之间的连接结构、 以越过栅极总线 G3 的方 式连接的辅助电容总线 CsYL3 与 CsXL1 之间的连接结构、 以越过栅极总线 G1 的方式连接的辅 助电容总线 CsYH1 与 CsXH1 之间的连接结构、 以越过栅极总线 G2 的方式连接的辅助电容总线 CsYH2 与 CsXH1 之间的连接结构、 以越过栅极总线 G1 的方式连接的辅助电容总线 CsYL1 与 CsXL2 之间的连接结构、 以越过栅极总线 G2 的方式连接的辅助电容总线 CsYL2 与 CsXL2 之间的连接 结构、 以越过栅极总线 G3 的方式连接的辅助电容总线 CsYL3 与 CsXL2 之间的连接结构、 以越过 栅极总线 G1 的方式连接的辅助电容总线 CsYH1 与 CsXH2 之间的连接结构、 以越过栅极总线 G2 的方式连接的辅助电容总线 CsYH2 与 CsXH2 之间的连接结构、 以及以越过栅极总线 G3 的方式 连接的辅助电容总线 CsYH3 与 CsXH2 之间的连接结构。
     如上所述, 在本发明的实施方式 1 中的液晶显示装置 1 中, 配置成在栅极总线间使 两条辅助电容总线彼此相对, 使一方辅助电容总线与一方栅极总线靠近地配置, 使另一方 辅助电容总线与另一方栅极总线靠近地配置。
     两条辅助电容总线各自与沿着各自对应的子像素的边缘配置的辅助电容总线连 接。
     并且, 沿着子像素的边缘配置的辅助电容总线与越过相对的栅极配线的在前的相
     同电位的辅助电容总线连接。
     因此, 能将彼此不同的两个电位的辅助电容总线配置成网格状。 而且, 将构成一个 像素的两个子像素的各子像素电极设成由隔着源极总线对称的 TFT 驱动的两个子像素电 极, 由此防止形成无用电容。
     在此, 在本实施方式中的液晶显示装置 1 中, 在与栅极配线垂直的方向连接与栅 极总线平行、 由与该栅极总线相同的配线层 ( 栅极层 ) 形成的辅助电容总线和相邻的相同 电位的辅助电容总线。
     这样的连接结构是通过作为在层间绝缘膜和保护膜中开设的开口部的接触孔并 使用层间绝缘膜和保护膜上的配线层而进行的。
     因此, 根据本实施方式中的液晶显示装置 1, 设成隔着源极总线分割像素电极的子 像素结构、 即由相同的 TFT( 包含在实质上相同的定时被驱动的两个以上的 TFT) 驱动的结 构, 且能使各个子像素电极在不同电位的辅助电容总线之间形成电容。 因此, 根据本实施方 式中的液晶显示装置 1, 能进行使像素电极的电位略微不同的电容分割方式的视野角控制。
     另外, 因为形成一个像素区域内的均匀的辅助电容总线的电阻分布、 以及使用该 辅助电容总线形成像素 - 辅助电容总线间的电容, 所以不必像以往所需的那样, 除了按不 同电位将辅助电容总线分割成多个组以外, 还要将相同电位内的辅助电容总线分割成多个 组。 其结果是, 在像素区域外部, 能将以往所需的分割组数的 Cs 干配线组 BB1、 BB2 设 成最少 2 个或者 0 个, 能削减像素区域外部的空间。
     ( 实施方式 2)
     接着, 对本发明的实施方式 2 进行说明。
     图 4 是示出配置于本发明的实施方式 2 中的液晶显示装置的有源区上的多个像素 的配置构成的电路图。
     在上述实施方式 1 中, 与各子像素电极 13、 16、 23、 26 靠近地配置的辅助电容总线 CsXH1( 第 1 分支线部分 )、 CsXL2( 第 1 分支线部分 ) 均仅与各子像素电极 13、 16、 23、 26 的一 边靠近。
     与此相对, 在本发明的实施方式 2 中的液晶显示装置中, 辅助电容总线与具有矩 形形状的各子像素电极的两侧、 即两个边 ( 第 1 边、 第 2 边 ) 靠近地配置。由此, 各子像素 电极的辅助电容增大, 能实现子像素的电位的稳定化。
     如图 4 所示, 在本实施方式中的液晶显示装置中, 新增加了两条辅助电容总线 CsXH1B1( 第 2 分支线部分 ) 和 CsXL2B1( 第 2 分支线部分 )。
     因此, 相对于上述实施方式 1, 在子像素电极 23 与辅助电容总线 CsXH1B1 之间新形 成有子像素 SP21 的辅助电容 27。
     另外, 相对于上述实施方式 1, 在子像素电极 26 与辅助电容总线 CsXL2B1 之间形成 有子像素 SP22 的辅助电容 28。
     ( 实施方式 3)
     接着, 对本发明的实施方式 3 进行说明。
     图 5 是示出配置于本发明的实施方式 3 中的液晶显示装置的有源区上的多个像素 的配置构成的电路图。
     在本发明的实施方式 3 中的液晶显示装置中, 辅助电容总线以包围具有矩形形状 的各子像素电极的方式与各子像素电极的三个边 ( 第 1 边、 第 2 边、 第 3 边 ) 靠近地配置。 由此, 各子像素电极的辅助电容更加增大, 能使子像素的电位更加稳定化。
     如图 5 所示, 在本实施方式中的液晶显示装置中, 新增加了两条辅助电容总线 CsXH1B2( 第 3 分支线部分 ) 和 CsXL2B2( 第 3 分支线部分 )。
     因此, 相对于上述实施方式 2, 在子像素电极 23 与辅助电容总线 CsXH1B2 之间新形 成有子像素 SP21 的辅助电容 29。
     另外, 相对于上述实施方式 2, 在子像素电极 26 与辅助电容总线 CsXL2B2 之间新形 成有子像素 SP22 的辅助电容 30。
     ( 实施方式 4)
     接着, 对本发明的实施方式 4 进行说明。
     图 6 是配置于本发明的实施方式 4 中的液晶显示装置的有源区上的多个像素的配 置构成的电路图。
     在上述实施方式 1 ~ 3 中, 构成各像素的两个子像素的各子像素电极是隔着相同 的源极总线而相对配置的。
     与此相对, 在本发明的实施方式 4 中的液晶显示装置中, 构成各像素的两个子像 素的各子像素电极配置成被两条源极总线夹着。
     如图 6 所示, 像素 P2 包括子像素 SP21 和子像素 SP22。 并且, 子像素 SP21 具有 TFT21a、 辅助电容 22a、 以及子像素电极 23a。同样, 子像素 SP22 具有 TFT24a、 辅助电容 25a、 以及子 像素电极 26a。
     子像素 SP21 的 TFT21a 的栅极电极连接到栅极总线 G3, 其源极电极连接到源极总线 S1。同样, 子像素 SP22 的 TFT24a 的栅极电极连接到栅极总线 G3, 其源极电极连接到源极总 线 S1。
     子像素 SP21 的辅助电容 22a 在子像素电极 23a 与辅助电容总线 CsXH1 之间形成。 子 像素 SP22 的辅助电容 25a 在子像素电极 26a 与辅助电容总线 CsXL2 之间形成。
     并且, 子像素 SP21 与辅助电容总线 CsXH1 靠近地配置。子像素 SP22 与辅助电容总线 CsXL2 靠近地配置。
     在本实施方式中, 由支配性占有长边的各边 ( 左右 ) 的两个子像素 SP21 和 SP22 对像素 P2 具有的一个矩形的像素区域进行分离。各子像素 SP21 和 SP22 连接到由相同的 栅极总线 G3 和源极总线 S1 驱动的两个 TFT21a 和 24a。此外, 这两个 TFT21a 和 24a 的尺寸 可以不同。
     两条辅助电容总线 CsXH1 和辅助电容总线 CsXL2 分别与一方子像素 SP21 和 SP22 之间 形成辅助电容。
     此外, 图 6 的子像素电极 23a 和子像素电极 26a 可以用例如具有图 7 所示的形状 的子像素电极 23b 和子像素电极 26b 置换。
     ( 实施方式 5)
     接着, 对本发明的实施方式 5 进行说明。
     图 8 是示出配置于本发明的实施方式 5 中的液晶显示装置的有源区上的多个像素 的配置构成的电路图。如图 8 所示, 在本实施方式中的液晶显示装置中, 为了形成各子像素的辅助电容 而配置有辅助电容总线 CsXH11、 CsXH12、 CsXL11、 CsXH21、 CsXL21、 CsXL22、 CsXH31、 CsXH32、 CsXL31、 CsXH41、 CsXL41、 CsXL42。
     上述实施方式 1 ~ 4 中的液晶显示装置采用使用于个人电脑等的显示器的条状排 列。
     与此相对, 本实施方式中的液晶显示装置采用使用于视频显示的三角形排列。
     三角形排列是按栅极总线 ( 扫描线 ) 使像素各错开 1/2 间距的排列。并且, 像素 和辅助电容总线等的配置除了错开上述间距以外, 基本上与条状排列相同。
     一般在三角形排列中, 因为源极总线沿着像素电极的边缘延伸、 伸长, 所以具有配 线长度相对于条状排列变长的缺点。
     但是, 在本实施方式中, 因为设为隔着源极总线具有两个子像素的结构, 所以具有 不必使数据配线弯折就能形成有效布局的优点。
     另外, 三角形排列一般与条状排列相比能得到较大的开口率, 非常有利于视频显 示。
     此外, 在上述实施方式 1 ~ 5 中, 也能按照如下方式进行辅助电容总线的连接。
     即, 在位于 TFT 基板上的辅助电容总线的一部分 ( 例如、 顶端部 ) 设置接触孔, 设 置具有导电性的柱间隔物 (PS), 由此与相对基板之间取得导通。
     此时,
     (1) 在相对基板的透明电极中设置切口, 使得上述连接部分独立。
     (2) 在相对基板的透明电极上设置增加的绝缘膜后形成用于取得辅助电容总线间 的导通的配线, 以取得用于上述连接的柱间隔物间的导通。
     本发明并不限于上述的各实施方式, 能在权利要求所示的范围内进行各种变更, 适当组合在不同实施方式中分别公开的技术方案而得到的实施方式也包含于本发明的技 术范围内。
     本发明中的 TFT 基板是包括第 1 子像素和与该第 1 子像素相邻的第 2 子像素的多 个像素排列成矩阵状的有源矩阵型的 TFT 基板, 上述 TFT 基板具备 : 第 1 栅极总线和第 2 栅 极总线, 其沿着上述第 1 子像素和上述第 2 子像素相邻的相邻方向延伸 ; 第 1 辅助电容总线 和第 2 辅助电容总线, 来源于与上述第 1 栅极总线和第 2 栅极总线相同的配线层且沿着上 述相邻方向延伸 ; 第 3 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总线相同的 配线层且与上述第 1 子像素靠近, 与上述第 1 子像素的子像素电极之间形成上述第 1 子像 素的辅助电容 ; 以及第 4 辅助电容总线, 其来源于与上述第 1 栅极总线和第 2 栅极总线相同 的配线层且与上述第 2 子像素靠近, 在与上述第 2 子像素的子像素电极之间形成上述第 2 子像素的辅助电容, 上述第 1 辅助电容总线和上述第 1 子像素以隔着上述第 1 栅极总线的 方式配置, 上述第 2 辅助电容总线和上述第 2 子像素以隔着上述第 2 栅极总线的方式配置, 上述第 1 辅助电容总线和上述第 2 辅助电容总线被施加彼此不同的电压, 上述 TFT 基板还 具备 : 第 1 连接配线部, 其将上述第 1 辅助电容总线与上述第 3 辅助电容总线之间连接, 来 源于与上述第 1 栅极总线和第 2 栅极总线不同的配线层 ; 以及第 2 连接配线部, 其将上述第 2 辅助电容总线与上述第 4 辅助电容总线之间连接, 来源于与上述第 1 栅极总线和第 2 栅极 总线不同的配线层。在上述 TFT 基板中, 第 1 子像素在与靠近自身的第 3 辅助电容总线之间形成辅助 电容。并且, 第 3 辅助电容总线通过来源于与第 1 栅极总线和第 2 栅极总线不同的配线层 的第 1 连接配线部与第 1 辅助电容总线连接。
     另外, 第 2 子像素在与靠近自身的第 4 辅助电容总线之间形成辅助电容。并且, 第 4 辅助电容总线通过来源于与第 1 栅极总线和第 2 栅极总线不同的配线层的第 2 连接配线 部与第 2 辅助电容总线连接。
     因此, 能在 TFT 基板上将第 1 辅助电容总线和第 3 辅助电容总线形成为网格状。 另 外, 能在 TFT 基板上将第 2 辅助电容总线和第 4 辅助电容总线形成为网格状。
     因此, 能使用第 1 辅助电容总线和第 3 辅助电容总线对 TFT 基板上的各像素均匀 地提供相同的辅助电容电压, 另外, 能使用第 2 辅助电容总线和第 4 辅助电容总线, 对 TFT 基板上的各像素均匀地提供与施加于第 1 辅助电容总线的辅助电容电压不同的相同辅助 电容电压。由此, 能精度良好地保持使用两个不同电压的多图像驱动中的各像素的像素电 位。
     优选上述第 1 连接配线部来源于与上述第 1 子像素的子像素电极相同的配线层, 上述第 2 连接配线部来源于与上述第 2 子像素的子像素电极相同的配线层。
     在该情况下, 因为能简化构成 TFT 基板的配线结构, 所以能减少 TFT 基板的制造成本。 优选具有矩形形状的上述第 1 子像素具有沿着上述第 3 辅助电容总线的第 1 边和 位于与该第 1 边相反的一侧的第 2 边, 上述第 3 辅助电容总线包含与上述第 1 子像素的第 1 边靠近的第 1 分支线部分和与上述第 1 子像素的第 2 边靠近的第 2 分支线部分。
     在该情况下, 因为能按各子像素形成使用第 1 分支线部分的辅助电容和使用第 2 分支线部分的辅助电容, 所以能更加精度良好地保持包括这些子像素的各像素的像素电 位。
     优选上述第 1 子像素还具有配置于上述第 1 边与上述第 2 边之间的上述第 1 栅极 总线侧的第 3 边, 上述第 3 辅助电容总线还包含与上述第 1 子像素的第 3 边靠近的第 3 分 支线部分。
     在该情况下, 因为能按各子像素形成三个辅助电容, 即, 使用第 1 分支线部分的辅 助电容、 使用第 2 分支线部分的辅助电容以及使用第 3 分支线部分的辅助电容, 所以能更加 精度良好地保持包括这些子像素的各像素的像素电位。
     优选还具备与上述第 1 栅极总线和第 2 栅极总线交叉的源极总线, 上述第 1 子像 素和上述第 2 子像素配置成隔着上述源极总线而相对。
     在该情况下, 能将第 1 子像素和第 2 子像素配置成隔着源极总线而相对、 即隔着源 极总线呈大致点对称。另外, 能将包括第 1 子像素和第 2 子像素的两个像素彼此配置成以 隔着第 3 辅助电容总线或者第 4 辅助电容总线的方式相对。因此, 能有效地排列多个像素, 减少多个像素所占的面积。
     优选上述第 1 连接配线部来源于与上述第 1 子像素的子像素电极相同的配线层和 与上述源极总线相同的配线层, 上述第 2 连接配线部来源于与上述第 2 子像素的子像素电 极相同的配线层和与上述源极总线相同的配线层。
     在该情况下, 因为能简化构成 TFT 基板的配线结构, 所以能减少 TFT 基板的制造成
     本。 优选还具备与上述第 1 栅极总线和第 2 栅极总线交叉的两条源极总线, 上述第 1 子像素和上述第 2 子像素配置于相邻的上述两条源极总线间且与相邻的上述两条源极总 线中的任一方连接。
     在该情况下, 因为能简化构成 TFT 基板的配线结构, 所以能减少 TFT 基板的制造成 本。
     优选上述多个像素的排列是条状排列。
     在该情况下, 能提高使用多个像素显示的字符的视觉识别性。
     优选上述多个像素的排列是三角形排列。
     在该情况下, 能提高各像素的开口率 ( 光透射率, 有效利用率 )。
     本发明中的液晶显示装置具备 : 上述 TFT 基板 ; 以及控制电路, 其用于控制图像显 示处理, 该图像显示处理用于使用上述 TFT 基板显示图像。
     在上述液晶显示装置中, 第 1 子像素在与靠近自身的第 2 辅助电容总线之间形成 辅助电容。并且, 第 2 辅助电容总线通过来源于与栅极总线不同的配线层的连接配线部与 第 1 辅助电容总线连接。
     因此, 能在 TFT 基板上将第 1 辅助电容总线和第 2 辅助电容总线形成为网格状。 因 此, 能使用这些第 1 辅助电容总线和第 2 辅助电容总线对 TFT 基板上的各像素均匀地提供 相同的辅助电容电压, 所以能精度良好地保持各像素的像素电位。
     工业上的可利用性
     本发明能应用于例如个人电脑的监视器、 电视接收机等各种显示装置。
     附图标记说明
     1 液晶显示装置
     2 显示部 (TFT 基板 )
     3 源极驱动器
     4 栅极驱动器
     5 显示控制电路
     6、 7Cs 控制电路
     11、 14、 21、 21a、 24、 24a、 51、 61TFT( 薄膜晶体管 )
     12、 15、 22、 22a、 25、 25a、 27、 28、 29、 30、 52、 62 辅助电容
     13、 16、 23、 23a、 23b、 26、 26a、 26b、 53、 63 子像素电极
     101 基板
     102 层间绝缘膜
     103 保护膜
     104 配线层 ( 第 1 连接配线部、 第 2 连接配线部 )
     CsYH1、 CsYH2、 CsYH3 辅助电容总线 ( 第 1 辅助电容总线 )
     CsYL1、 CsYL2、 CsYL3 辅助电容总线 ( 第 2 辅助电容总线 )
     CsXH1、 CsXH2 辅助电容总线 ( 第 3 辅助电容总线 )
     CsXL1、 CsXL2 辅助电容总线 ( 第 4 辅助电容总线 )
     S1 源极总线
    

TFT基板和使用该TFT基板的液晶显示装置.pdf_第1页
第1页 / 共24页
TFT基板和使用该TFT基板的液晶显示装置.pdf_第2页
第2页 / 共24页
TFT基板和使用该TFT基板的液晶显示装置.pdf_第3页
第3页 / 共24页
点击查看更多>>
资源描述

《TFT基板和使用该TFT基板的液晶显示装置.pdf》由会员分享,可在线阅读,更多相关《TFT基板和使用该TFT基板的液晶显示装置.pdf(24页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN102356352A43申请公布日20120215CN102356352ACN102356352A21申请号200980158201122申请日20091105200907223920090324JPG02F1/1368200601G02F1/134320060171申请人夏普株式会社地址日本大阪府72发明人星野淳之74专利代理机构北京市隆安律师事务所11323代理人权鲜枝54发明名称TFT基板和使用该TFT基板的液晶显示装置57摘要提供能精度良好地保持排列于TFT基板上的多个像素的像素电位的TFT基板。本发明的TFT基板具备栅极总线G2、G3;辅助电容总线CSYH3、CSY。

2、L2,其来源于与栅极总线G2、G3相同的配线层;辅助电容总线CSXH1,其来源于与栅极总线G2、G3相同的配线层,形成第1子像素SP21的辅助电容22;以及辅助电容总线CSXL2,其来源于与栅极总线G2、G3相同的配线层,形成第2子像素SP22的辅助电容25。辅助电容总线CSYH3和辅助电容总线CSXH1、以及辅助电容总线CSYL2和辅助电容总线CSXL2分别通过来源于与栅极总线G2、G3不同的配线层的连接配线部连接。30优先权数据85PCT申请进入国家阶段日2011091986PCT申请的申请数据PCT/JP2009/0058832009110587PCT申请的公布数据WO2010/1095。

3、58JA2010093051INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书2页说明书13页附图8页CN102356362A1/2页21一种TFT基板,其特征在于,是包括第1子像素和与该第1子像素相邻的第2子像素的多个像素排列成矩阵状的有源矩阵型的TFT基板,上述TFT基板具备第1栅极总线和第2栅极总线,其沿着上述第1子像素和上述第2子像素相邻的相邻方向延伸;第1辅助电容总线和第2辅助电容总线,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且沿着上述相邻方向延伸;第3辅助电容总线,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且与上述第1子像素靠近,在与上述第1。

4、子像素的子像素电极之间形成上述第1子像素的辅助电容;以及第4辅助电容总线,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且与上述第2子像素靠近,在与上述第2子像素的子像素电极之间形成上述第2子像素的辅助电容,上述第1辅助电容总线和上述第1子像素以隔着上述第1栅极总线的方式配置,上述第2辅助电容总线和上述第2子像素以隔着上述第2栅极总线的方式配置,上述第1辅助电容总线和上述第2辅助电容总线被施加彼此不同的电压,上述TFT基板还具备第1连接配线部,其将上述第1辅助电容总线与上述第3辅助电容总线之间连接,来源于与上述第1栅极总线和第2栅极总线不同的配线层;以及第2连接配线部,其将上述第2辅助电。

5、容总线与上述第4辅助电容总线之间连接,来源于与上述第1栅极总线和第2栅极总线不同的配线层。2根据权利要求1所述的TFT基板,其特征在于,上述第1连接配线部来源于与上述第1子像素的子像素电极相同的配线层,上述第2连接配线部来源于与上述第2子像素的子像素电极相同的配线层。3根据权利要求1或2所述的TFT基板,其特征在于,具有矩形形状的上述第1子像素具有沿着上述第3辅助电容总线的第1边和位于与该第1边相反的一侧的第2边,上述第3辅助电容总线包含第1分支线部分,其与上述第1子像素的第1边靠近;以及第2分支线部分,其与上述第1子像素的第2边靠近。4根据权利要求3所述的TFT基板,其特征在于,上述第1子像。

6、素还具有配置于上述第1边与上述第2边之间的上述第1栅极总线侧的第3边,上述第3辅助电容总线还包含与上述第1子像素的第3边靠近的第3分支线部分。5根据权利要求14中的任一项所述的TFT基板,其特征在于,还具备与上述第1栅极总线和第2栅极总线交叉的源极总线,上述第1子像素和上述第2子像素配置成隔着上述源极总线而相对。6根据权利要求5所述的TFT基板,其特征在于,上述第1连接配线部来源于与上述第1子像素的子像素电极相同的配线层和与上述源极总线相同的配线层,上述第2连接配线部来源于与上述第2子像素的子像素电极相同的配线层和与上述源极总线相同的配线层。7根据权利要求14中的任一项所述的TFT基板,其特征。

7、在于,还具备与上述第1栅极总线和第2栅极总线交叉的两条源极总线,上述第1子像素和上述第2子像素配置于相邻的上述两条源极总线间且与相邻的上述权利要求书CN102356352ACN102356362A2/2页3两条源极总线中的任一方连接。8根据权利要求17中的任一项所述的TFT基板,其特征在于,上述多个像素的排列是条状排列。9根据权利要求17中的任一项所述的TFT基板,其特征在于,上述多个像素的排列是三角形排列。10一种液晶显示装置,其特征在于,具备权利要求19中的任一项所述的TFT基板;以及控制电路,其用于控制图像显示处理,上述图像显示处理用于使用上述TFT基板显示图像。权利要求书CN10235。

8、6352ACN102356362A1/13页4TFT基板和使用该TFT基板的液晶显示装置技术领域0001本发明涉及使用薄膜晶体管的有源矩阵型的TFT基板和使用该TFT基板的液晶显示装置。背景技术0002作为改善特性的视角依存性的液晶显示装置,有多像素驱动方式的液晶显示装置。在多像素驱动中,利用亮度不同的两个以上子像素构成一个像素,由此改善视野角特性即特性的视角依存性例如,参照专利文献1。0003在图9中示出现有的多像素驱动方式的液晶显示装置具备的像素的构成例。如图9所示,一个像素P1被分割为两个子像素SP1、SP2。子像素SP1具有薄膜晶体管下面称为“TFT”。51、辅助电容52以及子像素电极。

9、53。同样,子像素SP2具有TFT61、辅助电容62以及子像素电极63。0004TFT51和TFT61各自的栅极电极连接到栅极总线G1,各自的源极电极连接到源极总线S1。0005辅助电容52在子像素电极53与辅助电容总线CS1之间形成。辅助电容62在子像素电极63与辅助电容总线CS2之间形成。0006辅助电容总线CS1和栅极总线G1配置成隔着子像素SP1彼此平行。辅助电容总线CS2和栅极总线G1配置成隔着子像素SP2彼此平行。0007另外,像素P1的辅助电容总线CS1兼作用于形成隔着该辅助电容总线CS1与像素P1相邻的其它像素省略图示的子像素具有的辅助电容的辅助电容总线。同样,像素P1的辅助电。

10、容总线CS2兼作用于形成隔着该辅助电容总线CS2与像素P1相邻的其它像素省略图示的子像素具有的辅助电容的辅助电容总线。0008使用图10,对多像素驱动方式的显示面板中的辅助电容总线CS1、CS2下面总称CS1、CS2,也有时称为“CS”。的驱动方法进行说明。0009如图10所示,在作为显示区域的有源区AA交替配置的辅助电容总线CS连接到在与有源区AA相邻的区域所配置的CS干配线BB。CS干配线BB构成以多条为一组的CS干配线组BB1和CS干配线组BB2。CS干配线组BB1设于与相对于有源区AA成为辅助电容总线CS延伸的一个方向的规定侧的有源区AA的一端侧相邻的区域。另外,CS干配线组BB2设于。

11、与相对于有源区AA成为辅助电容总线CS延伸的另一方向的规定侧的有源区AA的另一端侧相邻的区域。0010例如在仅设有CS干配线组BB1的情况下,辅助电容总线CS的一端连接到构成CS干配线组BB1的CS干配线BB。另一方面,在设有CS干配线组BB1和CS干配线组BB2两者的情况下,辅助电容总线CS的一端连接到构成CS干配线组BB1的CS干配线BB,辅助电容总线CS的另一端连接到构成CS干配线组BB2的CS干配线BB。CS干配线BB在与辅助电容总线CS延伸的方向正交的方向、即图9的源极总线S1延伸的方向延伸。0011在图10中,设有包括12条CS干配线BB的CS干配线组BB1以及包括12条CS干说明。

12、书CN102356352ACN102356362A2/13页5配线BB的CS干配线组BB2。并且,各辅助电容总线CS连接到各CS干配线组BB1和BB2各自中的任一条CS干配线BB。连续配置的12条辅助电容总线CS连接到各CS干配线组BB1、BB2中的彼此不同的CS干配线BB。0012另一方面,在仅设有CS干配线组BB1的情况下,连续配置的12条辅助电容总线CS连接到CS干配线组BB1中的彼此不同的CS干配线BB。0013在这样的多像素驱动方式中,将彼此不同的辅助电容电压VCS施加到辅助电容总线CS1和辅助电容总线CS2各自,由此使构成相同像素P1的子像素SP1和SP2各自的亮度不同,由此改善像。

13、素P1整体的特性。0014上述的辅助电容电压VCS通过CS干配线BB提供到辅助电容总线CS1和辅助电容总线CS2。并且,对各CS干配线组BB1、BB2的不同的CS干配线BB施加不同的辅助电容电压VCS。因此,对CS干配线组BB1、BB2各自,从CS驱动器省略图示提供CS干配线BB的条数的量的不同的辅助电容电压VCS。0015如图10所示,在有源区AA的两侧配置有CS干配线组BB1、BB2的情况下,对连接到相同辅助电容总线CS的、CS干配线组BB1、BB2各自的CS干配线BB施加相同的辅助电容电压VCS。0016这样,从有源区AA的两侧提供辅助电容电压VCS。因此,即使是较大尺寸的液晶画面,也能。

14、抑制如下情况对于辅助电容电压VCS而言,由于配线延迟,辅助电容电压VCS的波形在相同的辅助电容总线CS中的有源区AA的不同场所间不同。0017以往,提出了在有源区AA内将这样的辅助电容总线CS配置成网格状的构成例如,参照专利文献26。0018例如,在专利文献2所公开的现有的液晶显示装置中,通过将相当于图10所示的辅助电容总线CS的储存电容总线形成为网格状,从而能将从电源侧看到的储存电容总线的阻抗减到极小。因此,能减小储存电容总线的时间常数,所以在不降低显示质量的情况下实现液晶显示装置的大型化、高精细化。0019另外,在专利文献3所公开的现有的液晶显示元件中,也通过将相当于图10所示的辅助电容总。

15、线CS的辅助电容配线单元形成为网格状,从而能降低辅助电容单元的电阻值。而且,即使在辅助电容配线单元发生断线的情况下,辅助电容配线整体也形成为网格状,所以能将断线的不良影响抑制成最小限度。0020现有技术文献0021专利文献0022专利文献1国际公开专利公报“第2006/098449号小册子2006年9月21日公开”0023专利文献2日本公开专利公报“特开2001281690号公报2001年10月10日公开”0024专利文献3日本公开专利公报“特开平9160075号公报1997年6月20日公开”0025专利文献4日本公开专利公报“特开平372321号公报1991年3月27日公开”0026专利文献。

16、5日本公开专利公报“特开昭62265688号公报1987年11月18日公开”说明书CN102356352ACN102356362A3/13页60027专利文献6日本公开专利公报“特开2001109018号公报2001年4月20日公开”发明内容0028发明要解决的问题0029但是,在TV用途的液晶显示装置中,从倍速驱动、大型和高精细化等的要求出发,要求用于保持像素电位的上述辅助电容总线CS的低电阻化。0030尤其是在上述的现有的多像素驱动方式中,例如使用图9说明的那样,必须将彼此不同的辅助电容电压VCS施加到辅助电容总线CS1和辅助电容总线CS2各自。其结果是,辅助电容总线CS1和辅助电容总线C。

17、S2两者需要低电阻化。0031但是,在要降低这样的辅助电容总线CS1和辅助电容总线CS2两者的电阻的情况下,必须将最少需要两组的辅助电容总线设成2NN自然数倍的组。其结果是,图10所示的CS干配线组BB1、BB2也需要低电阻化,因此,它们的配线宽度增大,导致CS干配线组BB1、BB2所占的区域增大。0032因此,希望采用上述的专利文献2和3所公开的、将辅助电容总线CS形成为网格状的构成有效。0033但是,在被施加彼此不同的辅助电容电压VCS的辅助电容总线CS1和辅助电容总线CS2采用上述的专利文献2和3所公开的构成、将各自简单连接的情况下,连接它们的配线的路径变得非常复杂。0034因此,在图9。

18、所示的子像素电极53及子像素电极63与辅助电容总线CS1及辅助电容总线CS2之间形成多余的电容,其结果是有以下问题不能精度良好地保持各像素P1的像素电位。0035鉴于上述的问题,本发明的目的是提供能精度良好地保持排列于TFT基板上的多个像素的像素电位的TFT基板和使用该TFT基板的液晶显示装置。0036用于解决问题的方案0037为了达成上述目的,本发明中的TFT基板是包括第1子像素和与该第1子像素相邻的第2子像素的多个像素排列成矩阵状的有源矩阵型的TFT基板,上述TFT基板具备第1栅极总线和第2栅极总线,其沿着上述第1子像素和上述第2子像素相邻的相邻方向延伸;第1辅助电容总线和第2辅助电容总线。

19、,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且沿着上述相邻方向延伸;第3辅助电容总线,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且与上述第1子像素靠近,在与上述第1子像素的子像素电极之间形成上述第1子像素的辅助电容;以及第4辅助电容总线,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且与上述第2子像素靠近,与上述第2子像素的子像素电极之间形成上述第2子像素的辅助电容,上述第1辅助电容总线和上述第1子像素以隔着上述第1栅极总线的方式配置,上述第2辅助电容总线和上述第2子像素以隔着上述第2栅极总线的方式配置,上述第1辅助电容总线和上述第2辅助电容总线被施加彼此不同的电压,。

20、上述TFT基板还具备第1连接配线部,其将上述第1辅助电容总线与上述第3辅助电容总线之间连接,来源于与上述第1栅极总线和第2栅极总线不同的配线层;以及第2连接配线部,其将上述第2辅助电容总线与上述第4辅助电容总线之间连接,来源于与上述说明书CN102356352ACN102356362A4/13页7第1栅极总线和第2栅极总线不同的配线层。0038在上述TFT基板中,第1子像素在靠近自身的第3辅助电容总线之间形成辅助电容。并且,第3辅助电容总线通过来源于与第1栅极总线和第2栅极总线不同的配线层的第1连接配线部与第1辅助电容总线连接。0039另外,第2子像素与靠近自身的第4辅助电容总线之间形成辅助电。

21、容。并且,第4辅助电容总线通过来源于与第1栅极总线和第2栅极总线不同的配线层的第2连接配线部与第2辅助电容总线连接。0040因此,能在TFT基板上将第1辅助电容总线和第3辅助电容总线形成为网格状。另外,能在TFT基板上将第2辅助电容总线和第4辅助电容总线形成为网格状。0041因此,能使用第1辅助电容总线和第3辅助电容总线对TFT基板上的各像素均匀地提供相同的辅助电容电压,另外,能使用第2辅助电容总线和第4辅助电容总线对TFT基板上的各像素均匀地提供与施加于第1辅助电容总线的辅助电容电压不同的相同辅助电容电压。由此,能精度良好地保持使用两个不同电压的多图像驱动中的各像素的像素电位。0042本发明。

22、中的液晶显示装置具备上述TFT基板;以及控制电路,其用于控制图像显示处理,上述图像显示处理用于使用上述TFT基板显示图像。0043在上述液晶显示装置中,第1子像素与靠近自身的第2辅助电容总线之间形成辅助电容。并且,第2辅助电容总线通过来源于与栅极总线不同的配线层的连接配线部与第1辅助电容总线连接。0044因此,能在TFT基板上将第1辅助电容总线和第2辅助电容总线形成为网格状。因此,能使用这些第1辅助电容总线和第2辅助电容总线对TFT基板上的各像素均匀地提供相同的辅助电容电压,所以能精度良好地保持各像素的像素电位。0045发明效果0046如上所述,本发明的TFT基板具备第1栅极总线和第2栅极总线。

23、,其沿着上述第1子像素和上述第2子像素相邻的相邻方向延伸;第1辅助电容总线和第2辅助电容总线,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且沿着上述相邻方向延伸;第3辅助电容总线,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且与上述第1子像素靠近,在与上述第1子像素的子像素电极之间形成上述第1子像素的辅助电容;以及第4辅助电容总线,其来源于与上述第1栅极总线和第2栅极总线相同的配线层且与上述第2子像素靠近,在与上述第2子像素的子像素电极之间形成上述第2子像素的辅助电容,上述第1辅助电容总线和上述第1子像素以隔着上述第1栅极总线的方式配置,上述第2辅助电容总线和上述第2子像素以隔。

24、着上述第2栅极总线的方式配置,上述第1辅助电容总线和上述第2辅助电容总线被施加彼此不同的电压,上述TFT基板还具备第1连接配线部,其将上述第1辅助电容总线和上述第3辅助电容总线之间连接,来源于与上述第1栅极总线和第2栅极总线不同的配线层;以及第2连接配线部,其将上述第2辅助电容总线与上述第4辅助电容总线之间连接,来源于与上述第1栅极总线和第2栅极总线不同的配线层。0047因此,起到如下效果能精度良好地保持排列于TFT基板上的多个像素的像素电位。附图说明说明书CN102356352ACN102356362A5/13页80048图1是示出配置于本发明的实施方式1中的液晶显示装置的有源区上的多个像素。

25、的配置构成的电路图。0049图2是从II方向观看图1的A部的截面图。0050图3是示出本发明的实施方式1中的液晶显示装置的构成的框图。0051图4是示出配置于本发明的实施方式2中的液晶显示装置的有源区上的多个像素的配置构成的电路图。0052图5是示出配置于本发明的实施方式3中的液晶显示装置的有源区上的多个像素的配置构成的电路图。0053图6是示出配置于本发明的实施方式4中的液晶显示装置的有源区上的多个像素的配置构成的电路图。0054图7是用于说明图6的子像素电极形状的变形例的说明图。0055图8是示出配置于本发明的实施方式5中的液晶显示装置的有源区上的多个像素的配置构成的电路图。0056图9是。

26、示出现有的多像素驱动方式的液晶显示装置具备的像素的构成例的图。0057图10是示出辅助电容总线和CS干配线的配置的平面图。具体实施方式0058下面参照附图说明本发明的实施方式。在下面的附图的记载中,对相同或者类似的部分标注相同或者类似的附图标记。0059实施方式10060图3是示出本发明的实施方式1中的液晶显示装置1的构成的框图。如图3所示,本实施方式中的液晶显示装置1具备有源矩阵型的显示部TFT基板2、源极驱动器3、栅极驱动器GD4、显示控制电路5以及CS控制电路6和7。0061此外,这些构成要件可以安装于一个面板上,而且也可以是如下构成源极驱动器3、栅极驱动器4、显示控制电路5以及CS控制。

27、电路6和7的一部分或者全部搭载于柔性印刷基板等外部基板,连接到具备显示部2的面板。总之,显示部2、源极驱动器3、栅极驱动器4、显示控制电路5以及CS控制电路6和7能任意地配置。0062显示部2具有有源区AA,其是多个像素配置成矩阵状的区域;多条栅极总线;多条源极总线;多条辅助电容总线;以及两个CS干配线组BB1、BB2。0063此外,在图3中,为了附图容易观看,仅记载有配置于有源区AA上的多个像素所包含的后述像素P2、多条栅极线所包含的G3、多条源极总线所包含的S1以及多条辅助电容总线所包含的辅助电容总线CSYH3、CSYL3、CSXH1、CSXL2各自。0064像素P2包括子像素SP21和子。

28、像素SP22。并且,子像素SP21和子像素SP22所包含的各TFT省略图示的栅极电极连接到栅极总线G3,各自的源极电极连接到源极总线S1。并且,栅极总线和源极总线配置成彼此交叉。0065CS干配线组BB1设于与有源区AA相邻的区域中的与辅助电容总线延伸的方向中的一侧相邻的区域。另外,CS干配线组BB2设于与有源区AA相邻的区域中的与辅助电容总线延伸的方向中的另一侧相邻的区域。并且,辅助电容总线连接到CS干配线组BB1和CS干配线组BB2各自。说明书CN102356352ACN102356362A6/13页90066显示控制电路5控制源极驱动器3、栅极驱动器4、CS控制电路6以及CS控制电路7。。

29、例如,显示控制电路5从调谐器等的外部的信号源接受表示应显示的图像的数字视频信号DV、与该数字视频信号DV对应的水平同步信号HSY和垂直同步信号VSY以及用于控制显示动作的控制信号DC。并且,显示控制电路5使用接受的这些信号DV、HSY、VSY、DC生成用于使该数字视频信号DV表示的图像显示于显示部2的多个信号并输出。具体地,显示控制电路5生成数据起始脉冲信号SSP、数据时钟信号SCK、锁存选通信号LS、表示应显示的图像的数字图像信号DA与视频信号DV对应的信号、栅极起始脉冲信号GSP、栅极时钟信号GCK以及栅极驱动器输出控制信号扫描信号输出控制信号GOE作为该多个信号。0067更详细地,显示控。

30、制电路5将视频信号DV在内部存储器中根据需要进行定时调整等后作为数字图像信号DA输出,生成数据时钟信号SCK作为包括与该数字图像信号DA表示的图像的各像素对应的脉冲的信号。0068并且,显示控制电路5基于水平同步信号HSY生成数据起始脉冲信号SSP作为在每1水平扫描期间以规定期间成为高电平H电平的信号,基于垂直同步信号VSY生成栅极起始脉冲信号GSP作为在每1帧期间1垂直扫描期间以规定期间成为H电平的信号。0069并且,显示控制电路5基于水平同步信号HSY生成栅极时钟信号GCK,基于水平同步信号HSY和控制信号DC生成锁存选通信号LS和栅极驱动器输出控制信号GOE。0070如上所述,在显示控制。

31、电路5所生成的信号中,数字图像信号DA、锁存选通信号LS、控制信号电位数据信号电位的极性的信号POL、数据起始脉冲信号SSP以及数据时钟信号SCK被输入到源极驱动器3,栅极起始脉冲信号GSP、栅极时钟信号GCK以及栅极驱动器输出控制信号GOE被输入到栅极驱动器4。0071源极驱动器3基于数字图像信号DA、数据时钟信号SCK、锁存选通信号LS、数据起始脉冲信号SSP以及极性反转信号POL在每1水平扫描期间依次生成数字信号,将这些数据信号输出到源极总线。这些数据信号是与数字图像信号DA表示的图像的连接到各扫描信号线的各像素的像素值相当的模拟电位。0072栅极驱动器4基于栅极起始脉冲信号GSP、栅极。

32、时钟信号GCK以及栅极驱动器输出控制信号GOE生成扫描信号,将这些输出到栅极总线,由此栅极总线选择性地被驱动。0073如上所述,利用源极驱动器3和栅极驱动器4驱动显示部2的源极总线和栅极总线,由此,通过连接到所选择的栅极总线的TFT,将信号电位从源极总线写入到子像素电极。0074由此,对各像素具备的子像素的液晶层施加与数字图像信号DA相应的电压,利用该施加电压,控制来自背光源的光的透射量,使像素显示数字视频信号DV表示的图像。0075CS控制电路6和7是基于从显示控制电路5输出的栅极起始脉冲信号GSP、栅极时钟信号GCK对用于控制辅助电容总线的电位的辅助电容电压VCS的相位和周期等进行控制的电。

33、路。CS控制电路6将辅助电容电压VCS输出到CS干配线组BB1,CS控制电路7将辅助电容电压VCS输出到CS干配线组BB2。0076接着,对本发明的实施方式1中的像素的配置构成进行说明。图1是示出配置于图3所示的液晶显示装置1的有源区AA上的多个像素的配置构成的电路图。0077如图1所示,在本实施方式中的液晶显示装置1的有源区AA中配置有像素P1和像素P2。像素P1包括子像素SP11第1子像素和子像素SP12第2子像素,像素P2包括子像素SP21第1子像素和子像素SP22第2子像素。说明书CN102356352ACN102356362A7/13页100078首先,对像素P1进行说明。0079子。

34、像素SP11具有TFT薄膜晶体管11、辅助电容12以及子像素电极13。同样,子像素SP12具有TFT14、辅助电容15以及子像素电极16。0080子像素SP11的TFT11的栅极电极连接到栅极总线G2第2栅极总线,其源极电极连接到源极总线S1。同样,子像素SP12的TFT14的栅极电极连接到栅极总线G2,其源极电极连接到源极总线S1。0081子像素SP11的辅助电容12在子像素电极13与辅助电容总线CSXH1第3辅助电容总线之间形成。子像素SP12的辅助电容15在子像素电极16与辅助电容总线CSXL2第4辅助电容总线之间形成。0082并且,子像素SP11和子像素SP12均以被夹在辅助电容总线C。

35、SXH1与辅助电容总线CSXL2之间的方式相邻。而且,子像素SP11与辅助电容总线CSXH1靠近地配置,另一方面,子像素SP12与辅助电容总线CSXL2靠近地配置。0083接着,对像素P2进行说明。0084子像素SP21具有TFT21、辅助电容22以及子像素电极23。同样,子像素SP22具有TFT24、辅助电容25以及子像素电极26。0085子像素SP21的TFT21的栅极电极连接到栅极总线G3第1栅极总线,其源极电极连接到源极总线S1。同样,子像素SP22的TFT24的栅极电极连接到栅极总线G3,其源极电极连接到源极总线S1。0086子像素SP21的辅助电容22在子像素电极23与辅助电容总线。

36、CSXH1之间形成。子像素SP22的辅助电容25在子像素电极26与辅助电容总线CSXL2之间形成。0087并且,子像素SP21和子像素SP22均以被夹在辅助电容总线CSXH1与辅助电容总线CSXL2之间的方式相邻。而且,子像素SP11与辅助电容总线CSXH1靠近地配置,另一方面,子像素SP12与辅助电容总线CSXL2靠近地配置。0088辅助电容总线CSXH1和CSXL2、与辅助电容总线CSXH1靠近的辅助电容总线CSXL1、以及与辅助电容总线CSXL2靠近的辅助电容总线CSXH2配置成与源极总线S1平行。0089另一方面,辅助电容总线CSYH1、CSYH2、CSYH3第1辅助电容总线和辅助电容。

37、总线CSYL1、CSYL2、CSYL3第2辅助电容总线配置成与栅极总线G1、G2以及G3平行。栅极总线G1、G2以及G3配置成彼此平行。0090而且,栅极总线G1、G2以及G3沿着子像素SP11和子像素SP12相邻的方向、以及子像素SP21和子像素SP22相邻的方向延伸。同样,辅助电容总线CSYH1、CSYH2、CSYH3、CSYL1、CSYL2、CSYL3也沿着子像素SP11和子像素SP12相邻的方向、以及子像素SP21和子像素SP22相邻的方向延伸。0091并且,这些辅助电容总线CSYL1、CSYH1、CSYL2、CSYH2、CSYL3以及CSYH3各自的两端连接到图3所示的两个CS干配线。

38、组BB1、BB2各自的CS干配线BB。0092并且,辅助电容总线CSXL1与辅助电容总线CSYL1、CSYL2以及CSYL3各自连接。辅助电容总线CSXH1与辅助电容总线CSYH1、CSYH2以及CSYH3各自连接。辅助电容总线CSXL2与辅助电容总线CSYL1、CSYL2以及CSYL3各自连接。辅助电容总线CSXH2与辅助电容总线CSYH1、CSYH2以及CSYH3各自连接。0093这样,这些辅助电容总线连接,由此对辅助电容总线CSXL1、CSXL2、CSYL1、CSYL2以及说明书CN102356352ACN102356362A8/13页11CSYL3各自施加相同的辅助电容电压VCS。另外。

39、,对辅助电容总线CSXH1、CSXH2、CSYH1、CSYH2以及CSYH3各自也施加相同的辅助电容电压VCS。即,这些辅助电容总线构成为在有源区AA上配置成网格状。0094接着,对为了进行这样的辅助电容总线的配置构成而需要的辅助电容总线的连接结构进行说明。图2是从II方向观看图1的A部的截面图。下面使用图1和图2进行说明。0095在图1中,一般辅助电容总线CSXL1、CSXL2、CSYL1、CSYL2、CSYL3、CSXH1、CSXH2、CSYH1、CSYH2以及CSYH3和栅极总线G1、G2以及G3来源于相同的配线层。0096因此,例如在图1的A部,在辅助电容总线CSYH3与CSXH1之间。

40、存在与两者来源于相同的配线层的栅极总线G3,所以不能如以往那样简单地连接。0097因此,在本实施方式中,在图1的A部,使用与栅极总线G3、辅助电容总线CSXH1和CSYH3不同的配线层实现辅助电容总线CSXH1与CSYH3之间的连接。0098即,在图1的A部,如图2所示,在基板101上配置有辅助电容总线CSYL3、CSXH1、CSYH3和栅极总线G3。并且,在这些辅助电容总线CSYL3、CSXH1、CSYH3和栅极总线G3的上部配置有层间绝缘膜102和保护膜103。0099在辅助电容总线CSXH1上的层间绝缘膜102和保护膜103中设有开口部。同样,在辅助电容总线CSYH3上的层间绝缘膜102。

41、和保护膜103中也设有开口部。0100并且,能将与辅助电容总线CSXH1和CSYH3不同的配线层连接配线部104通过这些开口部电连接到辅助电容总线CSXH1和CSYH3两者。0101这样,尽管栅极总线G3配置于辅助电容总线CSXH1与CSYH3之间,也能使辅助电容总线CSXH1与CSYH3之间以越过栅极总线G3的方式进行连接。0102此外,在上述中,以图1的A部的辅助电容总线CSXH1与CSYH3之间的连接结构为例进行了说明,但是这样的连接结构在图1中的其它部分也同样能实现。即,也同样能实现以越过栅极总线G1的方式连接的辅助电容总线CSYL1与CSXL1之间的连接结构、以越过栅极总线G2的方式。

42、连接的辅助电容总线CSYL2与CSXL1之间的连接结构、以越过栅极总线G3的方式连接的辅助电容总线CSYL3与CSXL1之间的连接结构、以越过栅极总线G1的方式连接的辅助电容总线CSYH1与CSXH1之间的连接结构、以越过栅极总线G2的方式连接的辅助电容总线CSYH2与CSXH1之间的连接结构、以越过栅极总线G1的方式连接的辅助电容总线CSYL1与CSXL2之间的连接结构、以越过栅极总线G2的方式连接的辅助电容总线CSYL2与CSXL2之间的连接结构、以越过栅极总线G3的方式连接的辅助电容总线CSYL3与CSXL2之间的连接结构、以越过栅极总线G1的方式连接的辅助电容总线CSYH1与CSXH2。

43、之间的连接结构、以越过栅极总线G2的方式连接的辅助电容总线CSYH2与CSXH2之间的连接结构、以及以越过栅极总线G3的方式连接的辅助电容总线CSYH3与CSXH2之间的连接结构。0103如上所述,在本发明的实施方式1中的液晶显示装置1中,配置成在栅极总线间使两条辅助电容总线彼此相对,使一方辅助电容总线与一方栅极总线靠近地配置,使另一方辅助电容总线与另一方栅极总线靠近地配置。0104两条辅助电容总线各自与沿着各自对应的子像素的边缘配置的辅助电容总线连接。0105并且,沿着子像素的边缘配置的辅助电容总线与越过相对的栅极配线的在前的相说明书CN102356352ACN102356362A9/13页。

44、12同电位的辅助电容总线连接。0106因此,能将彼此不同的两个电位的辅助电容总线配置成网格状。而且,将构成一个像素的两个子像素的各子像素电极设成由隔着源极总线对称的TFT驱动的两个子像素电极,由此防止形成无用电容。0107在此,在本实施方式中的液晶显示装置1中,在与栅极配线垂直的方向连接与栅极总线平行、由与该栅极总线相同的配线层栅极层形成的辅助电容总线和相邻的相同电位的辅助电容总线。0108这样的连接结构是通过作为在层间绝缘膜和保护膜中开设的开口部的接触孔并使用层间绝缘膜和保护膜上的配线层而进行的。0109因此,根据本实施方式中的液晶显示装置1,设成隔着源极总线分割像素电极的子像素结构、即由相。

45、同的TFT包含在实质上相同的定时被驱动的两个以上的TFT驱动的结构,且能使各个子像素电极在不同电位的辅助电容总线之间形成电容。因此,根据本实施方式中的液晶显示装置1,能进行使像素电极的电位略微不同的电容分割方式的视野角控制。0110另外,因为形成一个像素区域内的均匀的辅助电容总线的电阻分布、以及使用该辅助电容总线形成像素辅助电容总线间的电容,所以不必像以往所需的那样,除了按不同电位将辅助电容总线分割成多个组以外,还要将相同电位内的辅助电容总线分割成多个组。0111其结果是,在像素区域外部,能将以往所需的分割组数的CS干配线组BB1、BB2设成最少2个或者0个,能削减像素区域外部的空间。0112。

46、实施方式20113接着,对本发明的实施方式2进行说明。0114图4是示出配置于本发明的实施方式2中的液晶显示装置的有源区上的多个像素的配置构成的电路图。0115在上述实施方式1中,与各子像素电极13、16、23、26靠近地配置的辅助电容总线CSXH1第1分支线部分、CSXL2第1分支线部分均仅与各子像素电极13、16、23、26的一边靠近。0116与此相对,在本发明的实施方式2中的液晶显示装置中,辅助电容总线与具有矩形形状的各子像素电极的两侧、即两个边第1边、第2边靠近地配置。由此,各子像素电极的辅助电容增大,能实现子像素的电位的稳定化。0117如图4所示,在本实施方式中的液晶显示装置中,新增。

47、加了两条辅助电容总线CSXH1B1第2分支线部分和CSXL2B1第2分支线部分。0118因此,相对于上述实施方式1,在子像素电极23与辅助电容总线CSXH1B1之间新形成有子像素SP21的辅助电容27。0119另外,相对于上述实施方式1,在子像素电极26与辅助电容总线CSXL2B1之间形成有子像素SP22的辅助电容28。0120实施方式30121接着,对本发明的实施方式3进行说明。0122图5是示出配置于本发明的实施方式3中的液晶显示装置的有源区上的多个像素的配置构成的电路图。说明书CN102356352ACN102356362A10/13页130123在本发明的实施方式3中的液晶显示装置中,。

48、辅助电容总线以包围具有矩形形状的各子像素电极的方式与各子像素电极的三个边第1边、第2边、第3边靠近地配置。由此,各子像素电极的辅助电容更加增大,能使子像素的电位更加稳定化。0124如图5所示,在本实施方式中的液晶显示装置中,新增加了两条辅助电容总线CSXH1B2第3分支线部分和CSXL2B2第3分支线部分。0125因此,相对于上述实施方式2,在子像素电极23与辅助电容总线CSXH1B2之间新形成有子像素SP21的辅助电容29。0126另外,相对于上述实施方式2,在子像素电极26与辅助电容总线CSXL2B2之间新形成有子像素SP22的辅助电容30。0127实施方式40128接着,对本发明的实施方。

49、式4进行说明。0129图6是配置于本发明的实施方式4中的液晶显示装置的有源区上的多个像素的配置构成的电路图。0130在上述实施方式13中,构成各像素的两个子像素的各子像素电极是隔着相同的源极总线而相对配置的。0131与此相对,在本发明的实施方式4中的液晶显示装置中,构成各像素的两个子像素的各子像素电极配置成被两条源极总线夹着。0132如图6所示,像素P2包括子像素SP21和子像素SP22。并且,子像素SP21具有TFT21A、辅助电容22A、以及子像素电极23A。同样,子像素SP22具有TFT24A、辅助电容25A、以及子像素电极26A。0133子像素SP21的TFT21A的栅极电极连接到栅极总线G3,其源极电极连接到源极总线S1。同样,子像素SP22的TFT24A的栅极电极连接到栅极总线G3,其源极电极连接到源极总线S1。0134子像素SP21的辅助电容22A在子像素电极23A与辅助电容总线CSXH1之间形成。子像素SP22的辅助电容25A在子像素电极26A与辅助电容总线CSXL2之间形成。0135并且,子像素SP21与辅助电容总线CSXH1靠近地配置。子像素SP22与辅助电容总线CSXL2靠近地配置。0136在本实施方式中,由支配性占有长边的各边左右的两个子像素SP21和SP22对像素P2具有的一个矩形的像素区域进行分离。各子像素SP21和SP22连接到由相。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 光学


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1