解调器电路 本发明涉及用于解调调频(FM)信号的解调器电路。
相关技术描述
参考附图1,调频射频(RF)信号通常由接收机1从天线2接收,并由接收机1处理产生低于RF载频的中频FM信号。然后IF已调信号由IF带通滤波器4滤波并由一个硬限幅器5将幅度限制为一个恒定的幅度。然后将该恒定幅度信号送到检波器6,以便通过将此信号与其时间导数相乘进行解码。这种运算使积的幅度既与信号幅度成比例又与角频率(中频IF加FM频率的导数)成比例。因为硬限幅器5使FM IF信号具有恒定的幅度,积信号具有与频率导数成比例的幅度,在低通滤波器除去IF频率倍数的信号分量以后可很容易恢复该调制信号。
在检波以前,FM信号必须由IF滤波器滤波,使得相邻信道和其他信道外的干扰被压制。
今天使用中的IF滤波器和FM检波器常常采用无源谐振器部件,或者在生产时或者利用信号的性质进行微调。当谐振器被预先调谐时,它们被调谐到额定的IF频率。FM检波器常常利用信号的性质(例如被检波信号的零均值)以自动补偿失调。这种失调可能是由于谐振器偏离它们的额定值或者是接收到的IF信号的频率偏移。后者可能是由于在本地地和远方的参考振荡器中频率偏移的组合。
将中频片(IF滤波器和FM检波器)调节到额定的IF频率并不保证无DC的基带信号,即使基带信号名义上具有零均值。将正确调谐的IF片的检波器调偏,使其DC偏置为最小会补偿本地的和远方的参考频率差。这将会多少改善些灵敏度,但如果检波器的线性范围不是非常宽,将出现与信号相关的偏置,并且实际上降低了检波器的灵敏度。对于1和0交替的情况,检波器输出幅度是最小的,而对于1或0的连续码块的情况,检波器输出幅度是比较大的,这是由于数字无线电中符号间干扰所致。当检波器Q值高时,这种1或0的码块可能引起检波器压缩信号。如果为了补偿在导致信号相关偏置的其他块中的DC偏置,将检波器谐振器或阈值失调,则这种压缩将是不对称的。同样地,在模拟无线电中,当把检波器用于补偿频率偏置时,信号畸变将增加。
一种有非常宽线性范围的FM检波器将不可避免地具有低的灵敏度,并导致非常小的和有噪音的输出信号。因此,检波器的灵敏度将在信号畸变和噪音之间折衷。
本发明概述
依据本发明的一个方面,提供一种用于对调频输入信号解调的解调器电路,该电路包括:
滤波器装置和检波器装置,用于接收调频输入信号并提供解调的输出信号;
调谐装置,用于对滤波器装置和检波器装置的频率特性进行调谐;和
DC偏置估值装置,能够估算解调输出信号的DC偏置,产生代表该估算的DC偏置的偏置信号,并将该偏置信号提供给调谐装置,
调谐装置能够依据偏置信号对滤波器装置和检波器装置的频率特性进行调谐。
依据本发明的第二方面,提供一种对包括滤波器装置和检波器装置的解调器电路进行调谐的方法,该方法包括:
由检波器装置估算解调器信号输出的DC偏置电平;
根据所估算的DC偏置电平产生偏置信号;
依据该偏置信号的值调节滤波器装置和检波器装置的频率特性。
附图简述
图1表示一个FM信号接收和解调电路的方框图;和
图2表示一种实施本发明的解调器电路的方框图。
最佳实施方案详述
一种实施本发明的解调器电路示于图2中,包括一个中频带通滤波器10(IF BPF),接收和过滤输入的FM中频信号V_IF,以便除去不想要的噪音的谐波信号。中间滤波器10的输出被连到产生恒定幅度输出信号的硬限幅器12(HL)输入。这种恒定幅度信号被送到FM检波器14,其工作情况在很宽范围内与参考图1所描述的检波器一致。检波器14的输出被供给数据限制器16(SL)和DC偏置估计器18(DC)。
数据限制器16根据检波器输出和由DC偏置估值器产生的所估计的DC偏置信号之间的差将解调的FM信号转换为同步的二进制信号。
DC估算器是一种已知的电路,典型方式是由低通滤波器提供,并与采样保持电路和保持样本与解调器定时一致的同步电路组合。典型情况下,通常作为数据的前导,接收到无DC的数据包,然后低通滤波给出该包的DC偏置估值。
该解调器电路的调谐分两个阶段达到。首先将IF片粗调谐到额定的中频,然后无DC偏置被补偿。
IF片(IF BPF和检波器)的额定调谐是利用锁相环(PLL)电路19实现的,该电路包括一个压控振荡器20(VCO),调节器22,和相位检测器24。PLL电路19按通常方式工作产生输出信号V_tune,这取决于VCO 20的输出和参考频率f_ref之间的相位关系。VCO 20利用与滤波器和检波器中所用的类似的电路,使得过程的变化能够被跟随。那么PLL输出电压V_tune将反映过程的进行状况(例如,快,慢或正常)。
因而IF片可通过将PLL参考f_ref设置为具有与中频已知的关系,被调谐到额定的中频。例如,f_ref可等于中频,或可为该频率的倍数。
因为在接收机(图1)本地振荡器,和/或发射机振荡器中的偏置将使有效的中频偏离额定值(受V_tune控制),因而用IF BPF和检波器重新调节IF片到中频将改进解调器电路的性能。
在额定和有效中心频率之间的差由DC估值器(DC)估值,产生代表这种差的输出信号。这种信号被数据限制器用作阈值以确定哪个数据位在输出信号的实际DC电平之上或之下。
为了将IF BPF和检波器调谐到有效中频,DC估值器输出信号V_offset,被通过相加器电路加到PLL输出V_tune,在V_tune和V_offset中的差意味着V_offset信号必须被改变,使得两个信号的相加产生所希望的结果。这可通过反馈或通过事先调谐DC估值器的增益来实现。
因此,解调器工作的中频可被细调以补偿频率偏置。
只有信道带宽的一小部分是被细调的;并不比为补偿晶体振荡器偏置所需要的多(某些附加的电路偏置比由晶体的散度引起的偏置小)。
如果IF片被调谐到额定IF(例如,预调或自动调谐)并且信号性质是已知的,至少在部分信号期间(例如前导),IF和检测器谐振器可被偏置以便使检测到的信号值偏离已知结果最小。例如,如果前导具有零均值,检波器输出可利用前导将IF谐振器细调到实际接收到的IF频率(额定频率加上TX和RX参考的误差)。
通过将整个IF片移到实际的IF频率,只是检波器输出不为零,保持较好的检波器对称性并改进灵敏度。邻近信道压制也将改善,因为IF滤波器以实际接收到的信道频率为中心。
对于IF频率小的变化,检波器偏置补偿(较少的谐振器调谐)将不改变,并不需要任何补偿。
一种可能的实施方案是具有基于回转器的IF滤波器和FM检波器谐振器,通过改变它们的回转常数调谐谐振器。由类似的回转器谐振器构成的主振荡器可用作PLL中的VCO。当主回转常数被改变时,VCO频率改变,PLL可被锁到参考频率(等于IF或适当的比例)。主回转器调谐电压被耦合到IF谐振器,它们将假定与主回转器相同的调谐,很少失配。这些失配远小于绝对变化,在良好设计的电路中可以略去。FM检波器输出被调节以便在额定调谐上提供零偏置。
通过将偏置加到来自主回转器的调谐电压复制品,将IF片以可控的方式偏离额定IF频率是可能的。这种偏置可以,例如,从数据流的前导数据被检测到的平均值以这样方式导出,使合成的偏置为零。
所提出的方案提供一种FM检波器偏置补偿方法,与整体化和自动调谐兼容。IF片谐振器和FM检波器的相位特性可与构成块的偏置补偿独立地调节,导致IF片在接收到的IF频率上对中。
在存在TX和RX参考频率偏置的情况下,IF片将被重新对中到实际的IF频率,因此使检波器对称性,邻近信道压制和接收机灵敏度为最大。