寄存器电路及显示装置驱动电路 【技术领域】
本发明涉及一种寄存器电路,更具体来说,应用于显示装置驱动电路中,涉及占据晶片面积较小的寄存器电路。
背景技术
一般而言,移位寄存器由多个寄存器电路组成,其应用于显示装置地驱动电路中,显示装置的栅极驱动电路中的移位寄存器通过扫描线逐行输出扫描信号,显示装置的源极驱动电路中的移位寄存器用于将图像信号写入信号线,通过显示像素显示图像信号。
图1示出了一已知电路图,在显示装置驱动电路中,除了寄存器电路91、92外,还需要动态选择电路93、94以及控制垂直扫描电路95。寄存器电路91、92配合动态选择电路93、94以及控制垂直扫描电路95,在寄存器电路91输入起始脉冲信号STV后,并通过驱动IC所提供的两个互为反相的控制垂直扫描(Vertical scandirection control)信号CSV、XCSV控制,以由寄存器电路91输出一输出信号Q91。随即,通过控制垂直扫描电路95将输出信号Q91,用来开启像素阵列的栅极,并作为下一个寄存器电路92的起始脉冲信号STV2,并输出信号Q92,进行逐一扫描。
然而,由于驱动电路中,除了寄存器电路91、92外,还需要动态选择电路93、94以及控制垂直扫描电路95,会占据较大的晶片面积,而且使生产成本维持较高。因此,有必要提供一种占据晶片面积较小的寄存器电路。
【发明内容】
鉴于现有技术所存在的问题,本发明提供了一种占据晶片面积较小的显示装置驱动电路的寄存器电路。
本发明一方面披露了一种寄存器电路,其包括:一定时电路,受控于一外部控制信号,而接收一外部定时信号并发出一第一定时信号及一第二定时信号,其中第一定时信号与第二定时信号为反相的两个信号;两个晶体管,受控于第一定时信号及第二定时信号,使得两个晶体管中的一个导通以接收一起始脉冲信号并发出一脉冲信号,其中两个晶体管之间不相通;一信号输出元件,接收脉冲信号并发出一输出信号;以及,两个开关元件,受控于外部控制信号,而使得两个开关元件中的一个导通以接收并发出输出信号。
本发明另一方面披露了一种显示装置,包括一显示面板及一显示装置驱动电路,显示装置驱动电路具有多个寄存器电路,其中,每一寄存器电路均包括:一定时电路,受控于一外部控制信号,而接收一外部定时信号并发出一第一定时信号及一第二定时信号,其中第一定时信号与第二定时信号为反相的两个信号;两个晶体管,受控于第一定时信号及第二定时信号,使得两个晶体管中的一个导通以接收一起始脉冲信号并发出一脉冲信号,其中两个晶体管之间不相通;一信号输出元件,接收脉冲信号并发出一输出信号;以及,两个开关元件,受控于外部控制信号,而使得两个开关元件中的一个导通以接收并发出输出信号。
【附图说明】
图1为已知电路图;
图2A为依照本发明优选实施例的寄存器电路的方块图;
图2B为依照本发明优选实施例的寄存器电路的电路图;以及
图3为依照本发明优选实施例的电子装置的方块图。
【具体实施方式】
本发明的上述及其它方面、特征及优势将在以下各种更特定的示例性实施例的详述及附图下更易理解,其中相同的参考标号通常表示本发明的示例性实施例中的相同构件。另外应理解的是,本发明并不限于特定实施例的细节描述。
图2A示出了一种依照本发明优选实施例的寄存器电路的方块图。
如图2A所示,本寄存器电路R包括:一定时电路(timing circuit)1;两个晶体管(transistor)21、22;一信号输出元件(signal outputunit)3、及两个开关元件41、42。在本实施例中,寄存器电路R接收外部控制信号CSV、起始脉冲信号STV及外部定时信号CKV,其中外部控制信号CSV为一控制垂直扫描(Vertical scan directioncontrol)信号,由驱动IC(未示出)提供,但本发明并不以此为限。
定时电路1受控于外部控制信号CSV,而接收外部定时信号CKV并发出一第一定时信号CKV1及一第二定时信号CKV2。其中,第一定时信号CKV1与第二定时信号CKV2为反相的,而优选地,第一定时信号CKV1与第二定时信号CKV2与外部定时信号CKV具有相同的周期。在本实施例中,定时电路1具有两个定时产生器11、12,定时产生器11发出第一定时信号CKV1,而定时产生器12发出第一定时信号CKV2。
两个晶体管21、22包括一第一晶体管21及一第二晶体管22,其间不相通。然而,形成两个晶体管之间不相通的电路设计将详细描述在后。此外,第一晶体管21及第二晶体管22受控于第一定时信号CKV1及第二定时信号CKV2,使得第一晶体管21导通以接收起始脉冲信号STV并发出一脉冲信号STV1时,并使第二晶体管22关闭。然而,在其它实施例中也可以实施为,当第二晶体管22导通以接收起始脉冲信号STV并发出脉冲信号时,第一晶体管21关闭;换言之,当第一晶体管21及第二晶体管22其一导通时,另一则关闭。
信号输出元件3接收脉冲信号STV1,并发出一输出信号Q。
两个开关元件41、42包括第一开关元件41及第二开关元件42,其受控于外部控制信号CSV,在第一晶体管21导通下,使得第二开关元件42导通以接收并发出输出信号Q时,第一开关元件41关闭。然而,在其它实施例中也可以实施为,在第二晶体管22导通下,第一开关元件41导通以接收并发出输出信号Q时,第二开关元件42关闭,换言之,当第一开关元件41及第二开关元件42其一导通时,另一则关闭。
图2B示出了一种依照本发明优选实施例的寄存器电路的电路图。
如图2B所示,有关本实施例寄存器电路的电路图的相关说明,请一并参考图2A。本实施例寄存器电路的定时电路1的每一定时产生器11、12由一反相器(inverter)a、一PMOS(P-channel metaloxide semiconductor)b及一NMOS(N-channel metal oxidesemiconductor)c组成,但本发明并不以此为限。此外,第一晶体管21及一第二晶体管22之间不相通的电路设计利用两个反相器d、e形成。第一晶体管21及一第二晶体管22分别都是由一PMOS f及一NMOS g组成,但本发明并不以此为限。再者,信号输出元件3为一反相器h。又,两个开关元件41、42包括一PMOS i及一NMOSj,但本领域技术人员应知道其也可为其它等效的电子元件。
图3示出了本发明优选实施例电子装置的方块图。本发明寄存器电路R应用于显示装置10。由图3可知,在显示面板10A的显示装置驱动电路10B中,移位寄存器(shift register)SR以多个寄存器电路R组成。因此,本发明通过一种占据晶片面积较小的寄存器电路组成移位寄存器于显示装置驱动电路,解决了已知驱动电路中,除了寄存器电路外,还需要动态选择电路以及控制垂直扫描电路,而会占据较大的晶片面积的问题。
为了方便说明,在此仅以第一寄存器电路R1及第二寄存器电路R2阐述。在此需注意的是,第一寄存器电路R1及第二寄存器电路R2的说明与寄存器电路R完全相同,故不再此多作赘述。
上述显示装置10中通过显示装置驱动电路10B的运作以在显示面板10A上显示影像。然而,本领域技术人员应知道显示装置10可应用在电子装置100中,但本发明并不限于应用在,例如手机、数字相机、个人数字助理、笔记本型计算机、桌上型计算机、电视、全球定位系统、车用显示器、航空用显示器、数字相框或可携式DVD放影机等等。
在本实施例中,通过当外部控制信号CSV=1时,始决定由上而下扫描方式,以描述移位寄存器SR动作原理。但本领域技术人员应知道其也可当外部控制信号CSV=0时,而决定由下而上扫描。然而,由下而上扫描方式移位寄存器SR动作原理并无不同,仅在于这些信号不同,这些晶体管及开关元件作动不同,故不在此多作赘述。
一并参考图2A,在本实施例中,移位寄存器SR由相同的第一寄存器电路R1及第二寄存器电路R2组成,并一同接收外部控制信号CSV、起始脉冲信号STV及外部定时信号CKV。当第一寄存器电路R1的定时电路1受控于外部控制信号CSV,而接收外部定时信号CKV并发出第一定时信号CKV1及第二定时信号CKV2后,第一晶体管21及第二晶体管22将受控于第一定时信号CKV1及第二定时信号CKV2,使得第一晶体管21导通以接收起始脉冲信号STV并发出一脉冲信号STV1。接着,通过信号输出元件3接收脉冲信号STV1并发出输出信号Q。最后,第一开关元件41及第二开关元件42因受控于外部控制信号CSV,于第一晶体管21导通下,使得第二开关元件42导通以接收并发出输出信号Q。此时,第一寄存器电路R1的输出信号Q1将成为第二寄存器电路R2的起始脉冲信号STV2并重复上述动作且还提供起始脉冲信号给下一个寄存器电路,以完成由上而下扫描。
综上所述,本领域技术人员应知道,上述的实施例仅用以描述本发明,然而本发明并不限于以上特定实施例的描述,本发明的申请专利范围包含所有此类修改与变化,以能真正符合本发明的精神与范围。
符号说明
R、R1、R2寄存器电路 1定时电路
11、12定时产生器 3信号输出元件
21第一晶体管 22第二晶体管
41第一开关元件 42第二开关元件
CSV外部控制信号 STV起始脉冲信号
STV1脉冲信号 CKV外部定时信号
CKV1第一定时信号 CKV2第二定时信号
Q、Q1输出信号 a、d、e、h反相器
B、f、i PMOS c、g、j NMOS
10B显示装置驱动电路 100电子装置
10A显示面板 10显示装置
SR移位寄存器。