《移位寄存器、栅极驱动电路及其驱动方法、显示装置.pdf》由会员分享,可在线阅读,更多相关《移位寄存器、栅极驱动电路及其驱动方法、显示装置.pdf(17页珍藏版)》请在专利查询网上搜索。
1、10申请公布号CN104217693A43申请公布日20141217CN104217693A21申请号201410447285322申请日20140904G09G3/36200601G11C19/2820060171申请人京东方科技集团股份有限公司地址100015北京市朝阳区酒仙桥路10号申请人鄂尔多斯市源盛光电有限责任公司72发明人郝学光李成安星俊柳奉烈74专利代理机构北京中博世达专利商标代理有限公司11274代理人申健54发明名称移位寄存器、栅极驱动电路及其驱动方法、显示装置57摘要本发明实施例公开了一种移位寄存器、栅极驱动电路及其驱动方法、显示装置,涉及显示技术领域,能够抑制噪声,并降低。
2、栅极驱动电路的功耗。该移位寄存器包括的输入模块连接信号输入端,用于向用于作为上拉节点的第一节点输入信号;第一节点上拉模块连接第一时钟信号端,用于维持第一节点的电压为高电平;第一节点下拉模块连接低电压信号端,用于维持第一节点的电压为低电平;第二节点上拉模块连接输出模块,用于维持用于作为下拉节点的第二节点的电压为高电平;第二节点下拉模块连接低电压信号端,用于维持第二节点的电压为低电平;输出模块连接第一时钟信号端,将第一时钟信号提供给输出端子。51INTCL权利要求书2页说明书8页附图6页19中华人民共和国国家知识产权局12发明专利申请权利要求书2页说明书8页附图6页10申请公布号CN1042176。
3、93ACN104217693A1/2页21一种移位寄存器,其特征在于,包括输入模块、输出模块、第一节点上拉模块、第一节点下拉模块、第二节点上拉模块和第二节点下拉模块;所述输入模块连接信号输入端,用于向用于作为上拉节点的第一节点输入信号;所述第一节点上拉模块连接第一时钟信号端,用于维持所述第一节点的电压为高电平;所述第一节点下拉模块连接低电压信号端,用于维持所述第一节点的电压为低电平;所述第二节点上拉模块连接所述输出模块,用于维持用于作为下拉节点的第二节点的电压为高电平;所述第二节点下拉模块连接所述低电压信号端,用于维持所述第二节点的电压为低电平;所述输出模块连接所述第一时钟信号端,将第一时钟信。
4、号提供给输出端子。2根据权利要求1所述的移位寄存器,其特征在于,所述输入模块包括第一薄膜晶体管和第二薄膜晶体管;所述第一薄膜晶体管的栅极连接初始信号输入端,所述第一薄膜晶体管的漏极连接第一直流信号输入端,所述第一薄膜晶体管的源极连接所述第一节点;所述第二薄膜晶体管的栅极连接复位信号输入端,所述第二薄膜晶体管的漏极连接第二直流信号输入端,所述第二薄膜晶体管的源极连接所述第一节点。3根据权利要求1所述的移位寄存器,其特征在于,所述第一节点上拉模块包括第一电容,所述第一电容的一端连接所述第一节点,所述第一电容的另一端连接所述输出模块。4根据权利要求1所述的移位寄存器,其特征在于,所述第一节点下拉模块。
5、包括第三薄膜晶体管和第四薄膜晶体管,所述第三薄膜晶体管的栅极连接所述第二节点,所述第三薄膜晶体管的漏极连接所述低电压信号端,所述第三薄膜晶体管的源极连接所述第一节点;所述第四薄膜晶体管的栅极连接所述第二节点,所述第四薄膜晶体管的漏极连接所述第二节点,所述第四薄膜晶体管的源极连接所述低电压信号端。5根据权利要求1所述的移位寄存器,其特征在于,所述第二节点上拉模块包括第二电容和第五薄膜晶体管;所述第二电容的一端连接所述输出模块,所述第二电容的另一端连接所述低电压信号端;所述第五薄膜晶体管的栅极和漏极连接第二时钟信号端,所述第五薄膜晶体管的源极连接所述第二节点。6根据权利要求1所述的移位寄存器,其特。
6、征在于,所述第二节点下拉模块包括第六薄膜晶体管、第七薄膜晶体管和第八薄膜晶体管;所述第六薄膜晶体管的栅极连接所述上拉节点,所述第六薄膜晶体管的漏极连接所述低电压信号端,所述第六薄膜晶体管的源极连接所述第一节点下拉模块;所述第七薄膜晶体管的栅极连接所述输出端子,所述第七薄膜晶体管的漏极连接所述低电压信号端,所述第七薄膜晶体管的源极连接所述第一节点下拉模块;所述第八薄膜晶体管的栅极连接所述输出模块,所述第八薄膜晶体管的漏极连接所述权利要求书CN104217693A2/2页3低电压信号端,所述第八薄膜晶体管的源极连接所述第二节点。7根据权利要求1所述的移位寄存器,其特征在于,所述输出模块包括第九薄膜。
7、晶体管和第十薄膜晶体管;所述第九薄膜晶体管的栅极连接所述第二节点,所述第九薄膜晶体管的漏极连接所述低电压信号端,所述第九薄膜晶体管的源极连接所述第一节点上拉模块;所述第十薄膜晶体管的栅极连接所述第一节点,所述第十薄膜晶体管的漏极连接所述第一时钟信号端,所述第十薄膜晶体管的源极连接所述第一节点上拉模块。8一种栅极驱动电路,其特征在于,包括相互级联的多个如权利要求17任一项所述的移位寄存器,除第一级移位寄存器和最后一级移位寄存器之外,每一级移位寄存器的初始信号输入端均连接自身的上一级移位寄存器的输出端子,每一级移位寄存器单元的复位信号输入端均连接自身的下一级移位寄存器的输出端子,每一级移位寄存器的。
8、输出端子连接自身的上一级移位寄存器的复位信号输入端以及自身的下一级移位寄存器的初始信号输入端。9一种显示装置,其特征在于,包括如权利要求8所述的栅极驱动电路。10一种栅极驱动电路的驱动方法,其特征在于,包括第一阶段,第一直流信号输入端和初始信号输入端输出高电平,第一时钟信号端、第二时钟信号端和复位信号输入端输出低电平,第一薄膜晶体管导通,第一节点电压升高,第一电容充电,第六薄膜晶体管导通,第二节点电位被拉低,第十薄膜晶体管导通,输出端子电位被拉低;第二阶段,所述第一直流信号输入端和所述第一时钟信号端输出高电平,所述初始信号输入端、所述第二时钟信号端和所述复位信号输入端输出低电平,所述第一薄膜晶。
9、体管截止,所述第一节点的电压升高,第十薄膜晶体管导通,所述输出端子输出高电平,所述第六薄膜晶体管、第七薄膜晶体管和第八薄膜晶体管导通,所述第二节点电位被拉低;第三阶段,所述第一直流信号输入端、所述第二时钟信号端和所述复位信号输入端输出高电平,所述第一时钟信号端和所述初始信号输入端输出低电平,第五薄膜晶体管导通,第二电容充电,所述第二节点电位被拉高,第三薄膜晶体管和第四薄膜晶体管导通,所述第一节点电位被拉低,第九薄膜晶体管导通,所述输出端子电位被拉低。权利要求书CN104217693A1/8页4移位寄存器、栅极驱动电路及其驱动方法、显示装置技术领域0001本发明涉及显示领域,尤其涉及一种移位寄存。
10、器、栅极驱动电路及其驱动方法、显示装置。背景技术0002薄膜晶体管液晶显示器的驱动器包括栅极驱动电路,具体地,栅极驱动电路包括多个相互级联的移位寄存器,每级移位寄存器均连接到相应的栅线上,以输出栅极驱动信号驱动栅线。多个移位寄存器的级联方式为当前级移位寄存器的输入端连接到上一级移位寄存器的输出端,并且下一级移位寄存器的输出端连接到当前级移位寄存器的复位端。0003现有技术中,栅极驱动电路中的每一级移位寄存器具有如图1所示的结构。发明人发现,包括如图1所示的移位寄存器的栅极驱动电路的功耗较高,容易引起噪声,同时需要上下两个虚拟的移位寄存器才能够正常工作,而虚拟的移位寄存器设置增加了栅极驱动电路的。
11、布线的难度和栅极驱动电路的信号输出,从而进一步增加了栅极驱动电路的功耗。发明内容0004本发明所要解决的技术问题在于提供一种移位寄存器、栅极驱动电路及其驱动方法、显示装置,能够抑制噪声,并降低栅极驱动电路的功耗。0005为解决上述技术问题,本发明实施例提供了一种移位寄存器,采用如下技术方案0006一种移位寄存器包括输入模块、输出模块、第一节点上拉模块、第一节点下拉模块、第二节点上拉模块和第二节点下拉模块;0007所述输入模块连接信号输入端,用于向用于作为上拉节点的第一节点输入信号;0008所述第一节点上拉模块连接第一时钟信号端,用于维持所述第一节点的电压为高电平;0009所述第一节点下拉模块连。
12、接低电压信号端,用于维持所述第一节点的电压为低电平;0010所述第二节点上拉模块连接所述输出模块,用于维持用于作为下拉节点的第二节点的电压为高电平;0011所述第二节点下拉模块连接所述低电压信号端,用于维持所述第二节点的电压为低电平;0012所述输出模块连接所述第一时钟信号端,将第一时钟信号提供给输出端子。0013所述输入模块包括第一薄膜晶体管和第二薄膜晶体管;0014所述第一薄膜晶体管的栅极连接初始信号输入端,所述第一薄膜晶体管的漏极连接第一直流信号输入端,所述第一薄膜晶体管的源极连接所述第一节点;0015所述第二薄膜晶体管的栅极连接复位信号输入端,所述第二薄膜晶体管的漏极连接第二直流信号输。
13、入端,所述第二薄膜晶体管的源极连接所述第一节点。说明书CN104217693A2/8页50016所述第一节点上拉模块包括第一电容,所述第一电容的一端连接所述第一节点,所述第一电容的另一端连接所述输出模块。0017所述第一节点下拉模块包括第三薄膜晶体管和第四薄膜晶体管,所述第三薄膜晶体管的栅极连接所述第二节点,所述第三薄膜晶体管的漏极连接所述低电压信号端,所述第三薄膜晶体管的源极连接所述第一节点;0018所述第四薄膜晶体管的栅极连接所述第二节点,所述第四薄膜晶体管的漏极连接所述第二节点,所述第四薄膜晶体管的源极连接所述低电压信号端。0019所述第二节点上拉模块包括第二电容和第五薄膜晶体管;002。
14、0所述第二电容的一端连接所述输出模块,所述第二电容的另一端连接所述低电压信号端;0021所述第五薄膜晶体管的栅极和漏极连接第二时钟信号端,所述第五薄膜晶体管的源极连接所述第二节点。0022所述第二节点下拉模块包括第六薄膜晶体管、第七薄膜晶体管和第八薄膜晶体管;0023所述第六薄膜晶体管的栅极连接所述上拉节点,所述第六薄膜晶体管的漏极连接所述低电压信号端,所述第六薄膜晶体管的源极连接所述第一节点下拉模块;0024所述第七薄膜晶体管的栅极连接所述输出端子,所述第七薄膜晶体管的漏极连接所述低电压信号端,所述第七薄膜晶体管的源极连接所述第一节点下拉模块;0025所述第八薄膜晶体管的栅极连接所述输出模块。
15、,所述第八薄膜晶体管的漏极连接所述低电压信号端,所述第八薄膜晶体管的源极连接所述第二节点。0026所述输出模块包括第九薄膜晶体管和第十薄膜晶体管;0027所述第九薄膜晶体管的栅极连接所述第二节点,所述第九薄膜晶体管的漏极连接所述低电压信号端,所述第九薄膜晶体管的源极连接所述第一节点上拉模块;0028所述第十薄膜晶体管的栅极连接所述第一节点,所述第十薄膜晶体管的漏极连接所述第一时钟信号端,所述第十薄膜晶体管的源极连接所述第一节点上拉模块。0029本发明实施例还提供了一种栅极驱动电路,采用如下技术方案0030该栅极驱动电路包括相互级联的多个如上所述的移位寄存器,除第一级移位寄存器和最后一级移位寄存。
16、器之外,每一级移位寄存器的初始信号输入端均连接自身的上一级移位寄存器的输出端子,每一级移位寄存器单元的复位信号输入端均连接自身的下一级移位寄存器的输出端子,每一级移位寄存器的输出端子连接自身的上一级移位寄存器的复位信号输入端以及自身的下一级移位寄存器的初始信号输入端。0031本发明实施例提供了一种移位寄存器和栅极驱动电路,其中,移位寄存器包括输入模块、输出模块、第一节点上拉模块、第一节点下拉模块、第二节点上拉模块和第二节点下拉模块,输入模块连接信号输入端,用于向用于作为上拉节点的第一节点输入信号;第一节点上拉模块连接第一时钟信号端,用于维持第一节点的电压为高电平;第一节点下拉模块连接低电压信号。
17、端,用于维持第一节点的电压为低电平;第二节点上拉模块连接输出模块,用于维持用于作为下拉节点的第二节点的电压为高电平;第二节点下拉模块连接低电压信号端,用于维持第二节点的电压为低电平;输出模块连接第一时钟信号端,将第一时钟信号提供给输出端子。该移位寄存器在下一帧打开前通过第一节点下拉单元对第一节点进说明书CN104217693A3/8页6行放电,有效避免第一节点处噪声的产生,通过输出模块对输出端子进行放电,有效避免输出端子处噪声的产生;同时,第二时钟信号端的每一个高电平信号都能够将第二节点的电位拉高,大大降低了栅极驱动电路的功耗。另外,由于栅极驱动电路包括相互级联的多个如上所述的移位寄存器,不需。
18、要再设置虚拟的移位寄存器,可以有效地减小布线空间,并进一步降低了栅极驱动电路的功耗。0032此外,本发明实施例还提供了一种显示装置,该显示装置包括以上所述的栅极驱动电路。0033为了进一步解决上述技术问题,本发明实施例还提供了一种栅极驱动电路的驱动方法,采用如下技术方案0034一种栅极驱动电路的驱动方法包括0035第一阶段,第一直流信号输入端和初始信号输入端输出高电平,第一时钟信号端、第二时钟信号端和复位信号输入端输出低电平,第一薄膜晶体管导通,第一节点电压升高,第一电容充电,第六薄膜晶体管导通,第二节点电位被拉低,第十薄膜晶体管导通,输出端子电位被拉低;0036第二阶段,所述第一直流信号输入。
19、端和所述第一时钟信号端输出高电平,所述初始信号输入端、所述第二时钟信号端和所述复位信号输入端输出低电平,所述第一薄膜晶体管截止,所述第一节点的电压升高,第十薄膜晶体管导通,所述输出端子输出高电平,所述第六薄膜晶体管、第七薄膜晶体管和第八薄膜晶体管导通,所述第二节点电位被拉低;0037第三阶段,所述第一直流信号输入端、所述第二时钟信号端和所述复位信号输入端输出高电平,所述第一时钟信号端和所述初始信号输入端输出低电平,第五薄膜晶体管导通,第二电容充电,所述第二节点电位被拉高,第三薄膜晶体管和第四薄膜晶体管导通,所述第一节点电位被拉低,第九薄膜晶体管导通,所述输出端子电位被拉低。0038本发明实施例。
20、提供了一种栅极驱动电路的驱动方法,该驱动方法包括如上所述的第一阶段、第二阶段和第三阶段,其中,在下一帧打开前,第三薄膜晶体管和第四薄膜晶体管导通,对第一节点进行放电,有效避免第一节点处噪声的产生,第二电容使得第二节点处于高电位,第九薄膜晶体管在下一帧开始前始终导通,使得输出端子处于低电位,有效避免输出端子处噪声的产生;同时,第二时钟信号端的每一个高电平信号都能够将第二节点的电位拉高,大大降低了栅极驱动电路的功耗。另外,由于栅极驱动电路包括相互级联的多个如上所述的移位寄存器,不需要再设置虚拟的移位寄存器,可以有效地减小布线空间,并进一步降低了栅极驱动电路的功耗。附图说明0039为了更清楚地说明本。
21、发明实施例或现有技术中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。0040图1为现有技术中的移位寄存器的示意图;0041图2为本发明实施例中的移位寄存器的示意图;0042图3为本发明实施例中的栅极驱动电路的示意图;说明书CN104217693A4/8页70043图4为本发明实施例中的栅极驱动电路正向扫描时的时序图;0044图5为本发明实施例中的栅极驱动电路正向扫描时的输出波形图;0045图6为本发明实施例中的栅极驱动电路反向扫描时的时。
22、序图;0046图7为本发明实施例中的栅极驱动电路反向扫描时的输出波形图。0047附图标记说明00481输入模块;2第一节点上拉模块;3第一节点下拉模块;00494第二节点上拉模块;5第二节点下拉模块;6输出模块。具体实施方式0050下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。0051实施例一0052本发明实施例提供了一种移位寄存器,能够抑制噪声,并降低栅极驱动电路的功耗。0053如图2。
23、所示,该移位寄存器包括输入模块1、第一节点上拉模块2、第一节点下拉模块3、第二节点上拉模块4、第二节点下拉模块5和输出模块6。0054具体地,输入模块1连接信号输入端,用于向用于作为上拉节点的第一节点PU输入信号。信号输入端包括第一直流信号输入端CN,第二直流信号输入端CNB,初始信号输入端STV_U和复位信号输入端RESET。0055第一节点上拉模块2连接第一时钟信号端,用于维持第一节点PU的电压为高电平。0056第一节点下拉模块3连接低电压信号端VGL,用于维持第一节点PU的电压为低电平。0057第二节点上拉模块4连接输出模块6,用于维持用于作为下拉节点的第二节点PD的电压为高电平。005。
24、8第二节点下拉模块5连接低电压信号端VGL,用于维持第二节点PD的电压为低电平。0059输出模块6连接第一时钟信号端CK,将第一时钟信号提供给输出端子OUT_N。0060示例性地,如图2所示,输入模块1包括第一薄膜晶体管M1和第二薄膜晶体管M2。0061其中,第一薄膜晶体管M1的栅极连接初始信号输入端STV_U,第一薄膜晶体管M1的漏极连接第一直流信号输入端CN,第一薄膜晶体管M1的源极连接第一节点PU。0062第二薄膜晶体管M2的栅极连接复位信号输入端RESET,第二薄膜晶体管M2的漏极连接第二直流信号输入端CNB,第二薄膜晶体管M2的源极连接第一节点PU。0063第一节点上拉模块2包括第一。
25、电容C1,第一电容C1的一端连接第一节点PU,第一电容C1的另一端连接输出模块6。0064第一节点下拉模块3包括第三薄膜晶体管M3和第四薄膜晶体管M4。0065其中,第三薄膜晶体管M3的栅极连接第二节点PD,第三薄膜晶体管M3的漏极连接说明书CN104217693A5/8页8低电压信号端VGL,第三薄膜晶体管M3的源极连接第一节点PU。0066第四薄膜晶体管M4的栅极连接第二节点PD,第四薄膜晶体管M4的漏极连接第二节点PD,第四薄膜晶体管M4的源极连接低电压信号端VGL。0067第二节点上拉模块4包括第二电容和第五薄膜晶体管M5。0068其中,第二电容的一端连接输出模块6,第二电容C2的另一。
26、端连接低电压信号端VGL。0069第五薄膜晶体管M5的栅极和漏极连接第二时钟信号端CKB,第五薄膜晶体管M5的源极连接第二节点PD。0070第二节点下拉模块5包括第六薄膜晶体管M6、第七薄膜晶体管M7和第八薄膜晶体管M8。0071其中,第六薄膜晶体管M6的栅极连接上拉节点PU,第六薄膜晶体管M6的漏极连接低电压信号端VGL,第六薄膜晶体管M6的源极连接第一节点下拉模块3。0072第七薄膜晶体管M7的栅极连接输出端子OUT_N,第七薄膜晶体管M7的漏极连接低电压信号端VGL,第七薄膜晶体管M7的源极连接第一节点下拉模块3。0073第八薄膜晶体管M8的栅极连接输出模块6,第八薄膜晶体管M8的漏极连。
27、接低电压信号端VGL,第八薄膜晶体管M8的源极连接第二节点PD。0074输出模块6包括第九薄膜晶体管M9和第十薄膜晶体管M10。0075其中,第九薄膜晶体管M9的栅极连接第二节点PD,第九薄膜晶体管M9的漏极连接低电压信号端VGL,第九薄膜晶体管M9的源极连接第一节点上拉模块2。0076第十薄膜晶体管M10的栅极连接第一节点PU,第十薄膜晶体管M10的漏极连接第一时钟信号端CK,第十薄膜晶体管M10的源极连接第一节点上拉模块2。0077需要说明的是,上述所有薄膜晶体管均为N型薄膜晶体管或者P型薄膜晶体管,本发明实施例中优选所有薄膜晶体管均为N型薄膜晶体管。0078本发明实施例提供了一种移位寄存。
28、器,该移位寄存器包括输入模块、输出模块、第一节点上拉模块、第一节点下拉模块、第二节点上拉模块和第二节点下拉模块,其中,输入模块连接信号输入端,用于向用于作为上拉节点的第一节点输入信号;第一节点上拉模块连接第一时钟信号端,用于维持第一节点的电压为高电平;第一节点下拉模块连接低电压信号端,用于维持第一节点的电压为低电平;第二节点上拉模块连接输出模块,用于维持用于作为下拉节点的第二节点的电压为高电平;第二节点下拉模块连接低电压信号端,用于维持第二节点的电压为低电平;输出模块连接第一时钟信号端,将第一时钟信号提供给输出端子。该移位寄存器中,在下一帧打开前通过第一节点下拉单元对第一节点进行持续放电,有效。
29、避免第一节点处噪声的产生,通过输出模块对输出端子进行持续放电,有效避免输出端子处噪声的产生;同时,第二时钟信号的每一个高电平信号都能够将第二节点的电位拉高,大大降低了栅极驱动电路的功耗。0079实施例二0080本发明实施例提供了一种栅极驱动电路,能够抑制噪声,并降低栅极驱动电路的功耗。0081如图3所示,该栅极驱动电路包括相互级联的多个如上所述的移位寄存器,除第一级移位寄存器和最后一级移位寄存器之外,每一级移位寄存器的初始信号输入端STV_U说明书CN104217693A6/8页9均连接自身的上一级移位寄存器的输出端子,每一级移位寄存器单元的复位信号输入端均连接自身的下一级移位寄存器的输出端子。
30、OUT_N,每一级移位寄存器的输出端子OUT_N连接自身的上一级移位寄存器的复位信号输入端RESET以及自身的下一级移位寄存器的初始信号输入端STV_U。具有如上结构的栅极驱动电路能够实现双向扫描。0082本发明实施例提供了一种栅极驱动电路,该栅极驱动电路包括相互级联的多个如实施例一所述的移位寄存器,该栅极驱动电路扫描过程中,在下一帧打开前通过第一节点下拉单元对第一节点进行放电,有效避免第一节点处噪声的产生,通过输出模块对输出端子进行放电,有效避免输出端子处噪声的产生;同时,第二时钟信号端的每一个高电平信号都能够将第二节点的电位拉高,大大降低了栅极驱动电路的功耗。另外,由于栅极驱动电路包括相互。
31、级联的多个如上所述的移位寄存器,不需要再设置虚拟的移位寄存器,可以有效地减小布线空间,并进一步降低了栅极驱动电路的功耗。0083下面结合附图对本发明实施例提供的栅极驱动电路的驱动方法进行说明,其中,栅极驱动电路包括的移位寄存器的电路如图3所示。0084需要说明的是,当栅极驱动电路进行扫描时,所有薄膜晶体管均为高电平导通,低电平截止,且第一时钟信号CK与第二时钟信号CKB的相位相反。0085具体地,当栅极驱动电路正向扫描自第一级移位寄存器扫描至第N级移位寄存器时,由第一级移位寄存器的初始信号输入端STV_U输入初始信号,如图4和图5所示,第一阶段S1,第一直流信号输入端CN和初始信号输入端STV。
32、_U输出高电平,第一时钟信号端CK、第二时钟信号端CKB和复位信号输入端RESET输出低电平,使得第一薄膜晶体管M1导通,使得第一电容C1充电,第一节点PU的电压升高,从而使得第六薄膜晶体管M6导通,第二节点PD通过第六薄膜晶体管M6放电,进而将第二节点PD的电位拉低。同时,第十薄膜晶体管M10导通,输出端子OUT_N通过第十薄膜晶体管M10放电,使得输出端子OUT_N的电位被拉低。0086第二阶段S2,第一直流信号输入端CN和第一时钟信号端CK输出高电平,初始信号输入端STV_U、第二时钟信号端CKB和复位信号输入端RESET输出低电平,使得第一薄膜晶体管M1截止,由于第一电容C1的自举作用。
33、,使得第一节点PU的电压继续升高,进而使得第十薄膜晶体管M10导通,使得第一时钟信号端CK输出的信号能够通过第十薄膜晶体管M10,使得输出端子OUT_N输出高电平。同时,第六薄膜晶体管M6、第七薄膜晶体管M7和第八薄膜晶体管M8导通,第二节点PD通过第六薄膜晶体管M6、第七薄膜晶体管M7和第八薄膜晶体管M8放电,使得第二节点PD的电位被拉低。0087第三阶段S3,第一直流信号输入端CN、第二时钟信号端CKB和复位信号输入端RESET输出高电平,第一时钟信号端CK和初始信号输入端STV_U输出低电平,使得第五薄膜晶体管M5导通,第二电容C2充电,从而将第二节点PD的电位拉高,进而使得第三薄膜晶体。
34、管M3和第四薄膜晶体管M4导通,第一节点PU通过第三薄膜晶体管M3和第四薄膜晶体管M4放电,使得第一节点PU的电位被拉低。同时,由于第二节点PD的电位高,第九薄膜晶体管M9导通,输出端子OUT_N通过第九薄膜晶体管M9放电,使得输出端子OUT_N的电位被拉低。0088当栅极驱动电路反向扫描自第N级移位寄存器扫描至第一级移位寄存器时,第N级移位寄存器的复位信号输入端RESET端连接初始信号输入端STV_D,如图6和图7所说明书CN104217693A7/8页10示,第一阶段S1,第二直流信号输入端CNB和初始信号输入端STV_D输出高电平,第一时钟信号端CK、第二时钟信号端CKB和复位信号输入端。
35、RESET输出低电平,使得第二薄膜晶体管M2导通,使得第一电容C1充电,第一节点PU的电压升高,从而使得第六薄膜晶体管M6导通,第二节点PD通过第六薄膜晶体管M6放电,进而将第二节点PD的电位拉低。同时,第十薄膜晶体管M10导通,输出端子OUT_N通过第十薄膜晶体管M10放电,使得输出端子OUT_N的电位被拉低。0089第二阶段S2,第二直流信号输入端CNB和第一时钟信号端CK输出高电平,初始信号输入端STV_D、第二时钟信号端CKB和复位信号输入端RESET输出低电平,使得第二薄膜晶体管M2截止,由于第一电容C1的自举作用,使得第一节点PU的电压继续升高,进而使得第十薄膜晶体管M10导通,使。
36、得第一时钟信号端CK输出的信号能够通过第十薄膜晶体管M10,使得输出端子OUT_N输出高电平。同时,第六薄膜晶体管M6、第七薄膜晶体管M7和第八薄膜晶体管M8导通,第二节点PD通过第六薄膜晶体管M6、第七薄膜晶体管M7和第八薄膜晶体管M8放电,使得第二节点PD的电位被拉低。0090第三阶段S3,第二直流信号输入端CNB、第二时钟信号端CKB和复位信号输入端RESET输出高电平,第一时钟信号端CK和初始信号输入端STV_D输出低电平,使得第五薄膜晶体管M5导通,第二电容C2充电,从而将第二节点PD的电位拉高,进而使得第三薄膜晶体管M3和第四薄膜晶体管M4导通,第一节点PU通过第三薄膜晶体管M3和。
37、第四薄膜晶体管M4放电,使得第一节点PU的电位被拉低。同时,由于第二节点PD的电位高,第九薄膜晶体管M9导通,输出端子OUT_N通过第九薄膜晶体管M9放电,使得输出端子OUT_N的电位被拉低。0091在上述栅极驱动电路的扫描过程中,无论正向扫描还是反向扫描时,在下一帧打开前,第三薄膜晶体管M3和第四薄膜晶体管M4导通,对第一节点PU进行放电,有效避免了第一节点PU处噪声的产生,同时,第二电容C2使得第二节点PD处于高电位,使得第九薄膜晶体管M9在下一帧开始前始终导通,输出端子OUT_N通过第九薄膜晶体管M9放电,使得输出端子OUT_N处于低电位,有效避免输出端子OUT_N处噪声的产生。另外,第。
38、二时钟信号端CKB的每一个高电平信号都能够将第二节点PD的电位拉高,从而大大降低了栅极驱动电路的功耗。此外,由于栅极驱动电路包括相互级联的多个如上所述的移位寄存器,不需要再设置虚拟的移位寄存器,从而可以有效地减小布线空间,并进一步降低了栅极驱动电路的功耗。0092此外,本发明实施例还提供了一种显示装置,该显示装置包括以上所述的栅极驱动电路。该显示装置可以为液晶面板、平板电脑、电视机、显示器、笔记本电脑、电子纸、手机、数码相框、导航仪等任何具有显示功能的产品或部件。0093通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到本发明可借助软件加必需的通用硬件的方式来实现,当然也可以通过硬件。
39、,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在可读取的存储介质中,如计算机的软盘,硬盘或光盘等,包括若干指令用以使得一台计算机设备可以是个人计算机,服务器,或者网络设备等执行本发明各个实施例所述的方法。0094以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何说明书CN104217693A108/8页11熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。说明书CN104217693A111/6页12图1图2说明书附图CN104217693A122/6页13图3说明书附图CN104217693A133/6页14图4说明书附图CN104217693A144/6页15图5说明书附图CN104217693A155/6页16图6说明书附图CN104217693A166/6页17图7说明书附图CN104217693A17。