具有电源中断延迟功能的显示装置 一般地说,本发明涉及一种使用阴极射线管的显示装置,具体地说,涉及一种具有电源中断延迟功能的显示装置,其中提供有一个电源中断延迟充电电路,当在水平偏转线圈上充有高电压且在电源中断后S-校正电容器没有充分放电的情况下电源恢复时,用以防止水平输出晶体管由于此时产生的瞬时冲击电流而被损坏。
通常,水平偏转电路由电源电路供电且由微计算机控制其操作。这种偏转电路是显示装置的基本部件。
图1是表示普通显示装置的水平偏转电路的结构的示意性框图。在该图中,标号110表示一个微计算机,120表示一个电源电路,而130表示一个水平偏转电路。电源电路120适用于将市交流(AC)输入功率转换成直流功率,以便向水平偏转电路130和微计算机110提供所需电压。
微计算机110用于控制水平偏转电路130和电源电路120的工作。
水平偏转电路130用于水平偏转自阴极射线管发射的电子束。
水平偏转电路130包括一个脉宽调制(PWM)控制器135,用于在微计算机110控制下产生一个PWM信号;一个电流放大器136,用于响应来自PWM控制器135的PWM信号对电流进行放大;一个H/V处理器132,用于在微计算机110控制下驱动水平驱动器133;一个H/V处理器恒压电路131,用于向所述H/V处理器132提供恒定电压以对其进行驱动;和一个水平输出电路134,用于响应来自电流放大器136和水平驱动器133的输出信号向水平偏转线圈H-DY和S-校正电容器CS提供电流。
图2是图1中普通显示装置的水平偏转电路130的详细电路图。正如该图中所示,电流放大器136包括一个具有初级和次级线圈的电流放大变量器T1,和一个将其栅极端连接到所述电流放大变量器T1的次级线圈的场效应晶体管FET1。所述电流放大变量器T1的初级线圈将其一端经一电容器连接到PWM控制器135的输出端,而其另一端连接到地电位端。场效应晶体管FET1还将其漏极端连接到一高电压源B+,而其源极端通过一脉冲变压器PT同时连接到水平偏转线圈H-DY的一端和一水平输出晶体管TR的集电极端。水平偏转线圈H-DY的另一端连接到S-校正电容器CS地一端,该电容器的另一端连接到地电位端。
H/V处理器恒压电路131将其输入端连接到一电压源V1,和将其输出端同时连接到H/V处理器132的输入端和一电容器的一端,该电容器的另一端连接的地电位端。水平驱动器133包括一个场效应晶体管FET2和一个具有初级和次级线圈的水平驱动变压器T2,所述场效应管FET2其栅极端连接到H/V处理器132一输出端,而其源极端连接到地电位端。水平驱动变压器T2的初级线圈将其一端通过一电阻器连接到一电压源V2,而其另一端被连接到场效应晶体管FET2的漏极端。水平驱动变压器T2的次级线圈将其一端连接到水平输出电路134中水平输出晶体管TR的基极端,和将其另一端连接到地电位端。该水平输出晶体管TR的发射极连接到地电位端。
下面将对具有上述结构的普通显示装置的水平偏转电路130的工作进行描述。
当显示装置被接通电源时,PWM控制器135在微计算机110的控制下工作,输出PWM信号到电流放大器136。在该电流放大器136中,响应来自PWM控制器135的PWM信号,电流放大变量器T1被激励以驱动与其次级线圈连接的场效应晶体管FET1。当场效应晶体管FET1被驱动时,来自与该场效应晶体管FET1的漏极端连接的高电压源B+的一个高电压通过脉冲变压器PT被变换到水平偏转线圈H-DY和S-校正电容器CS上,以便将对其充电的。
在上述情况下,H/V处理器132在微计算机110的控制下输出一个方波的水平脉冲信号给水平驱动器133。在水平驱动器133中,当来自H/V处理器132的方波脉冲信号为高电平时场效应晶体管FET2导通,以激励水平驱动变压器T2。结果,在该水平驱动变压器T2的次级线圈中感应出一电压,由此使得水平输出电路134中的水平输出晶体管TR将导通。当水平输出晶体管TR导通时,其把在水平偏转线圈H-DY和S-校正电容器CS上充的高电压释放到地电位端。
其后,当来自H/V处理器132的方波脉冲信号从高电平变到低电平时,场效应晶体管FET2和水平驱动变压器T2被依次关断。结果,来自水平偏转线圈H-DY和S-校正电容器CS高电压不再被释放。
随后,来自高电压源B+的高电压通过电流放大器136中的场效应晶体管FET1和脉冲变压器PT被转换到水平偏转线圈H-DY和S-校正电容器CS上以便对将其充电。此后,重复上述的操作。
值得注意的是,水平偏转线圈H-DY被安装在显示装置的颈部(未示出),以便自阴极射线管发射的电子束能根据电流通过线圈H-DY的方向被偏转到左或右侧。
S-校正电容器CS向水平偏转线圈H-DY施加一抛物线电压,以校正屏幕的中心到左和右侧的线性。S-校正电容器CS还执行直流电中断功能,以防止直流电流流过水平偏转线圈H-DY。
在显示器的工作期间,如果施加到该显示器的电源中断,则由于如图4a所示的电压V1的中断使得H/V处理器恒压电路131不再工作。结果,H/V处理器132也不再工作。
因为H/V处理器132不再工作,其不再输出如图5a脉冲信号,由此使得在水平偏转线圈H-DY和S-校正电容器CS上充的高电压不被释放。结果,大约+120到160V的电压维持在水平输出晶体管TR的集电极端的节点A。
在上述情况下,如果施加到显示器的电源恢复,则由于电压V1的施加,H/V处理器恒压电路131被驱动,以便启动H/V处理器132。结果,水平输出晶体管TR被启动。
此时,在水平输出晶体管TR的集电极端瞬时地产生一个具有很高峰值(约+1.5到1.8KV)的高电压。结果,由该瞬时高电压产生的冲击电流迅速流过包括水平输出晶体管TR的放电环路,由此使得水平输出晶体管TR被损坏。
如果水平输出电路134中的水平输出晶体管TR被损坏,则在显示器屏幕上将不执行水平偏转,由此使得一条单线垂直出现在屏幕的中央处。结果,用户不能识别显示在屏幕上的信息。
此外,由于水平输出晶体管TR的损坏导致的短路可能随后使外部设备和电路损坏。
因此,鉴于上述问题做出本发明,本发明的一个目的是提供一种具有电源中断延迟功能的显示器,其中提供有一个电源中断延迟充电电路,当在水平偏转线圈上充有高电压且在电源中断后S-校正电容器没有充分放电的情况下电源恢复时,用以防止水平输出晶体管由于此时产生的瞬时冲击电流而被损坏。
根据本发明,上述和其他目的可通过提供具有电源中断延迟功能的显示装置实现,其包括一个脉宽调制控制器,用于在微计算机控制下产生脉宽调制信号;一个电流放大器,用于对电流进行放大以响应来自脉宽调制控制器的脉宽调制信号;一个H/V处理器,用于在微计算机控制下产生方波脉冲信号;一个水平驱动器,用于产生一驱动脉种信号以响应来自H/V处理器的方波脉冲信号;一个用于水平偏转电子束的水平偏转线圈;一个S-校正电容器,与水平偏转线圈串联连接用于校正屏幕的中心到左和右侧的线性;一个水平输出电路,用于在水平偏转线圈和S-校正电容器上充进能量和释放其上的能量,以响应来自电流放大器的输出信号和来自水平驱动器的驱动脉冲信号;一个H/V处理器恒压电路,用于向所述H/V处理器提供一恒定电压;和一个电源中断延迟充电装置,当提供到显示装置的电源中断时用于逐渐降低到达H/V处理器恒压电路的输入电压。
通过下面的详细描述并参考附图,本发明的上述和其他特性和优点将会变得更容易理解。
图1是说明普通显示装置的水平偏转电路的示意性框图;
图2是图1中普通显示装置的水平偏转电路的详细电路图;
图3是说明根据本发明的具有电源中断延迟功能的显示装置的结构的详细电路图;
图4a和4b是表示到达图2和3中H/V处理器恒压电路的输入之间比较的波形图;和
图5a和5b是表示图2和3中H/V处理器输出之间比较的波形图。
图3是说明根据本发明的具有电源中断延迟功能的显示装置的结构的详细电路图。除了根据本发明提供有一个电源中断延迟充电电路370外,该图的结构与图2的结构相同。因此,相同的标号指示相同的部件,且省略了与其有关的详细描述。
在普通的显示装置中,电压源V1被直接连接到H/V处理器恒压电路131的输入端。然而,在本发明的显示装置中,该电压源V1通过电源中断延迟充电电路370连接到H/V处理器恒压电路131的输入端。
电源中断延迟充电电路370包括一个反向电压保护二极管D1,其阳极连接到电压源V1,其阴极连接到H/V处理器恒压电路131的输入端;和一个极性电容器C1,其正极连接到反向电压保护二极管D1的阴极与H/V处理器恒压电路131的输入端的连接点,其负极连接到地电位端。
具有根据本发明的上述结构的显示装置的工作将在下面详细地描述。
当显示装置的电源被接通时,来自高电压源B+的高电压通过在电流放大器136中的场效应晶体管FET1和脉冲变压器PT对水平偏转线圈和S-校正电容器充电,和然后通过水平输出电路134中的包括水平输出晶体管TR的放电环路放电。如参考图2所做的描述,上述充电和放电操作被重复。
如果在显示装置工作期间其电源被中断,则在普通显示装置中提供给H/V处理器恒压电路131的电源被立即停止,如图4a所示。然而,根据本发明,一个在电源供电期间在极性电容器C1上充的电压被施加到H/V处理器恒压电路131的输入端,如图4b所示,同时其被放电。结果,H/V处理器恒压电路131并不立即停止向H/V处理器132供电。
值得注意的是,反向电压保护二极管D1以串联方式被连接在电源V1与H/V处理器恒压电路131之间,通过使在极性电容器上的充电电压在电源中断状态下不向电压源V1放电实现对电源的保护。
因为在极性电容器C1上的充电电压被持续地提供给H/V处理器恒压电路131直到其被完全被释放掉,所以施加到H/V处理器132的电压不被立即中断。因此,H/V处理器132在预定的时间周期内连续地输出水平脉冲,如图5b所示。
H/V处理器132的连续脉冲输出时间根据极性电容器C1的放电时间确定。结果,H/V处理器132的连续脉冲输出时间能通过调整该极性电容器C1的放电时间改变。
当来自H/V处理器132的输出脉冲维持在一个能持续驱动水平驱动器133中的场效应晶体管FET2的高电压电平时,水平驱动变压器T2连续被激励以在其次级线圈上感应出一电压,由此使得水平输出电路134中的水平输出晶体管TR维持在其驱动状态。因此,在水平偏转线圈H-DY和S-校正电容器CS上充的高电压能被充分地释放。即,在水平偏转线圈H-DY和S-校正电容器CS上充的高电压的放电时间是足够的。
正如从上述描述显而易见,根据本发明,电源中断延迟充电电路被提供在显示装置中的H/V处理器恒压电路的输入端。该电源中断延迟充电电路能够防止水平输出晶体管在电源中断后当电源恢复时由于瞬间冲击电流而被损坏。此外,该电源中断延迟充电电路能够防止外部设备和电路由于水平输出晶体管的损坏而被相继损坏。
虽然,为了说明的目的已对本发明的优选实施例进行了描述,但是本领域的技术人员将会明白,对其做出各种改进、添加和替换都是可能的,而不脱离如所附权利要求限定的本发明的范围和精神。