《具有分层互连结构的桥互连.pdf》由会员分享,可在线阅读,更多相关《具有分层互连结构的桥互连.pdf(25页珍藏版)》请在专利查询网上搜索。
1、10申请公布号CN104218024A43申请公布日20141217CN104218024A21申请号201410227609222申请日2014052713/903,82820130528USH01L23/538200601H01L21/76820060171申请人英特尔公司地址美国加利福尼亚72发明人Y刘Q张AE舒克曼R张74专利代理机构永新专利商标代理有限公司72002代理人韩宏陈松涛54发明名称具有分层互连结构的桥互连57摘要本公开的实施例目的在于在集成电路组件中的桥互连的分层互连结构的技术和配置。在一个实施例中,装置可包括衬底和嵌在衬底中的桥。桥可配置成在两个管芯之间传送电信号。与桥。
2、电气耦合的互连结构可包括过孔结构,其包括第一导电材料;阻挡层,其包括设置在过孔结构上的第二导电材料;以及可焊接材料,其包括设置在阻挡层上的第三导电材料。第一导电材料、第二导电材料和第三导电材料可具有不同的化学成分。可描述和/或主张其它实施例。30优先权数据51INTCL权利要求书2页说明书12页附图10页19中华人民共和国国家知识产权局12发明专利申请权利要求书2页说明书12页附图10页10申请公布号CN104218024ACN104218024A1/2页21一种用于具有分层互连结构的桥互连的装置,包括衬底;桥,其嵌在所述衬底中,所述桥被配置成在第一管芯和第二管芯之间传送电信号;以及互连结构,。
3、其与所述桥电气地耦合,所述互连结构包括过孔结构,其包括第一导电材料,所述过孔结构设置成穿过所述衬底的至少一部分传送所述电信号,阻挡层,其包括设置在所述过孔结构上的第二导电材料,以及可焊接材料,其包括设置在所述阻挡层上的第三导电材料,其中所述第一导电材料、所述第二导电材料和所述第三导电材料具有不同的化学成分。2如权利要求1所述的装置,其中所述桥包括焊盘;以及所述第一导电材料与所述焊盘直接接触。3如权利要求1所述的装置,其中所述过孔结构突出在所述衬底的最外面的内置层的表面之外。4如权利要求1所述的装置,其中所述阻挡层覆盖所述过孔结构的表面,以抑制所述第一导电材料的扩散。5如权利要求1所述的装置,其。
4、中所述第一管芯包括处理器,而所述第二管芯包括存储器管芯或另一处理器。6如权利要求1所述的装置,其中所述电信号是输入/输出I/O信号。7如权利要求1所述的装置,其中所述桥包括半导体材料,所述半导体材料包括硅SI,且其中所述衬底包括基于环氧树脂的介电材料。8如权利要求1所述的装置,其中使用味之素内置膜ABF层压将所述桥嵌在所述衬底中。9如权利要求18中的任一项所述的装置,其中所述第一导电材料包括铜CU,所述第二导电材料包括镍NI,且所述第三导电材料包括锡SN。10一种用于桥互连的方法,包括将桥嵌在衬底中;形成与所述桥连接以在所述衬底的表面之外传送电信号的接头,所述接头包括第一导电材料;直接在所述接。
5、头上形成包括第二导电材料的阻挡层;以及直接在所述阻挡层上形成包括第三导电材料的焊接层,所述阻挡层和所述焊接层被配置成传送所述电信号。11如权利要求10所述的方法,其中将所述桥嵌在所述衬底中包括形成桥腔;将所述桥放置在所述桥腔中;以及在所述桥之上层压介电材料。12如权利要求10所述的方法,其中形成所述接头包括在所述衬底中形成过孔腔;在光敏材料中在所述过孔腔之上形成开口;以及权利要求书CN104218024A2/2页3使用电镀工艺将所述第一导电材料沉积到所述过孔腔和所述开口中。13如权利要求10所述的方法,其中形成所述阻挡层包括将所述第二导电材料沉积在所述接头上。14如权利要求10所述的方法,其中。
6、形成所述焊接层包括将所述第三导电材料沉积在所述阻挡层上。15如权利要求10所述的方法,还包括使所述焊接层回流以形成圆形凸块。16如权利要求1015中的任一项所述的方法,其中第一导电材料包括铜CU,所述第二导电材料包括镍NI,且所述第三导电材料包括锡SN。17一种用于具有分层互连结构的桥互连的系统,包括第一管芯和第二管芯;以及具有嵌入式桥和互连结构的衬底;所述桥和所述互连结构被配置成在所述第一管芯和所述第二管芯之间传送电信号;所述互连结构与所述桥电气地耦合,所述互连结构包括过孔结构,其包括第一导电材料,所述过孔结构设置成穿过所述衬底的至少一部分传送所述电信号,阻挡层,其包括设置在所述过孔结构上的。
7、第二导电材料;以及可焊接材料,其包括设置在所述阻挡层上的第三导电材料,其中所述第一导电材料、所述第二导电材料和所述第三导电材料具有不同的化学成分。18如权利要求17所述的系统,其中所述桥包括半导体材料,所述半导体材料包括硅SI。19如权利要求17所述的系统,其中所述阻挡层覆盖所述过孔结构的表面以抑制所述第一导电材料的扩散。20如权利要求17所述的系统,其中所述第一管芯包括处理器,而所述第二管芯包括存储器管芯或另一处理器。21如权利要求1720中的任一项所述的系统,其中第一导电材料包括铜CU,所述第二导电材料包括镍NI,且所述第三导电材料包括锡SN。22如权利要求17所述的系统,还包括电路板,其。
8、中所述衬底与所述电路板电气地耦合,且所述电路板被配置成传送所述第一管芯或所述第二管芯的电信号;以及与电路板耦合的天线、显示器、触摸屏显示器、触摸屏控制器、电池、音频编码解码器、视频编码解码器、功率放大器、全球定位系统设备、罗盘、盖革计数器、加速度计、陀螺仪、扬声器、或相机中的一种或多种。23如权利要求22所述的系统,其中所述系统是以下中的一种可佩带计算机、智能电话、平板计算机、个人数字助理、移动电话、超移动PC、超级笔记本、上网本计算机、笔记本计算机、膝上型计算机、桌上型计算机、服务器、打印机、扫描仪、监视器、机顶盒、娱乐控制单元、数码相机、便携式音乐播放器、或数字视频记录器。权利要求书CN1。
9、04218024A1/12页4具有分层互连结构的桥互连技术领域0001本公开的实施例通常涉及集成电路领域,且更具体地涉及用于在集成电路组件中的具有分层互连结构的桥互连的技术和配置。背景技术0002嵌入式桥互连可提供在处理器和存储器芯片之间的更快的通信。各种管芯可能需要在第一级互连FLI处附接到衬底,以实现高性能计算HPC。因为管芯继续缩小到较小的尺寸,因此在FLI级处的互连结构之间通常需要更细的间距。0003使用目前的技术提供未来计算设备的更细间距可能是有挑战性的。例如目前,在处理器管芯和存储器管芯之间的混合凸块间距可能使封装和组装变得非常有挑战性并导致差的产出性能。使用焊膏印刷SPP工艺的F。
10、LI接头架构可能由于对管芯上的焊料凸块高度和/或焊料体积的限制而导致低质产出,这可导致非接触断开和凸块开裂,特别是对于FLI的较小间距区域。而且,电迁移风险可能由于铜CU扩散和在FLI接头的衬底侧面上使用的有机焊料保护剂OSP表面精加工而升高。附图说明0004结合附图通过下面的详细描述将容易理解实施例。为了便于该描述,相似的附图标记表示相似的结构元件。实施例作为例子而不是作为限制在附图的图中示出。0005图1示意性示出根据一些实施例的配置成使用在衬底中具有分层互连结构的嵌入式桥互连的示例性集成电路IC组件的截面侧视图。0006图2示意性示出根据一些实施例的用于使用分层互连结构形成嵌有桥互连的衬。
11、底的封装衬底制造过程的流程图。0007图3示意性示出根据一些实施例的在将桥嵌在衬底中之前的与图2所示的封装衬底制造过程有关的一些选定操作的截面侧视图。0008图4示意性示出根据一些实施例的在将桥嵌在衬底中之前的与图2所示的封装衬底制造过程有关的一些其它选定操作的截面侧视图。0009图5示意性示出根据一些实施例的与图2所示的封装衬底制造过程有关的将桥嵌在衬底中的一些选定操作的截面侧视图。0010图6示意性示出根据一些实施例的与图2所示的封装衬底制造过程有关的形成分层互连结构的一些选定操作的截面侧视图。0011图7示意性示出根据一些实施例的与图2所示的封装衬底制造过程有关的形成分层互连结构的一些其。
12、它选定操作的截面侧视图。0012图8示意性示出根据一些实施例的与图2所示的封装衬底制造过程有关的完成分层互连结构的一些选定操作的截面侧视图。0013图9示意性示出根据一些实施例的利用具有嵌入式桥互连的封装衬底的组装过程的流程图。说明书CN104218024A2/12页50014图10示意性示出根据一些实施例的在如本文所述的衬底中包括具有分层互连结构的嵌入式桥互连的计算设备。具体实施方式0015本公开的实施例描述在集成电路组件中的具有分层互连结构的桥互连的技术和配置。在下面的描述中,将使用由本领域技术人员普遍使用的术语来描述例证性实现方式的各种方面,以将它们工作的实质传达给本领域中的其他技术人员。
13、。然而,对本领域技术人员将明显,本公开的实施例可在只有所述方面中的仅仅一些的情况下被实施。为了解释的目的,阐述了特定的数量、材料和配置,以便提供对例证性实现方式的彻底理解。然而,对本领域技术人员将明显,本公开的实施例可在没有特定细节的情况下被实施。在其它实例中,公知的特征被省略或简化,以便不使例证性实现难理解。0016在下面的详细描述中,参考形成其一部分的附图,其中相似的附图标记始终表示相似的部件,且其中通过说明的方式示出本公开的主题可被实施的实施例。应理解,在不偏离本公开的范围的情况下其它实施例可被利用,且可做出结构或逻辑变化。因此,下面的详细描述不应在限制的意义上被理解,且实施例的范围由所。
14、附权利要求及其等价体来限定。0017为了本公开的目的,短语“A和/或B”意指A、B或A和B。为了本公开的目的,短语“A、B和/或C”意指A、B、C、A和B、A和C、B和C或A、B和C。0018本描述可使用基于视角的描述,例如顶部/底部、在中/外、在之上/在之下等。这样的描述仅用于便于讨论,且并不打算将本文描述的实施例的应用限制到任何特定的方向。0019本描述可使用短语“在一个实施例中”、“在实施例中”或“在一些实施例中”,每个可以指相同或不同实施例中的一个或多个。此外,如关于本公开的实施例使用的术语“包括COMPRISING”、“包括INCLUDING”、“具有”等是同义的。0020术语“与耦。
15、合”连同其派生词可在本文被使用。“耦合”可以意指下列内容中的一个或多个。“耦合”可以意指两个或多个元件直接物理或电接触。然而,“耦合”也可意指两个或多个元件彼此间接接触,但仍然彼此协作或交互作用,且可以意指一个或多个其它元件耦合或连接在被认为彼此耦合的元件之间。术语“直接耦合”可以意指两个或多个元件直接接触。0021在各种实施例中,短语“在第二特征上形成、沉积或以另外方式设置的第一特征”可以意指第一特征在第二特征之上形成、沉积或设置,且第一特征的至少一部分可以与第二特征的至少一部分直接接触例如直接物理和/或电接触或间接接触例如具有在第一特征和第二特征之间的一个或多个其它特征。0022如在本文使。
16、用,术语“模块”可以指以下部件、或是以下这些部件的部分、或包括以下这些部件专用集成电路ASIC、电子电路、片上系统SOC、执行一个或多个软件或固件程序的处理器共用、专用或组和/或存储器共用、专用或组、组合逻辑电路、和/或提供所描述的功能的其它适当的部件。0023图1示意性示出根据一些实施例的配置成使用在衬底中具有分层互连结构的嵌入式桥互连的示例性IC组件100的截面侧视图。在实施例中,IC组件100可包括与封装衬底150电气和/或物理地耦合的一个或多个管芯,例如管芯110和管芯120,如可看到的。说明书CN104218024A3/12页6封装衬底150还可与电路板190电气地耦合,如可看到的。。
17、如在本文使用的,第一级互连FLI可以指在管芯和封装衬底之间的互连,而第二级互连SLI可以指在封装和电路板之间的互连。0024管芯110或120可代表使用半导体制造技术例如薄膜沉积、光刻法、蚀刻等由半导体材料制成的分立单元。在一些实施例中,管芯110或120可包括处理器、存储器、SOC或ASIC、或是这些部件的一部分。管芯110和120可根据各种适当的配置包括如所描绘的倒装芯片配置或例如嵌在封装衬底150中的其它配置附接到封装衬底150。在倒装芯片配置中,管芯110或120可使用FLI结构例如互连结构130、135附接到封装衬底150的表面例如,侧面S1,互连结构130、135配置成电气和/或机。
18、械地使管芯110、120与封装衬底150耦合,并在管芯110、120中的一个或多个与其它电气部件之间传送电信号。在一些实施例中,电信号可包括输入/输出I/O信号和/或与管芯110、120的操作相关联的功率/接地。0025互连结构130可与桥140电气地耦合,以使用桥140在管芯110、120之间传送电信号。如下面进一步讨论的,互连结构130可基本上抑制扩散且减轻电迁移风险,并提供较高和较兼容的FLI接头和支架高度,这可提高组件性能,减小组件产出损失,并增强FLI可靠性。0026互连结构135可配置成在管芯例如管芯110和电通道133之间传送电信号,电通道133从第一侧面S1到与第一侧面S1相对。
19、的第二侧面S2穿过封装衬底150。例如,互连结构135可与配置成在封装衬底150的第一侧面S1和第二侧面S2之间传送管芯110的电信号的其它互连结构例如互连结构137例如沟槽、过孔、迹线或导电层等耦合。在一些实施例中,互连结构135可以是电气通道133的部分。0027互连结构137为了讨论起见仅仅是示例性结构,并可代表各种适当的互连结构和/或层中的任一个。类似配置的互连结构130和135可使管芯120或其它管芯未示出与封装衬底150耦合。封装衬底150可包括比所描绘的更多或更少的互连结构或层。在一些实施例中,例如模塑料或底层填充材料未示出的电绝缘材料可部分地密封管芯110或120的一部分和/或。
20、互连结构130、135。0028在一些实施例中,桥140可配置成使管芯110和120彼此电气地连接。在一些实施例中,桥140可包括互连结构例如,互连结构130以用作在管芯110和120之间的电布线特征。在一些实施例中,桥可设置在封装衬底150上的一些管芯之间而不在其它管芯之间。在一些实施例中,从顶视图来看,桥可以是不可见的。在一些实施例中,桥140可嵌在封装衬底150的腔中。桥140可以是提供电信号的路线的高密度布线结构。桥140可包括桥衬底,其由玻璃或半导体材料例如具有在其上形成的电布线互连特征的高密度硅SI组成以提供在管芯110和120之间的芯片到芯片连接。在其它实施例中,桥140可由其它。
21、适当的材料组成。在一些实施例中,封装衬底150可包括多个嵌入式桥,以在多个管芯之间传送电信号。0029在一些实施例中,封装衬底150是具有核心和/或内置层的基于环氧树脂的层压衬底,例如味之素AJINOMOTO内置膜ABF衬底。在其它实施例中,封装衬底150可包括其它适当类型的衬底,包括例如由玻璃、陶瓷或半导体材料形成的衬底。0030电路板190可以是由电绝缘材料例如环氧树脂层压板组成的印刷电路说明书CN104218024A4/12页7板PCB。例如,电路板190可包括电绝缘层,其由材料例如聚四氟乙烯、诸如阻燃剂4FR4、FR1的酚醛棉纸材料、诸如CEM1或CEM3的绵纸和环氧树脂材料、或使用环。
22、氧树脂预浸渍材料层压在一起的玻璃布材料组成。诸如迹线、沟槽、过孔的结构可穿过前绝缘层形成,以穿过电路板190传送管芯110或120的电信号。在其它实施例中,电路板190可由其它适当的材料组成。在一些实施例中,电路板190是母板例如图10的母板1002。0031封装级互连例如焊球170或连接盘栅格阵列LGA结构可耦合到在封装衬底150上的一个或多个连接盘在下文中是“连接盘160”和在电路板190上的一个或多个焊盘180,以形成被配置成在封装衬底150和电路板190之间传送电信号的相应的焊接头。连接盘160和/或焊盘180可由诸如金属包括例如镍NI、钯PD、金AU、银AG、铜CU及其组合的任何适当。
23、的导电材料组成。在其它实施例中,可使用使封装衬底150与电路板190物理和/或电气地耦合的其它适当的技术。0032图2示意性示出根据一些实施例的用于使用分层互连结构例如图1的互连结构130形成嵌有桥互连的衬底例如图1的封装衬底的封装衬底制造过程在下文中是“过程200”的流程图。过程200可适于根据各种实施例的关于图38描述的实施例。0033在210,过程200可包括在衬底中形成桥例如图1的桥140。在实施例中,桥可由玻璃或半导体材料例如SI组成,并包括电布线特征以在管芯之间传送电信号。在一些实施例中,桥可被设置在由衬底的一个或多个内置层形成的平面中或内。例如,如可在关于图1所示的实施例中看到的。
24、,桥140嵌在衬底150的内置层中。在一些实施例中,桥可设置在由内置层形成但与内置层分开地形成的平面中。0034在一些实施例中,根据任何适当的技术,可通过将桥嵌在内置层中作为内置层的形成的部分或通过在内置层中形成腔并在内置层的形成之后将桥放置在腔中来形成设置在内置层的平面中的桥例如图1的桥140。可在根据各种实施例的关于图35描述的制造期间将桥嵌在衬底中。0035在220,过程200可包括形成包括第一导电材料的接头,该接头与桥连接以在衬底的表面之外传送电信号。在实施例中,接头可以是可将桥电耦合到管芯的互连结构例如图1的互连结构130的一部分。接头可包括第一导电材料。在一个实施例中,第一导电材料。
25、可包括CU。在其它实施例中,第一导电材料可包括其它化学成分或其组合。在实施例中,接头可包括以下结构例如迹线、沟槽、过孔、连接盘、焊盘、或为管芯的电信号提供穿过封装衬底到嵌入式桥然后例如到电耦合到桥的另一管芯的相应电通道的其它结构。在一个实施例中,接头可包括过孔结构。在实施例中,接头还可包括与过孔结构耦合的焊盘结构。接头可在根据各种实施例的关于图6描述的制造期间形成。0036在230,过程200可包括直接在接头上形成包括第二导电材料的阻挡层。在实施例中,阻挡层可包括诸如阻挡层金属的第二导电材料,并被涂敷以覆盖接头。阻挡层可减小或防止在接头中使用的第一导电材料在周围材料中的扩散,同时维持在接头和管。
26、芯之间的电连接。第二导电材料可具有与第一导电材料不同的化学成分。第二导电材料可包括例如镍NI、钽TA、铪HF、铌NB、锆ZR、钒V、钨W、或其组合。在一些实施例中,第二导电材料可包括导电陶瓷,例如氮化钽、氧化铟、硅化铜、氮化钨、以及氮化钛。0037在实施例中,阻挡层可减轻电迁移的风险。当电子器件例如集成电路IC中的结构尺寸减小时,电迁移的风险可随着更高的直流密度而增加。电迁移可引起扩散过程,例说明书CN104218024A5/12页8如晶界扩散、体扩散或表面扩散。在实施例中,当第一导电材料包括铜时,表面扩散可能在由电迁移引起的铜互连中占优势。阻挡层可防止在相邻铜和/或铜合金线之间的铜扩散。在一。
27、个实施例中,电解电镀可用于形成阻挡层。阻挡层可在根据各种实施例的关于图7描述的制造期间形成。0038在240,过程200可包括直接在阻挡层上形成包括第三导电材料的焊接层,阻挡层和焊接层配置成传送电信号。在实施例中,焊接层可包括涂敷在阻挡层上的第三导电材料,例如易熔合金。焊接层可用于经由管芯的连接点将包括阻挡层和接头的下层结构与管芯接合在一起,同时维持在下层结构和管芯之间的电连接。在实施例中,接头、阻挡层和焊接层可共同形成互连结构,以在桥和管芯之间传送电信号。0039在实施例中,第三导电材料可具有与第一和第二导电材料不同的化学成分。第三导电材料可包括例如锡SN、银AG、镍NI、锌ZN、或其组合。。
28、焊接层可在根据各种实施例的关于图7描述的制造期间形成。在其它实施例中,焊接层可通过电解电镀、过去印刷、小球UBALL碰撞或其它可兼容的工艺来形成。0040各种操作以对理解所要求的主题最有用的方式依次被描述为多个分立的操作。然而,描述的顺序不应被解释为暗示这些操作必须是顺序相关的。过程200的操作可以按与所描绘的不同的另一适当的顺序执行。在一些实施例中,过程200可包括关于图38描述的动作,并且反之亦然。0041图3示意性示出根据一些实施例的在嵌入桥之前的关于图2所示的封装衬底制造过程200的一些选定操作的截面侧视图。参考操作392,描绘了在图案化金属层310之上形成介电层320之后的衬底,如可。
29、看到的。在实施例中,图案化金属层和在图案化金属层之下的任何数量的层可以是衬底的部分,并可以用本领域中已知的任何方式来形成。例如,图案化金属层可以是使用半加成工艺SAP形成的内置层的顶部或最外面的导电层。0042在实施例中,介电层320可由各种适当的介电材料包括例如基于环氧树脂的层压材料、二氧化硅例如SIO2、碳化硅SIC、碳氢化硅SICN或氮化硅例如SIN、SI3N4等中的任一种组成。也可使用其它适当的介电材料,例如包括介电常数K小于二氧化硅的介电常数K的低K介电材料。在实施例中,可通过使用任何适当的技术包括例如原子层沉积ALD、物理气相沉积PVD或化学气相沉积CVD技术沉积介电材料来形成介电。
30、层320。在实施例中,介电层320可包括具有硅石填料的聚合物环氧基树脂,以提供满足封装的可靠性要求的适当机械特性。在实施例中,介电层320可例如通过ABF层压被形成为聚合物的膜。介电层320可具有适当的消融率以实现如在本文的其它地方描述的激光图案化。0043参考操作394,示出了在介电层320上形成腔332之后的衬底,如可看到的。在实施例中,腔332可以是通孔,其可以被激光钻孔到介电层320中以暴露出图案化金属层310的一部分。可使用任何常规技术例如使用CO2激光器来形成腔332。在实施例中,可随后应用表面沾污去除工艺,以从图案化金属层310的表面去除弄脏的介电材料例如环氧树脂,以防止污迹残留。
31、物形成另一介电层。0044在实施例中,金属种晶层330接着使用任何适当的技术被沉积在N2层的顶部上。在一些实施例中,化学镀可用于形成金属种晶层330。例如,诸如钯PD的催化剂可在化学镀铜CU工艺之后被沉积。在一些实施例中,物理气相沉积即,溅射技术可用于沉积说明书CN104218024A6/12页9金属种晶层330。参考操作396,描绘了在形成光敏层例如干膜抗蚀剂DFR层336之后的衬底,如可看到的。在实施例中,DFR层336可使用本领域中已知的任何技术被层压并图案化。在实施例中,在DFR层336中的开口328可具有比腔332大的横向尺寸,如可看到的。0045图4示意性示出根据一些实施例的在嵌入。
32、桥之前的关于图2所示的封装衬底制造过程的一些其它选定操作的截面侧视图。参考操作492,描绘了在将导电材料沉积到腔332和开口328中之后的衬底,如可看到的。在实施例中,如上面讨论的,导电材料可包括第一导电材料,例如包括诸如镍NI、钯PD、金AU、银AG、铜CU、及其组合的金属。在实施例中,腔332和开口328可例如使用电解电镀工艺被填充。在实施例中,电解电镀铜工艺可被执行来填充腔332和开口328。在实施例中,在操作492中形成的互连结构410可在N2层的表面之上突出。0046参考操作494,描绘了在剥离DFR之后的衬底,如可看到的。在实施例中,可使用任何常规剥离工艺来去除DFR。参考操作49。
33、6,描绘了在蚀刻金属种晶层330之后的衬底,如可看到的。在实施例中,DFR剥离可进一步勾划出互连结构410并暴露下层介电层320。0047图5示意性示出根据一些实施例的关于图2所示的封装衬底制造过程的嵌入桥的一些选定操作的截面侧视图。参考操作592,描绘了在形成桥腔502之后的衬底,如可看到的。在实施例中,桥腔502可被提供用于桥的放置。在实施例中,可通过暴露于热或化学物质以去除介电层320的至少一部分来形成桥腔502。在实施例中,桥腔502可以被激光钻孔到介电层320中以暴露图案化金属层310的一部分。在其它实施例中,桥腔502可在前面讨论的内置层的制造期间保持打开。在又一些其它实施例中,桥。
34、腔502可使用图案化工艺穿过前面讨论的内置层而形成。例如,介电层320可由经得起掩模、图案化和蚀刻或显影工艺的光敏材料组成。0048参考操作594,描绘了在安装桥530只示出桥的一部分之后的衬底,如可看到的。在实施例中,桥530可包括桥衬底,其由玻璃或半导体材料例如具有在其上形成的电布线互连特征的高电阻率硅SI组成,以提供在管芯之间的芯片到芯片连接。在实施例中,桥530可使用粘合层520安装在图案化金属层310上。粘合层520的材料可包括配置成经得住与衬底的制造相关的工艺的任何适当的粘合剂。在实施例中,化学处理例如铜粗加工技术可被应用来提高桥530与其周围表面之间的粘合。在实施例中,桥530可。
35、具有在桥衬底的表面之上突出的布线特征540例如焊盘,并被配置为连接点以向和从桥530传送信号。0049参考操作596,描绘了在桥530之上形成介电层550因而实质上在N2层上形成N1层之后的衬底,如可看到的。在实施例中,介电层550可由各种适当的介电材料中的任一种组成。在实施例中,可通过使用任何适当的技术包括例如原子层沉积ALD、物理气相沉积PVD或化学气相沉积CVD技术沉积介电材料来形成介电层550。在实施例中,介电层320可包括聚合物例如,环氧基树脂,并且还可包括填料例如硅石以提供满足封装的可靠性要求的适当机械特性。在实施例中,介电层320可例如通过ABF层压被形成为聚合物的膜。介电层55。
36、0可具有适当的消融率以实现如在本文的其它地方描述的激光图案化。0050图6示意性示出根据一些实施例的关于图2所示的封装衬底制造过程的形成分层说明书CN104218024A7/12页10互连结构例如图1的互连结构130的一些选定操作的截面侧视图。0051参考操作692,描绘了在介电层550上形成腔604之后的衬底,如可看到的。在实施例中,腔可以是通孔,其可以被激光钻孔到介电层550中以暴露下层布线特征540的一部分。可使用任何常规技术例如使用CO2激光器来形成腔604。在实施例中,可随后应用表面沾污去除工艺,以从腔604的底表面去除弄脏的介电材料例如环氧树脂,以防止污迹残留物形成另一介电层。在实。
37、施例中,金属种晶层610接着使用任何适当的技术沉积在N1层的顶部上。在一些实施例中,化学镀可用于形成金属种晶层610。例如,诸如钯PD的催化剂可在化学镀铜CU工艺之后被沉积。在一些实施例中,物理气相沉积即,溅射技术可用于沉积金属种晶层330。0052参考操作694,描绘了在形成光敏层例如干膜抗蚀剂DFR层612之后由此实质上在N1层上形成N层之后的衬底,如可看到的。在实施例中,DFR层612可使用本领域已知的任何技术被层压并图案化。在实施例中,在DFR层612中的开口614可具有比腔604大的横向尺寸。在实施例中,可在衬底的顶侧面和底侧面例如图1的侧面S1和S2上执行操作694。0053参考操。
38、作696,描绘了在将导电材料沉积到腔604和开口614中之后的衬底,如可看到的。在实施例中,如上面讨论的,导电材料可包括第一导电材料,例如包括镍NI、钯PD、金AU、银AG、铜CU、及其组合的金属。在实施例中,腔604和开口614可例如使用电解电镀工艺被填充。在实施例中,电解电镀铜工艺可被执行来填充腔604和开口614,以形成接头620。在操作696,可通过蚀刻、擦亮BUFF研磨、化学机械抛光等中的一种或多种来去除上面的电镀填充金属,以平面化接头620。例如,化学、机械抛光CMP或擦亮研磨可用于首先平面化接头620,且然后可使用蚀刻来从DFR层612的顶表面去除任何剩余的填充金属。在实施例中,。
39、在操作696中形成的互连结构或接头620可在N1层的表面之上突出例如在焊盘结构的形成中并配置成将桥530与管芯耦合。0054在实施例中,其它分层FLI互连结构例如图1的互连结构135可通过692、694和696的操作部分地形成。0055图7示意性示出根据一些实施例的关于图2所示的封装衬底制造过程的形成分层互连结构的一些其它选定操作的截面侧视图。参考操作792,描绘了在直接在接头上形成阻挡层710之后的衬底,如可看到的。在实施例中,阻挡层710可包括第二导电材料例如阻挡层金属,并被涂敷来覆盖接头。阻挡层710可配置成抑制在接头中使用的第一导电材料的扩散,同时维持在接头和管芯之间的电连接。第二导电。
40、材料可与第一导电材料不同。第二导电材料可包括例如镍NI、钽TA、氮化坦TAN、氮化钛TIN、钨化钛TIW、铪HF、铌NB、锆ZR、钒V或钨W、及其组合。在一些实施例中,第二导电材料可包括导电陶瓷,例如氮化钽、氧化铟、硅化铜、氮化钨、和氮化钛。在一些实施例中,阻挡层710可由多层不同材料组成。在实施例中,操作792可包括在衬底的背面侧上涂敷保护膜。0056可使用任何适当的沉积技术来沉积阻挡层710。在一些实施例中,可使用PVD技术来沉积阻挡层710的一种或多种阻挡层材料。在其它实施例中,可使用其它适当的沉积技术来形成阻挡层710。0057参考操作794,描绘了在直接在阻挡层上形成焊接层720之后。
41、的衬底,如可看到的。在实施例中,焊接层720可包括第三导电金属,例如易熔金属合金,并被涂敷在阻挡层说明书CN104218024A108/12页11710上。在实施例中,第三导电材料与第一和第二导电材料不同。第三导电材料可包括例如锡SN、银AG、镍NI、锌ZN、及其组合。在实施例中,焊接层720可用于将下层结构与管芯连接在一起,被同时维持在下层结构和管芯之间的电连接。在实施例中,接头620、阻挡层710和焊接层720可共同形成互连结构,以在桥530和一个或多个管芯例如关于图1的管芯110和120之间传送电信号。0058参考操作796,描绘了在剥离DFR层612之后的衬底,如可看到的。在实施例中,。
42、可使用任何常规剥离工艺来去除DFR层612。在实施例中,可例如通过蚀刻来去除金属种晶层610的部分,以便进一步勾划出互连结构。在一些实施例中,蚀刻工艺可包括金属种晶层610的湿蚀刻。在其它实施例中,可使用其它适合的蚀刻技术或化学剂。在实施例中,还可去除衬底的背面侧上的保护膜。0059在实施例中,其它分层FLI互连结构例如图1的互连结构135可部分地通过792、794和796的操作来形成。0060图8示意性示出根据一些实施例的关于图2所示的封装衬底制造过程的完成分层互连结构的一些选定操作的截面侧视图。参考操作892,描绘了在暴露出顶侧例如图1的侧面S1上的凸块区域之后的衬底。在实施例中,焊接抗蚀。
43、剂SR层可沉积在介电层550上。在实施例中,SR层可在非凸块区域处被图案化,以覆盖迹线或其它电布线特征,也形成用于组装的基准焊盘,例如焊盘802。随后,可使用诸如SR曝光或SR显影的技术在衬底的顶侧例如,图1的侧面S1上去除凸块区域SR层。在其它实施例中,可使用任何适当的技术包括诸如蚀刻和/或光刻法的图案化技术来去除SR层。在实施例中,操作892此外可包括在衬底未示出的底部例如图1的侧面S2上的SR层压和焊接抗蚀剂开口SRO的形成。0061参考操作894,描绘了在形成保护膜804之后的衬底,如可看到的。保护膜804可在衬底的背面例如图1的侧面S2上的处理期间保护衬底的顶部例如,图1的侧面S1上。
44、的部件。在实施例中,保护膜804可通过任何适当的技术例如薄膜沉积技术来形成。在实施例中,镍钯金NIPDAU铅表面精加工SF可被应用在衬底未示出的背面侧上,同时将保护膜804涂敷到衬底的顶部。0062参考操作896,描绘了在互连结构上形成圆形凸块顶部之后的衬底,如可看到的。在实施例中,保护膜804可首先被去除,且然后可使用热过程以将焊接层的温度升高到焊料的回流温度之上,来将焊接层720回流到圆形形状中。0063在实施例中,其它分层FLI互连结构例如图1的互连结构135可部分地通过892、894和896的操作来形成。0064图9示意性示出根据一些实施例的利用具有嵌入式桥互连的封装衬底的组装过程90。
45、0的流程图。这样的封装衬底可通过参考上面的图28描述的例证性过程来产生。0065组装过程900在操作910开始接纳具有带分层互连结构例如图1的互连结构130的嵌入式桥的封装衬底。可在组装过程900中使用在图8中描绘的封装衬底。0066在操作920,可接纳具有芯片I/O连接点例如,焊盘、凸块或支柱的IC芯片。虽然IC芯片可通常具有任何常规类型,在一些实施例中,IC芯片可以是具有大I/O计数的处理器,例如微处理器。在一些实施例中,IC芯片可以是具有大I/O计数的存储器管芯。在一些实施例中,焊料可被涂敷到芯片I/O连接点。说明书CN104218024A119/12页120067在操作930,IC芯片。
46、可与封装衬底对齐,使得焊接的芯片I/O连接点与分层互连结构对齐。分层互连结构的可焊接材料和/或芯片I/O连接点上的焊料接着在操作940被回流,以将IC芯片固定到分层互连结构。额外的操作可被执行以在950完成封装。例如,在一些实施例中,电绝缘材料可被沉积以密封或部分地密封IC芯片,和/或封装衬底可与电路板进一步耦合。0068本公开的实施例可被实现为使用任何适当的硬件和/或软件以按需要配置的系统。图10示意性示出根据一些实施例的在如本文所述的衬底中包括具有分层互连结构的嵌入式桥互连的计算设备。计算设备1000可容纳板,例如母板1002。母板1002可包括多个部件,包括但不限于处理器1004和至少一。
47、个通信芯片1006。处理器1004可以物理地和电气地耦合到母板1002。在一些实现方式中,至少一个通信芯片1006也可以物理地和电气地耦合到母板1002。在另外的实现方式中,通信芯片1006可以是处理器1004的部分。0069根据其应用,计算设备1000可包括可以或可以不物理地和电气地耦合到母板1002的其它部件。这些其它部件可包括但不限于易失性存储器例如DRAM、非易失性存储器例如ROM、闪存、图形处理器、数字信号处理器、密码处理器、芯片组、天线、显示器、触摸屏显示器、触摸屏控制器、电池、音频编码解码器、视频编码解码器、功率放大器、全球定位系统GPS设备、罗盘、盖革GEIGER计数器、加速度。
48、计、陀螺仪、扬声器、相机、和大容量存储设备例如硬盘驱动器、光盘CD、数字通用盘DVD等。0070通信芯片1006可实现用于向和从计算设备1000传输数据的无线通信。术语“无线”及其派生词可用于描述可通过使用经由非固体介质的经调制的电磁辐射来通信数据的电路、设备、系统、方法、技术、通信信道等。该术语并不暗示相关联的设备不包含任何电线,虽然在一些实施例中它们可以不包含电线。通信芯片1006可实现多种无线标准或协议中的任一个,包括但不限于电气与电子工程师学会IEEE标准,包括WIFIIEEE80211系列、IEEE80216标准例如IEEE802162005修订、长期演进LTE计划连同任何修订、更新。
49、和/或修正例如高级LTE计划、超移动宽带UMB计划也被称为“3GPP2”等。IEEE80216兼容的BWA网络通常被称为WIMAX网络代表微波存取全球互通的首字母缩略词,其为通过IEEE80216标准的符合性和互操作性测试的产品的证明标志。通信芯片1006可根据全球移动通信系统GSM、通用分组无线业务GPRS、通用移动通信系统UMTS、高速分组接入HSPA、演进HSPAEHSPA或LTE网络来操作。通信芯片1006可根据增强型数据GSM演进EDGE、GSM边缘无线接入网络GERAN、通用陆地无线接入网络UTRAN或演进UTRANEUTRAN来操作。通信芯片1006可根据码分多址CDMA、时分多。
50、址TDMA、数字增强无绳通信DECT、演进数据优化EVDO、其派生物以及被指定为3G、4G、5G和更高代的任何其它无线协议来操作。在其它实施例中,通信芯片1006可根据其它无线协议来操作。0071计算设备1000可包括多个通信芯片1006。例如,第一通信芯片1006可专用于较短范围无线通信,例如WIFI和蓝牙,而第二通信芯片1006可专用于较长范围无线通信,例如GPS、EDGE、GPRS、CDMA、WIMAX、LTE、EVDO等。0072计算设备1000的处理器1004可被封装在IC组件例如图1的IC组件100中,IC组件包括具有带如本文所述的分层互连结构的嵌入式桥的衬底例如图1的封装衬底15。