图案化衬底的方法技术领域
各种实施方式总体上涉及图案化衬底的方法。
背景技术
目前半导体裸晶(裸片,dies)或芯片的制造通常包括所谓的切割,
即将单独的裸晶或芯片从衬底上的单分,代表性地晶片衬底或短晶片
(short,wafer)。对于各种类型的衬底,可以通过衬底的机械锯割实现切割。
对于某些类型的衬底,如,例如碳化硅(SiC)衬底,虽然由于衬底材料
(例如SiC)的特殊机械材料性质,衬底的机械锯割可能是困难和/或昂贵
的。例如,在这种情况下,衬底的机械锯割可能显现出低的锯割速度和/
或导致锯割刀片的高度消耗。
而且,衬底的机械锯割可能导致机械锯割损伤,如,例如形成裂缝,
其可以到达衬底内并且可能影响或甚至破坏芯片的功能性。并且,由于锯
割刀片给定的宽度,机械锯割可能导致相对宽的锯缝(kerf)。这些影响对
于极小的芯片可能是特别突出的,例如二极管,其中大量晶片的表面区域
可能被锯缝占据,与处理更大的晶片衬底直径(例如150mm(“6英寸”)
和更高)时一样。
附图说明
在图中,类似的参考符号通常是指所有不同视图的相同部件。图不一
定是按比例的,而重点通常放在阐明本发明的原理。在下列描述中,参考
下图,描述了本发明的各种实施方式,其中:
图1显示说明根据实施方式图案化衬底的方法的示意图;
图2显示说明根据实施方式图案化衬底的方法的示意图;
图3显示说明根据实施方式图案化衬底的方法的示意图;
图4显示说明根据实施方式等离子体切割衬底的方法的示意图;
图5A到图5K显示说明根据实施方式图案化衬底的方法的剖面示意
图;
图6A和图6B显示说明根据实施方式图案化衬底的方法的平面示意
图;
图7显示说明根据实施方式图案化的衬底。
具体实施方式
下面的详细说明参照显示的附图,以图解的方式,可以实施本发明的
具体细节和实施方式。这些实施方式描述地足够详细,以使本领域技术人
员实施本发明。可以利用其他实施方式并且可以在不脱离本发明范围的情
况下做出结构的、逻辑的和电的改变。各种实施方式不一定是相互排斥的,
因为一些实施方式可以与其他一个或多个实施方式组合以形成新的实施
方式。下列详细的说明因此不是采用限制性含义,并且本发明的范围由随
附的权利要求限定。
提供了设备的各种实施方式,并且提供了方法的各种实施方式。应该
理解设备的基本特性也为方法所拥有,并且反之亦然。因此为了简洁的缘
故,可以省去这样的特性的重复描述。
在本文中使用的术语“至少一”可以理解为包括任何等于或大于一的
整数,即“一”、“二”、“三”、...等。
在本文中使用的术语“多个”可以理解为包括任何等于或大于二的整
数,即“二”、“三”、“四”、...等。
除非另外说明,在本文中使用的术语“层”可以理解为包括其中将层
设置为单层的实施方式,以及其中将层设置为包括大量亚层(sublayers)
的层堆栈(layer stack)的实施方式。
如今,由衬底(例如晶片)制作裸晶或芯片通常包括裸晶单分过程(die
singulation process),也称为切割。对于各种类型的衬底,切割可以通过衬
底机械锯割实现。对于某些类型的衬底材料,如,例如碳化硅(SiC),由
于衬底材料特定的机械材料的性质,衬底的机械锯割可能是困难和/或昂贵
的。例如,在SiC衬底的情况下,衬底的机械锯割可能表现为低的锯割速
度和/或导致锯割刀片的高度消耗。
而且,衬底的锯割可能导致机械锯割损伤,如,例如形成裂缝,其可
以到达衬底内并且可以影响甚至破坏芯片的功能性。此外,由于锯割刀片
给定的宽度,机械锯割可能导致相对宽的锯缝。这些影响对于极小的芯片
可能是特别突出的,例如二极管,其中大量晶片的表面积可能被锯缝占据,
与处理更大的晶片衬底直径(例如150mm(“6英寸”)和更高)时一样。
图1显示,在图解100中,根据实施方式图案化衬底的方法。
在102中,可以在衬底上或上方形成辅助层(auxiliary layer),并且
可以在辅助层上或上方形成等离子体蚀刻掩模层。可以设置辅助层,以使
其可以比等离子体蚀刻掩模层更容易地从衬底上去除。
例如,根据各种实施方式,等离子体蚀刻掩模层可以包括或可以由元
素(例如金属或包括金属的薄膜)制成,元素一旦和衬底材料接触可能产
生污染风险,这些风险又反过来可以,例如,影响电芯片的性能和/或芯片
成品率。它也可能导致在等离子体蚀刻掩模层和衬底的界面处形成化学复
合物层(chemical compound layer)。在等离子体图案转移期间的提高的处
理温度和/或在离子轰击之下,这可能甚至被促进。后者可以甚至导致包含
在掩模材料内的元素植入到衬底内。各种掩模材料也可能需要使用高反应
性/腐蚀性的化学腐蚀物(etch chemistries)和/或在衬底蚀刻过程之后为去
除掩模层的高温。根据各种实施方式,可以设计辅助层(例如有机材料)
以在衬底蚀刻过程之后轻易去除,例如与掩模层一起,通过例如在等离子
体中蚀刻模块中的剥离工序或利用其他简单处理化学物质(simple process
chemistries)(例如O2、N2、其混合物等)的过程,该等离子体蚀刻模块
中可能,例如,不必是对强的处理蚀刻化学物质(可能通常用于金属蚀刻)
(例如Cl2、BCl3、其混合物等)有抗性的。
在104中,可以图案化等离子体蚀刻掩模层和辅助层,以使衬底的至
少一部分暴露。
在106中,可以通过使用经图案化的等离子体蚀刻掩模层作为等离子
体蚀刻掩模的等离子体蚀刻方法使衬底图案化。
根据各种实施方式,衬底可以包括或可以由宽禁带(wide band gap)
材料制成,例如具有至少1eV禁带的材料,或具有至少2eV禁带的材料。
根据各种实施方式,衬底可以是以下衬底之一:碳化硅衬底、氧化铝
衬底(例如蓝宝石衬底或红宝石衬底)、金刚石衬底、II-VI半导体衬底(例
如宽禁带II-VI半导体衬底)、III-V半导体衬底(例如宽禁带III-V半导体
衬底)。
在此处,可以理解术语“碳化硅衬底”包括基于碳化硅(SiC)的衬
底。这可以包括由碳化硅制成的衬底,和包括含碳化硅的一层或多层包含
碳化硅或由碳化硅组成的,如,例如,包括整块硅层(silicon bulk layer)
和排布在整块硅层上或上方的碳化硅层(例如外延生长碳化硅层(也称为
外延或外延SiC层))的衬底,或者包括整块碳化硅层和排布在整块碳化
硅层上或上方的外延生长碳化硅层(外延SiC层)的衬底。
同样,可以理解术语“氧化铝衬底”包括基于氧化铝(Al2O3)的衬
底。这可以包括由氧化铝制成的衬底,以及包括含氧化铝的一层或多层或
由氧化铝构成的衬底。
同样,可以理解术语“金刚石衬底”包括基于金刚石的衬底。这可以
包括由金刚石制成的衬底,以及包括含金刚石的或由金刚石构成的一层或
多层衬底。
同样,可以理解术语“II-VI半导体衬底”包括基于II-VI(族)半导
体材料的衬底。这可以包括由II-VI(族)半导体材料制成,以及包括含
II-VI(族)半导体材料的,或由II-VI(族)半导体材料构成的一层或多
层衬底。
同样,可以理解术语“III-V半导体衬底”包括基于III-V(族)半导
体材料的衬底。这可以包括由III-V(族)半导体材料制成的衬底,以及
包括含III-V(族)半导体材料的或由III-V(族)半导体材料构成的一层
或多层衬底。
根据各种实施方式,衬底可以是晶片的至少一部分。例如,根据一种
实施方式,衬底可以是晶片。
根据各种实施方式,衬底(例如晶片)可以具有微米范围的厚度,例
如根据实施方式的几百微米的数量级,例如根据实施方式高达约1000μm。
然而,根据其他实施方式,厚度可以具有不同的值,例如根据实施方式大
于1000μm。
根据各种实施方式,衬底可以是,例如安装在载体上的(例如晶片、
磁带或其他合适的载体)。
根据各种实施方式,辅助层可以包括或可以由比等离子体蚀刻掩模层
的材料更轻易从衬底上去除的材料制成。
根据各种实施方式,辅助层可以包括或可以由可从衬底上去除的材料
制成,以使衬底表面没有辅助层的材料的残余物。换句话说,辅助层或辅
助层的材料可以从衬底上去除,而不使(辅助层的材料的)残余物残留在
衬底表面。换句话说,辅助层或辅助层的材料可以设置成从衬底去除辅助
层或辅助层的材料,留下无残余物的衬底表面。
根据各种实施方式,辅助层可以包括或可以由碳或含碳的有机材料制
成,例如有机抗蚀材料(organic resist material)(例如有机光致抗蚀材料
(organic photoresist material))、酰亚胺材料(例如聚酰亚胺材料)或聚四
氟乙烯(PTFE),可替换地其他含碳的合适的有机材料。
根据另外的实施方式,辅助层可以包括或可以由多孔绝缘材料或沸石
材料制成。
根据一种实施方式,辅助层可以包括或可以是碳层。
根据各种实施方式,可以使用沉积过程,例如化学气相沉积(CVD)
过程,例如等离子体增强化学气相沉积(PECVD)过程,或热解涂层过程
形成辅助层。可替换地或另外,可以使用其他合适的沉积过程。通常,像
这样的合适的沉积过程和相应的操作条件在本领域可以是公知的并且可
以选择,例如,根据要沉积的材料或物料(在这种情况下即辅助层的材料
或物料)。根据另外的实施方式,辅助层甚至可以是箔(包括或由以上提
及的一种或多种材料组成),可以将其安装到衬底上。
根据各种实施方式,辅助层可以具有在约0.1μm至约100μm的范围
内的层厚度。根据其他实施方式,该层厚度可以具有不同的值。
根据各种实施方式,在衬底上或上方形成辅助层可以包括在衬底背面
上或上方(例如在晶片背面的上或上方)形成辅助层。例如,根据实施方
式,可以在衬底的背面涂覆辅助层。根据另外的实施方式,在衬底上或上
方形成辅助层可以包括在衬底正面上或上方(例如在晶片正面的上或上
方)形成辅助层。例如,根据实施方式,可以在衬底的正面涂覆辅助层。
根据各种实施方式,等离子体蚀刻掩模层可以包括或可以由对衬底的
材料具有高蚀刻选择性的材料制成。例如,根据实施方式,等离子体蚀刻
掩模层可以包括或可以由相对衬底的材料具有至少10:1的蚀刻选择性的
材料制成。换句话说,等离子体蚀刻掩模层的材料的蚀刻速率与衬底材料
的蚀刻速率之比可以是10:1或更高。
根据各种实施方式,等离子体蚀刻掩模层可以包括金属,例如铜(Cu)
和/或镍(Ni)。
例如,根据实施方式,等离子体蚀刻掩模层可以包括或可以是金属层,
例如铜层和/或镍层。根据实施方式,可以将等离子体蚀刻掩模层设置为包
括大量亚层的层堆栈(也称为三明治层)。例如,根据实施方式,层堆栈
可以包括铜亚层和排布在铜亚层上的镍亚层。根据其他实施方式,可以将
层堆栈不同地设置。
根据各种实施方式,等离子体蚀刻掩模层可以具有在约0.1μm至约
100μm范围内的层厚度。根据其他实施方式,该层厚度可以具有不同的值。
根据各种实施方式,等离子体蚀刻掩模层可以使用沉积过程,例如物
理气相沉积(PVD)过程,例如溅射沉积过程,或化学气相沉积(CVD)
过程,例如金属有机气相沉积(MOCVD)过程,或原子层沉积(ALD)
过程,或电化学沉积(ECD)过程,在先前沉积的晶种层或先前沉积的包
括或由晶种层和阻挡膜构成的层堆栈上形成,或用无电镀沉积过程在先前
沉积的金属晶种层上形成。可替换地或另外,可以使用其他合适的沉积过
程。通常,像这样的合适的沉积过程和相应的操作条件在本领域可以是公
知的并且可以选择,例如,根据要沉积的材料或物料(在这种情况下即等
离子体蚀刻掩模层的材料或物料)。
根据各种实施方式,使等离子体蚀刻掩模层和辅助层图案化可以包
括:在等离子体蚀刻掩模层上或上方形成掩模层;图案化掩模层,以使等
离子体蚀刻掩模层的至少一部分暴露;去除等离子体蚀刻掩模层的至少一
个暴露部分,以使辅助层的至少一部分暴露;去除辅助层暴露的至少一部
分,以使衬底的至少一部分暴露;去除图案化的掩模层。
根据另外的实施方式,图案化等离子体蚀刻掩模层和辅助层可以包
括:在等离子体蚀刻掩模层上或上方形成掩模层;图案化掩模层,以使等
离子体蚀刻掩模层的至少一部分暴露;去除等离子体蚀刻掩模层暴露的至
少一部分,以使辅助层的至少一部分暴露;去除图案化的掩模层;去除辅
助层暴露的至少一部分,以使衬底的至少一部分暴露。
根据各种实施方式,掩模层可以包括或可以由抗蚀材料(例如光致抗
蚀材料(photoresist material))构成。例如,根据实施方式,掩模层可以
是抗蚀层,例如光致抗蚀层。然而,根据其他实施方式,掩模层可以包括
或可以由其他可以图案化和可以作为掩模的合适材料(例如酰亚胺、光电
酰亚胺(photoimide)等)制成。
根据各种实施方式,掩模层可以通过合适的沉积过程形成,例如根据
实施方式的旋涂过程,虽然按照其他实施方式可以使用其他沉积过程(例
如喷涂、光致抗蚀箔的层压(lamination of photoresist foils)等)。通常,
像这样的合适的沉积过程和相应的操作条件在本领域是公知的并且可以
选择,例如,根据要沉积的材料或物料(在这种情况下即掩模层的材料或
物料)。
根据各种实施方式,掩模层可以具有在约0.1μm至约100μm范围内
的层厚度。根据其他实施方式,该层厚度可以具有不同的数值。
根据各种实施方式,图案化掩模层可以通过包括曝光和显影的平版印
刷(例如照相平版印刷)过程实现,例如在将掩模层设置为光致抗蚀层的
情况下。根据其他实施方式,使用其他合适的图案化过程,可以实现图案
化掩模层。通常,像这样的合适的图案化过程和相应的操作条件在本领域
可以是公知的并且可以选择,例如,根据要图案化的材料或物料(在这种
情况下即掩模层的材料或物料)。
根据各种实施方式,去除等离子体蚀刻掩模层暴露的至少一部分可以
包括或可以通过使用图案化的掩模层作为掩模蚀刻等离子体蚀刻掩模层
暴露的至少一部分实现。
蚀刻等离子体蚀刻掩模层暴露的至少一部分可以通过合适的蚀刻过
程实现,例如湿法蚀刻过程或干法蚀刻过程(例如等离子体蚀刻过程),
使用合适的化学蚀刻或腐蚀剂(例如合适的蚀刻溶液、合适的蚀刻气体或
在等离子体图案转印中的蚀刻气体混合物)。通常,像这样的合适的蚀刻
过程和相应的操作条件在本领域可以是公知的并且可以选择,例如,要蚀
刻的根据材料或物料(在这种情况下即等离子体蚀刻掩模层的材料或物
料)。
根据各种实施方式,去除辅助层暴露的至少一部分可以包括或可以通
过使用图案化的等离子体蚀刻掩模层(并且,根据实施方式,图案化的掩
模层)作为掩模蚀刻辅助层暴露的至少一部分实现。
蚀刻辅助层暴露的至少一部分可以通过合适的蚀刻过程实现,例如根
据实施方式的使用合适的蚀刻剂或合适的腐蚀剂(例如合适的蚀刻气体或
等离子体)的干法蚀刻过程(例如等离子体蚀刻过程)。通常,像这样的
合适的蚀刻过程和相应的操作条件在本领域可以是公知的并且可以选择,
例如,根据待蚀刻的材料或物料(在这种情况下即等离子体蚀刻掩模层的
材料或物料)。
根据各种实施方式,去除图案化的掩模层,可以包括或可以通过蚀刻
图案化的掩模层实现。
蚀刻图案化的掩模层可以通过合适的蚀刻过程实现,例如使用合适的
化学蚀刻剂的湿法蚀刻过程或干法蚀刻过程,例如根据实施方式的等离子
体蚀刻过程(例如灰化处理)。通常,像这样的合适的蚀刻过程和相应的
操作条件在本领域可以是公知的并且可以选择,例如,根据材料或待蚀刻
的材料(在这种情况下即等离子体蚀刻掩模层的材料或物料)。
需要指出的是根据一些实施方式,图案化的掩模层在用于图案化等离
子体蚀刻掩模层的蚀刻过程期间和/或稍后在用于图案化辅助层的蚀刻过
程(例如等离子体蚀刻过程)期间至少可以部分被去除,以使可以不需要
专门的去除步骤(例如专门的蚀刻步骤)。例如,根据实施方式,图案化
的掩模层在用于图案化等离子体蚀刻掩模层的蚀刻过程期间可以被完全
消耗(并且因此去除)。换句话说,根据这个实施方式,蚀刻等离子体蚀
刻掩模层可以形成图案化的等离子体蚀刻掩模层,同时,去除图案化的掩
模层。根据另外的实施方式,图案化的掩模层在用于图案化辅助层的蚀刻
过程期间可以完全被消耗(并且因此去除)。换句话说,根据这个实施方
式,蚀刻辅助层可以形成图案化的辅助层,同时,去除图案化的掩模层。
根据各种实施方式,通过等离子体蚀刻过程图案化衬底可以包括或可
以通过使用例如合适的等离子体蚀刻剂或合适的等离子体腐蚀剂(例如蚀
刻气体或蚀刻等离子体)和/或合适的操作条件的合适的等离子体蚀刻过程
完成,该合适的操作条件例如适当的处理室或反应器(例如ICP(电感耦
合等离子体)反应器、ECR(电子回旋共振式)反应器、TCP(变压耦合
式等离子体)反应器、M0RI(M=0共振电感)反应器或其他合适的处理
室或反应器)、温度、蚀刻气体的分压、用于等离子体点火的高频或微波
频率等。例如,根据实施方式,一种或多种基于氟的腐蚀剂,如例如SF6、
CF4或NF3可以用于蚀刻,可以与添加一种或多种可以例如,增加蚀刻产
物的挥发性和/或具有溅射效应的工艺气体(process gas)(如,例如氧气
(O2)或氩气(Ar))组合。可替换地或另外,如本领域那些技术人员容
易理解地,可以使用其他工艺气体。通常,像这样的合适的等离子体蚀刻
过程和相应的操作条件在本领域是公知的并且可以选择,例如,按照待蚀
刻的材料或物料(在这种情况下即衬底的材料或物料)。
根据各种实施方式,通过等离子体蚀刻过程的方法图案化衬底可以包
括等离子体蚀刻衬底暴露的至少一部分。换句话说,衬底暴露的至少一部
分,可以通过等离子体蚀刻过程蚀刻。因此,可以获得图案化的衬底。
根据各种实施方式,通过等离子体蚀刻过程可以至少部分去除衬底的
暴露部分。例如,根据实施方式,可以部分去除衬底的暴露部分以使在衬
底中形成例如沟、槽、洞或通道,或根据另外的实施方式,可以完全去除
衬底的暴露部分以使在衬底中形成例如洞或从衬底的一侧(例如背面)指
向衬底另一侧(例如正面)的通道,或根据实施方式切割衬底。
根据各种实施方式,通过等离子体蚀刻过程图案化衬底可以包括在衬
底中形成至少一种以下结构:沟、槽、洞、通道。换句话说,根据各种实
施方式图案化的衬底可以包括至少一条沟和/或至少一个槽和/或至少一个
洞和/或至少一条通道。例如,衬底暴露的至少一部分可以是等离子体蚀刻
的以使在衬底中形成至少一条沟,和/或至少一个槽和/或至少一个洞和/或
至少一条通道。
根据各种实施方式,在衬底中形成的至少一种结构的横向尺寸(例如
洞或通孔的横向直径,或沟或槽的横向宽度)可以等于或小于约100μm,
例如根据实施方式在约1μm至约100μm的范围内,例如根据实施方式在
约1μm至约50μm的范围内,例如根据实施方式在约1μm至约20μm的范
围内。根据其他的实施方式,横向尺寸可以具有不同的数值,例如根据实
施方式的大于100μm或根据另外的实施方式的小于1μm。
根据各种实施方式,在衬底中形成的至少一种结构的垂直尺寸(例如
洞或通孔的,或沟或槽的深度)可以具有小于或等于衬底厚度的任意数值。
根据各种实施方式,通过等离子体蚀刻过程图案化衬底可以包括对衬
底进行切割。也就是说,根据各种实施方式图案化的衬底(例如晶片)可
以包括一种或多种独立的裸晶(dies)。例如,根据实施方式,图案化的衬
底可以对应于或可以是包括大量由一个或多个锯缝分隔开的裸晶的切割
的晶片。显然,根据一些实施方式,衬底(例如晶片)可以是等离子体切
割的。
根据各种实施方式,至少一个锯缝可以具有等于或小于约100μm的
锯缝宽度,例如根据实施方式在约1μm至约100μm的范围内,例如根据
实施方式在约1μm至约50μm的范围内,例如根据实施方式在约1μm至
约20μm的范围内。根据其他的实施方式,锯缝宽度可以有不同的数值,
例如根据实施方式大于100μm或根据实施方式小于1μm。
根据各种实施方式,在图案化衬底之后可以去除图案化的等离子体蚀
刻掩模层和图案化的辅助层。
根据各种实施方式,可以使用独立的(例如连续的)方法步骤去除图
案化的等离子体蚀刻掩模层和图案化的辅助层。也就是说,根据各种实施
方式,首先可以去除图案化的等离子体蚀刻掩模层(排布在图案化的辅助
层上或上方),然后可以去除图案化的辅助层(排布在图案化的衬底上或
上方)。
根据各种实施方式,可以使用蚀刻过程去除图案化的等离子体蚀刻掩
模层,例如根据实施方式的湿法蚀刻过程或干法蚀刻过程,例如根据实施
方式的等离子体蚀刻过程,可替换地可以使用其他合适的蚀刻过程。根据
一些实施方式,也可以通过湿法蚀刻和干法蚀刻过程相结合去除图案化的
等离子体蚀刻掩模。通常,像这样的合适的蚀刻过程和相应的操作条件可
以在本领域是公知的并且可以选择,例如,按照待蚀刻的材料或物料(在
这种情况下即图案化的等离子体蚀刻掩模层的材料或物料)。
根据各种实施方式,使用蚀刻过程可以去除图案化的辅助层,例如根
据实施方式的湿法蚀刻过程或干法蚀刻过程,例如根据实施方式的等离子
体蚀刻过程,或者可以使用其他合适的蚀刻过程。根据一些实施方式,通
过湿法蚀刻和干法蚀刻过程相结合也可以去除图案化的辅助层。通常,像
这样的合适的蚀刻过程和相应的操作条件可以在本领域是公知的并且可
以选择,例如,按照待蚀刻的材料或物料(在这种情况下即图案化的辅助
层的材料或物料)。就此而言,应当再次指出,根据各种实施方式,可以
设置辅助层(例如包括或由材料制成),以使其可以在无残余物残留的情
况下从衬底上去除。
根据各种实施方式,可以在单个处理步骤中(例如根据实施方式的剥
离工序中)去除图案化的等离子体蚀刻掩模层和图案化的辅助层。换句话
说,根据各种实施方式,可以同时去除图案化的等离子体蚀刻掩模层和图
案化的辅助层,例如通过剥离工序。
图2显示,在图表200中,根据实施方式的图案化衬底的方法。
在202中,可以在衬底上或上方形成辅助层。衬底可以包括碳化硅。
辅助层可以包括碳或含碳的有机材料。
例如,根据在本文中描述的一个或多个实施方式可以进一步设置衬
底。
例如,根据在本文中描述的一个或多个实施方式可以进一步设置辅助
层。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施形成
辅助层。
在204中,等离子体蚀刻掩模层可以形成在辅助层上或上方。等离子
体蚀刻掩模层可以包括金属。
例如,根据在本文中描述的一个或多个实施方式可以进一步设置等离
子体蚀刻掩模层。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施形成
等离子体蚀刻掩模层。
在206中,可以图案化等离子体蚀刻掩模层和辅助层以使衬底的至少
一部分暴露。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施图案
化等离子体蚀刻掩模层和辅助层。
在208中,衬底可以通过使用图案化的等离子体蚀刻掩模作为等离子
体蚀刻掩模的等离子体蚀刻过程图案化衬底。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施图案
化衬底。
根据各种实施方式,在图案化衬底之后可以去除等离子体蚀刻掩模层
和辅助层。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施去除
等离子体蚀刻掩模层和辅助层。
图3显示,在图表300中,根据实施方式的图案化衬底的方法。
在302中,可以在碳化硅衬底上或上方形成(例如沉积)碳层。
碳层可以作为图案化碳化硅衬底的辅助层。例如,根据在本文中描述
的一个或多个实施方式可以进一步实施形成碳层(辅助层)。
例如,根据各种实施方式,根据在本文中描述的一个或多个实施方式
可以进一步地设置碳化硅衬底。
在304中,可以在碳层上或上方形成金属层。
金属层可以作为等离子体蚀刻掩模层,其在等离子体蚀刻过程中用于
图案化碳化硅衬底。
例如,根据在本文中描述的一个或多个实施方式可以进一步地设置金
属层(等离子体蚀刻掩模层)。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施形成
金属层(等离子体蚀刻掩模层)。
在306中,可以图案化金属层(等离子体蚀刻掩模层)和碳层(辅助
层)以使碳化硅衬底的至少一部分暴露。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施图案
化金属层(等离子体蚀刻掩模层)和碳层(辅助层)。
在308中,使用图案化的金属层作为等离子体蚀刻掩模,碳化硅衬底
可以是蚀刻的等离子体(换句话说,通过等离子体蚀刻过程)。
通过等离子体蚀刻的方式,可以图案化碳化硅衬底,例如切割(划线)。
根据各种实施方式,在等离子体蚀刻之后可以去除图案化的金属层和
图案化的碳层。
例如,在根据实施方式的独立处理步骤中,或根据另外的实施方式的
单个处理步骤(例如剥离工序)中,例如,根据在本文中描述的一个或多
个实施方式可以实施去除图案化的金属层和图案化的碳层。
图4显示,在图表400中,根据实施方式对衬底进行等离子体切割的
方法。
在402中,可以在碳化硅衬底上或上方形成辅助层,其包括碳或含碳
的有机材料。
例如,根据在本文中描述的一个或多个实施方式可以进一步设置衬
底。
例如,根据在本文中描述的一个或多个实施方式可以进一步设置辅助
层。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施形成
辅助层。
在404中,可以在辅助层上或上方形成金属层。
在用于对衬底进行切割的等离子体蚀刻过程中,金属层可以作为等离
子体蚀刻掩模。
例如,根据在本文中描述的一个或多个实施方式可以进一步设置金属
层。
例如,根据一个或在本文中描述的实施方式可以进一步实施形成金属
层。
在406中,可以图案化金属层和辅助层以使碳化硅衬底的至少一部分
暴露。
例如,根据在本文中描述的一个或多个实施方式可以进一步实施图案
化金属层和辅助层。
在408中,可以通过使用金属层作为等离子体蚀刻掩模的等离子体蚀
刻过程对碳化硅衬底进行切割。
例如,根据在本文中描述的一个或多个实施方式可以进一步设置切割
或等离子体蚀刻过程。
根据各种实施方式,在切割之后可以去除金属层和辅助层。
例如,根据在本文中描述的一个或多个实施方式可以实施去除金属层
和辅助层。
根据另外的实施方式,可以提供可包括一种或多种图案的图案化衬底
(例如晶片),其是通过在本文中描述的一个或多个实施方式中图案化衬
底的方法获得的。例如,图案化的衬底可以包括一种或多种图案或结构,
如沟、槽、洞或通孔。根据一些实施方式,至少一种图案或结构的横向尺
寸(例如洞或通孔的横向直径,或沟或槽的横向宽度)可以等于或小于约
100μm,例如根据实施方式在约1μm至约100μm的范围内。根据一些实
施方式,图案化的衬底可以包括或可以是切割的晶片,其包括由一个或多
个锯缝分隔开的一个或多个裸晶,所述锯缝具有例如,根据实施方式的锯
缝宽度为等于或小于约100μm,例如在约1μm至约100μm的范围内。根
据在本文中描述的一个或多个实施方式可以进一步地设置图案化的衬底。
图5A到图5K显示根据实施方式说明图案化衬底的方法的剖面示意
图。
图5A显示,在图500中,可以提供衬底501。
根据实施方式,衬底501可以是碳化硅(SiC)衬底。根据其他实施
方式,衬底501可以包括或可以由其他材料制成,正如在本文中描述的例
如与图1有关的(材料)。例如,衬底501可以包括或可以由宽禁带材料
(wide band gap material)制成,例如根据实施方式的具有至少1eV禁带
的材料,或根据另外的实施方式的具有至少2eV的禁带的材料。
根据各种实施方式,衬底501可以是晶片或可以是晶片的一部分(在
图5A中可能仅仅显示了晶片的一部分)。
根据各种实施方式,衬底501可以安装在载体(例如晶片、磁带或其
他合适的载体)上。
根据各种实施方式,衬底501(例如晶片)可以具有微米范围内的厚
度,例如根据实施方式的数百微米的数量级,例如根据实施方式的多达约
1000μm。然而,根据其他实施方式,衬底501的厚度可以具有不同的数
值,例如根据实施方式大于1000μm。
图5B显示,在图510中,可以在衬底501上形成辅助层502。
根据各种实施方式,辅助层502可以包括或可以由比之后待形成的等
离子体蚀刻掩模层503(见下文)的材料更容易从衬底501上去除的材料
制成。例如,辅助层502可以包括或可以由可从衬底501上去除而不使残
余物残留在衬底501上的材料制成。
例如,根据一些实施方式,辅助层502可以包括碳或含碳的有机材料
(例如有机抗蚀材料、酰亚胺材料或PTFE)。例如,根据实施方式,辅助
层502可以是碳层。根据其他实施方式,辅助层502可以包括或可以由易
于从衬底501上去除(和/或无残余物残留)的其他合适材料制成,例如根
据一些实施方式的多孔绝缘材料或沸石材料(zeolite material)。
根据各种实施方式,辅助层502可以通过沉积过程形成,例如化学气
相沉积(CVD)处理,例如等离子体增强CVD过程,或热解涂层方法,
可替换地其他合适的沉积过程。通常,像这样的合适的沉积过程和相应的
操作条件可以在本领域是公知的并且可以选择,例如,根据要沉积的材料
或物料(在这种情况下即辅助层502的材料或物料)。
根据各种实施方式,辅助层502可以具有在约0.1μm至约100μm的
范围内的层厚度。根据其他实施方式,该层厚度可以具有不同的数值。
图5C显示,在图520中,可以在辅助层502上形成等离子体蚀刻掩
模层503。
等离子体蚀刻掩模层503可以作为蚀刻掩模,其在等离子体蚀刻过程
期间用于图案化衬底501,如下所述。
根据各种实施方式,等离子体蚀刻掩模层503可以包括或可以由对衬
底材料具有高蚀刻选择性的材料制成,例如根据实施方式的对衬底材料至
少10:1的蚀刻选择性。
根据各种实施方式,等离子体蚀刻掩模层503可以是金属层,例如铜
(Cu)层、镍(Ni)层、Ni/Cu三明治层(例如包括排布在Cu亚层上的
Ni亚层的层堆叠(层堆栈))或根据一些实施方式的其他金属层。根据其
他实施方式,等离子体蚀刻掩模层503可以包括或可以由其他合适的掩模
材料制成。
根据各种实施方式,等离子体蚀刻掩模层503可以通过沉积过程制
成,例如化学气相沉积(CVD)处理,例如金属有机气相沉积(MOCVD)
过程,或根据实施方式的原子层沉积(ALD)过程,可替换地其他合适的
沉积过程。通常,像这样的合适的沉积过程和相应的操作条件在本领域是
公知的并且可以选择,例如,根据要沉积的材料或物料(在这种情况下即
等离子体蚀刻掩模层503的材料或物料)。
根据各种实施方式,等离子体蚀刻掩模层503可以具有在约0.1μm
至约100μm范围内的层厚度。根据其他实施方式,该层厚度可以具有不
同的数值。
可以图案化等离子体蚀刻掩模层503和辅助层502以使衬底501的一
部分暴露,将参照图5D至图5H在下文中描述。
图5D显示,在图530中,可以在等离子体蚀刻掩模层503上形成掩
模层504。
根据各种实施方式,掩模层504可以包括或可以由抗蚀材料制成(例
如光致抗蚀材料)。例如,根据实施方式,掩模层504可以是抗蚀层,例
如光致抗蚀层。根据其他实施方式,掩模层504可以包括或可以由可图案
化并且可以作为掩模的其他合适材料制成。
根据各种实施方式,掩模层504可以通过合适的沉积过程形成,例如
根据实施方式的旋涂过程,虽然根据其他实施方式可以使用其他沉积过
程。通常,像这样的合适的沉积过程和相应的操作条件在本领域是公知的
并且可以选择,例如,根据要沉积的材料或物料(在这种情况下即掩模层
504的材料或物料)。
根据各种实施方式,掩模层504可以具有在约0.1μm至约100μm的
范围内的层厚度。根据其他实施方式,该层厚度可以具有不同的数值。
图5E显示,在图540中,可以图案化掩模层504,以使等离子体蚀
刻掩模层503的一部分503a暴露。除在图5E中显示的部分503a之外,
根据一些实施方式等离子体蚀刻掩模层503的至少一个其他的部分可以暴
露(未显示)。
根据各种实施方式,图案化掩模层504可以是通过包括曝光和显影的
平版印刷(例如照相平版印刷)过程实现,例如在将掩模层504设置为光
致抗蚀层的情况下。根据其他实施方式,使用其他合适的图案化过程,可
以实现图案化掩模层504。通常,像这样合适的图案化过程和相应的操作
条件在本领域是公知的并且可以选择,例如,根据要图案化的材料或物料
(在这种情况下即掩模层504的材料或物料)。
正如所示的,图案化掩模层504可以形成图案化的掩模层504'。
图5F显示,在图550中,可以去除等离子体蚀刻掩模层503的暴露
部分503a,以使辅助层502的一部分502a暴露。除在图5F中显示的部分
502a之外,根据一些实施方式辅助层502的至少一个其他的部分可以暴露
(未显示)。
根据各种实施方式,去除等离子体蚀刻掩模层503的暴露部分503a
可以包括或可以通过使用图案化的掩模层504'作为掩模蚀刻等离子体蚀
刻掩模层503的暴露部分503a实现。
蚀刻等离子体蚀刻掩模层503的暴露部分503a可以通过合适的蚀刻
过程实现,例如使用合适的化学蚀刻或腐蚀剂(例如合适的蚀刻气体或等
离子体)的湿法蚀刻过程或干法蚀刻过程(例如等离子体蚀刻过程)。通
常,像这样的合适的蚀刻过程和相应的操作条件在本领域是公知的,并且
可以选择,例如,根据待蚀刻的材料或物料(在这种情况下即等离子体蚀
刻掩模层503的材料或物料)。
正如所示的,去除等离子体蚀刻掩模层503的暴露部分503a可以形
成层堆栈,其包括图案化的等离子体蚀刻掩模层503'和排布在图案化的等
离子体蚀刻掩模层503'上的图案化的掩模层504'。
图5G显示,在图560中,可以去除辅助层502的暴露部分502a以
使衬底501的一部分501a暴露。除在图5G中显示的部分501a之外,根
据一些实施方式衬底501的至少一个其他的部分可以暴露(未显示)。
根据各种实施方式,去除辅助层502的暴露部分502a可以包括或可
以通过使用图案化的等离子体蚀刻掩模层503'和图案化的掩模层504'作为
掩模蚀刻辅助层502的暴露部分502a实现。
蚀刻辅助层502的暴露部分502a,可以通过合适的蚀刻过程实现,
例如根据各种实施方式使用合适的蚀刻剂或合适的腐蚀剂(例如合适的蚀
刻气体或等离子体)的干法蚀刻过程(例如等离子体蚀刻过程)。通常,
像这样的合适的蚀刻过程和相应的操作条件在本领域是公知的并且可以
选择,例如,根据待蚀刻的材料或物料(在这种情况下即辅助层502的材
料或物料)。
正如所示的,去除辅助层502的暴露部分502a可以形成包括图案化
的辅助层502'的层堆栈(的形成),图案化的等离子体蚀刻掩模层503'排
布在图案化的辅助层502'上,并且图案化的掩模层504'排布在图案化的等
离子体上蚀刻掩模层503'上。
图5H显示,在图570中,可以去除图案化的掩模层504'。
根据各种实施方式,去除图案化的掩模层504'可以包括,或者可以通
过蚀刻图案化的掩模层504'实现。
蚀刻图案化的掩模层504'可以通过合适的蚀刻过程实现,例如使用合
适蚀刻化学的湿法蚀刻过程或干法蚀刻过程,例如根据实施方式的等离子
体蚀刻过程(例如灰化处理)。通常,像这样的合适的蚀刻过程和相应的
操作条件在本领域是公知的并且可以选择,例如,根据待蚀刻的材料或物
料(在这种情况下即图案化的掩模层504'的材料或物料)。
根据在图5E到5H中显示的实施方式,仅仅在图案化辅助层502之
后,将去除图案化的掩模层504'。也就是说,根据这个实施方式,图案化
的掩模层504'可以在图案化等离子体蚀刻掩模层503时作为掩模(如图5E
和图5F所示),并且也可以在图案化辅助层502时(与图案化的等离子体
蚀刻掩模层503'共同)作为掩模(如图5F和图5G所示)。根据其他实施
方式,在图案化等离子体蚀刻掩模层503之后并且在图案化辅助层502之
前,可以去除图案化的掩模层504'。也就是说,根据这个实施方式,仅在
图案化等离子体蚀刻掩模层503时,图案化的掩模层504'可以作为掩模(如
图5E和图5F所示),在图案化辅助层502时可以通过仅仅使用图案化的
等离子体蚀刻掩模层503'作为掩模实现。
图5I显示,在图580中,可以通过使用图案化的等离子体蚀刻掩模
层503'作为等离子体蚀刻掩模的等离子体蚀刻过程图案化衬底501。
图案化衬底501可以包括或可以通过使用例如,合适的等离子体蚀刻
剂或合适的等离子体腐蚀剂(例如蚀刻气体或蚀刻等离子体)和/或合适操
作条件的合适的等离子体蚀刻过程完成,该合适的操作条件例如适当的处
理室或反应器(例如ICP(电感耦合等离子体)反应器,ECR(电子回旋
共振式)反应器、TCP(变压耦合式等离子体)反应器、M0RI(M=0共
振电感)反应器,或其他合适的处理室或反应器)、温度、蚀刻气体的分
压、用于等离子体点火的高频或微波频率,等)。例如,根据实施方式,
一种或多种基于氟的腐蚀剂如,例如SF6、CF4或NF3可以用于蚀刻,可
以是与添加一种或多种可以例如,增加蚀刻产物的挥发性和/或具有溅射效
应的工艺气体(如,例如氧气(O2)或氩气(Ar))组合。可替换地或另
外,本领域技术人员将容易理解可以使用其他工艺气体。通常,像这样的
合适的等离子体蚀刻过程和相应的操作条件在本领域是公知的并且可以
选择,例如,根据待蚀刻的材料或物料(在这种情况下即衬底501的材料
或物料)。
根据显示的实施方式,等离子体蚀刻过程可以去除衬底501的暴露部
分501a。正如所示的,去除衬底501的暴露部分501a可以形成包括图案
化的衬底501'的层堆栈、图案化的辅助层502'排布在图案化的衬底501'上
且图案化的等离子体蚀刻掩模层503'排布在图案化的辅助层502'上。
正如所示的,根据显示的实施方式可以图案化衬底501以使图案化的
衬底501'包括锯缝505。可替换地或另外,可以图案化衬底501以使图案
化的衬底501'包括一条或多条沟或槽和/或一个或多个洞或通孔(未显示,
见例如图7)。
正如图5I中箭头506说明的,锯缝505可以具有锯缝宽度。正如所
示的,锯缝宽度506可以对应于图案化的等离子体蚀刻掩模层503'和图案
化的辅助层502'的宽度。例如,根据各种实施方式,锯缝宽度506可以等
于或小于约100μm,例如根据实施方式的在约1μm至约100μm的范围内,
例如根据实施方式的在约1μm至约50μm的范围内,例如根据实施方式的
在约1μm至约20μm的范围内。根据其他实施方式,锯缝宽度可以具有不
同的数值,例如大于100μm或小于1μm。
根据各种实施方式,图案化的衬底501'可以包括一个或多个其他的锯
缝(未显示)。显然,根据各种实施方式,图案化的衬底501'可以包括一
个或多个由锯缝分隔开的单个裸晶(未显示,见,例如图6B)。
图5J和图5K显示图案化的等离子体蚀刻掩模层503',并且在图案化
衬底501之后可以去除图案化的辅助层502'。
图5J显示,在图590中,可以去除图案化的等离子体蚀刻掩模层503'。
根据各种实施方式,图案化的等离子体蚀刻掩模层503'可以使用蚀刻
过程去除,例如根据实施方式的湿法化学蚀刻过程或干法蚀刻过程,例如
根据实施方式的等离子体蚀刻过程,或者可以使用其他合适的蚀刻过程。
通常,像这样的合适的蚀刻过程和相应的操作条件在本领域是公知的并且
可以选择,例如,根据待蚀刻的材料或物料(在这种情况下即图案化的等
离子体蚀刻掩模层503'的材料或物料)。
图5K显示,在图595中,可以去除图案化的辅助层502'。
根据各种实施方式,可以使用蚀刻过程去除图案化的辅助层502',例
如根据实施方式的湿法化学蚀刻过程或干法蚀刻过程,例如根据实施方式
的等离子体蚀刻过程,或者可以使用其他合适的蚀刻过程。通常,像这样
的合适的蚀刻过程和相应的操作条件在本领域是公知的并且可以选择,例
如,根据待蚀刻的材料或物料(在这种情况下即图案化的辅助层502'的材
料或物料)。
根据显示的实施方式,可以在独立的(例如连续的)处理步骤中去除
图案化的等离子体蚀刻掩模层503'和图案化的辅助层502'。
在其他实施方式中,可以在单个处理步骤(例如,剥离工序)中去除
图案化的等离子体蚀刻掩模层503'和图案化的辅助层502'。换句话说,在
图5J中显示的中间阶段(intermediate stage)在这个实施方式中可以不存
在。
需要指出的是,根据一些实施方式,图案化的掩模层504'在用于图案
化辅助层502(与上面提到的图5G相关)的蚀刻过程期间将被消耗(并
且因此去除)。换句话说,蚀刻辅助层502的暴露部分502a可以形成图案
化的辅助层502',同时,去除图案化的掩模层504'。因此,在这种情况下
可以不需要为去除图案化的掩模层504'(与如上所述的图5H相关)的专
门的去除步骤(例如专门的蚀刻步骤)。
而且,根据一些实施方式,在用于图案化等离子体蚀刻掩模层503
的蚀刻过程期间,图案化的掩模层504'将被消耗(并且因此去除)(与上
面所述的图5F相关)。换句话说,蚀刻等离子体蚀刻掩模层503的暴露部
分503a可以形成图案化的等离子体蚀刻掩模层503',同时,去除图案化
的掩模层504'。因此,在这种情况中可以不需要为去除图案化的掩模层504'
(与如上所述的图5H相关)的专门的去除步骤(例如专门的蚀刻步骤),
并且图案化的等离子体蚀刻掩模层503'可以首先作为用于图案化辅助层
502然后图案化衬底501的掩模。
根据实施方式图6A和图6B显示说明图案化衬底的方法的平面示意
图。
图6A显示,在平面图600中,可以提供衬底501。正如所示的衬底
501,可以设置为晶片。根据实施方式,衬底501可以是SiC晶片。可替
换地,衬底501可以包括或可以由其他材料制成,正如在本文中描述的与
各种实施方式相关的。根据在本文中描述的一个或多个实施方式,可以进
一步设置衬底501(即根据显示的实施方式晶片中的晶片)。根据一些实施
方式,衬底501(晶片)可以例如安装在载体上的,例如根据一些实施方
式在另一个晶片或在磁带上的,或者另一个合适的载体。
图6B显示,在平面图610中,根据在本文中描述的一个或多个实施
方式,可以使用图案化衬底的方法图案化衬底501(晶片),以使可以获得
图案化的衬底501'。正如所示的,图案化的衬底501'可以包括由细锯缝505
分隔开的大量的裸晶625。例如,根据一些实施方式的锯缝505可以具有
小于或等于约100μm的锯缝宽度506,例如根据实施方式的在约1μm至
约100μm的范围内,例如根据实施方式的在约1μm至约50μm的范围内,
例如根据实施方式的在约1μm至约20μm的范围内,虽然根据其他实施方
式锯缝宽度506也可能是其他数值。
显然,根据在本文中描述的一个或多个实施方式通过使用图案化衬底
的方法,可以将衬底501切成大量由细锯缝505分隔开的独立的裸晶625。
正如在本文中描述的,使用图案化的等离子体蚀刻掩模层作为等离子体蚀
刻掩模对衬底501进行等离子体蚀刻,可以获得锯缝505。例如,正如在
本文中描述的,根据各种实施方式,等离子体蚀刻掩模层可以包括或可以
由对衬底501的材料可以具有高的蚀刻选择性(根据实施方式例如至少
10:1)的材料(例如诸如Cu和/或Ni的金属)制成。正如也在本文中描述
的,可以将辅助层置于衬底501和等离子体蚀刻掩模层之间。根据各种实
施方式,辅助层可以包括或可以由可轻易图案化和/或在衬底501已图案化
之后可以轻易地从衬底501上去除的材料(例如碳)制成。正如在本文中
描述的,以这种方式,可能从图案化的衬底去除辅助层和实际的等离子体
蚀刻掩模(即图案化的等离子体蚀刻掩模层),而不把残余物残留在衬底
上。
显然,根据在本文中描述的各种实施方式,图6A和图6B显示可以
使用图案化衬底的方法对衬底501进行等离子体切割,以使可以获得大量
裸晶625。正如所示的,通过平行处理,等离子体切割可以形成普通衬底
晶片(即衬底501)上裸晶625(或芯片)的分离,即晶片(即衬底501)
上所有的裸晶(或芯片)可以同时彼此分离。例如,等离子体切割可以避
免芯片裂缝的形成,正如在本文中上面描述的,其可能是机械切割(例如
通过锯割)所导致的代表性损伤样式。
图7显示,在图700中,根据另外的实施方式的图案化的衬底501'。
正如所示的,图案化的衬底501'可以包括沟705(根据其他的实施方式可
以存在额外的沟,未显示)。根据在本文中描述的一个或多个实施方式通
过应用图案化衬底的方法,可能已经获得图案化的衬底501'(例如,类似
于与图5A到5K相关的描述的实施方式)。沟705(和/或额外的沟)可以
具有横向宽度706,其可以,例如,根据在本文中描述的一个或多个实施
方式,具有的数值,例如根据一些实施方式的小于或等于约100μm,例如
根据实施方式的在约1μm至约100μm的范围内,例如根据实施方式的在
约1μm至约50μm的范围内,例如根据实施方式的在约1μm至约20μm的
范围内,虽然根据其他实施方式横向宽度706也可能是其他数值。根据各
种实施方式,沟705的深度可以具有小于衬底厚度的任意数值。
接下来讨论在本文中描述的示例性实施例的特征和潜在效果。
根据在本文中描述的各种实施方式,可以提供通过等离子体蚀刻图案
化宽禁带材料衬底的方法,该衬底例如碳化硅(SiC)衬底、氧化铝(Al2O3)
衬底(例如蓝宝石衬底或红宝石衬底)、金刚石衬底、宽禁带III-V半导体
衬底、宽禁带II-VI半导体衬底等。例如,图案化衬底可以包括在衬底中
形成结构如,例如沟、槽、洞、通孔等。根据各种实施方式,可以对衬底
(例如晶片)进行切割。也就是说,根据各种实施方式,可以提供将一个
或多个上述的衬底进行等离子体切割的方法。
根据各种实施方式,衬底的等离子体蚀刻可以借助于图案化的等离子
体蚀刻掩模实施。等离子体蚀刻掩模可以包括或可以由对衬底材料有足够
高的蚀刻选择性的材料制成,例如至少10:1的蚀刻选择性,虽然也可能是
其他数值。例如,根据一些实施方式,等离子体蚀刻掩模材料可以包括或
可以是金属如,例如铜或镍,虽然也可能是其他材料。
根据各种实施方式,等离子体蚀刻掩模层可以排布在辅助层上或上
方。也就是说,辅助层可以置于衬底和实际的等离子体蚀刻掩模之间。根
据各种实施方式,辅助层可以包括或可以由可以轻易地图案化和/或可以轻
易地从衬底上去除的材料制成。例如,根据一些实施方式,辅助层可以包
括或可以由碳或含碳的有机材料制成,如,例如根据一些实施方式的酰亚
胺材料(例如聚酰亚胺材料)、有机抗蚀材料(例如有机光致抗蚀剂)、聚
四氟乙烯(PTFE)或其他合适的有机材料或多孔绝缘材料或沸石材料。
根据各种实施方式,当实际的等离子体蚀刻掩模层(例如实际的等离
子体蚀刻掩模)可以排布在辅助层上或上方时,等离子体蚀刻掩模层和辅
助层可以从衬底上去除,而没有残余物残留在衬底上。
尤其是,根据各种实施方式,通过将辅助层置于衬底和等离子体蚀刻
掩膜层之间的方式,其可以避免等离子体蚀刻掩模材料(例如诸如铜、镍
等的金属)的残余物残留在衬底表面上或其中。例如,如果等离子体蚀刻
掩模直接排布在衬底上,其在等离子体蚀刻衬底期间,等离子体蚀刻掩模
的材料植入到衬底里是可能的。在这种情况下,将植入的材料从衬底上去
除将是困难和/或昂贵的,因此将等离子体蚀刻掩模完全从衬底移走将是困
难和/或昂贵的。通过将辅助层置于衬底和等离子体蚀刻掩模之间,根据各
种实施方式可以避免等离子体蚀刻掩模的材料植入到衬底内。
根据各种实施方式,例如,在根据一些实施方式的独立处理步骤(例
如单独的蚀刻步骤)中,或在根据其他实施方式的单个处理步骤(例如剥
离工序)中,可以在图案化(例如切割)衬底之后,将等离子体蚀刻掩模
层和辅助层从衬底上去除。
根据各种实施方式,可以提供可能避免碎裂的图案化衬底的方法。因
此,可以获得具有平滑侧壁的图案或结构(例如沟、槽、洞、通孔或锯缝)
的图案化衬底。
在本文中描述的各种实施方式可以允许宽禁带材料(例如碳化硅
(SiC)衬底)的等离子体切割。等离子体切割可以通过平行处理形成在
普通衬底晶片上的裸晶(或芯片)的分离,即晶片上的所有裸晶(或芯片)
可以同时彼此分离。而且,等离子体切割可以避免芯片形成裂缝,其可能
是由机械切割(例如锯割)产生的代表性损伤样式。而且,通过等离子体
切割所获得的锯缝宽度可以比那些通过机械锯割获得的窄。
根据实施方式图案化衬底的方法可以包括:在衬底上或上方形成辅助
层并且在辅助层上或上方形成等离子体蚀刻掩模层,其中设置该辅助层,
以使其可以比等离子体蚀刻掩模层更轻易地从衬底上去除;图案化等离子
体蚀刻掩模层和该辅助层,以使衬底的至少一部分暴露;通过使用图案化
的等离子体蚀刻掩模层作为等离子蚀刻掩模的等离子体蚀刻过程的方法
图案化衬底。
在这个实施方式的实施例中,衬底可以包括或可以由宽禁带材料制
成。
在这个实施方式的进一步实施例中,衬底可以选自包括碳化硅衬底、
氧化铝衬底、金刚石衬底、II-VI半导体衬底、III-V半导体衬底的衬底的
组。
在这个实施方式的进一步实施例中,等离子体蚀刻掩模层可以包括或
可以由对衬底材料具有高蚀刻选择性的材料制成。例如,等离子体蚀刻掩
模层可以包括或可以由对衬底材料具有至少10:1的蚀刻选择性的材料制
成。
在这个实施方式的进一步实施例中,等离子体蚀刻掩模层可以包括或
可以由金属制成,例如铜(Cu)和/或镍(Ni)。
在这个实施方式的进一步实施例中,辅助层可以包括或可以由碳或含
碳的有机材料制成。
在这个实施方式的进一步实施例中,辅助层可以是碳层。
在这个实施方式的进一步实施例中,辅助层可以包括或可以由至少一
种选自由抗蚀材料、酰亚胺材料(例如聚酰亚胺材料)、聚四氟乙烯
(PTFE)、多孔绝缘材料、沸石材料的材料组成的组中的材料制成。
在这个实施方式的进一步实施例中,图案化衬底可以包括在衬底中形
成至少一种以下结构:沟、槽、洞、通孔。
在这个实施方式的进一步实施例中,图案化衬底可以包括对衬底进行
切割。
在这个实施方式的进一步实施例中,图案化等离子体蚀刻掩模层和辅
助层可以包括:在等离子体蚀刻掩模层上或上方形成掩模层;图案化掩模
层以使等离子体蚀刻掩模层的至少一部分暴露;去除等离子体蚀刻掩模层
暴露的至少一部分以使该辅助层的至少一部分暴露;去除辅助层的暴露的
至少一部分以使衬底的至少一部分暴露;去除图案化的掩模层。
在这个实施方式的进一步实施例中,图案化等离子体蚀刻掩模层和辅
助层可以包括:在等离子体蚀刻掩模层上或上方形成掩模层;图案化掩模
层以使等离子体蚀刻掩模层的至少一部分暴露;去除等离子体蚀刻掩模层
暴露的至少一部分以使辅助层的至少一部分暴露;去除图案化的掩模层;
去除辅助层暴露的至少一部分以使衬底的至少一部分暴露。
在这个实施方式的进一步实施例中,在衬底上或上方形成辅助层可以
包括在衬底的背面上或上方形成辅助层。
在这个实施方式的进一步实施例中,可以在图案化衬底之后去除图案
化的等离子体蚀刻掩模层和图案化的辅助层。例如,可以使用独立的处理
步骤去除图案化的等离子体蚀刻掩模层和图案化的辅助层。可替换地,可
以在单个处理步骤中去除图案化的等离子体蚀刻掩模层和图案化的辅助
层。例如,在实施例中,可以使用剥离方法去除图案化的等离子体蚀刻掩
模层和图案化的辅助层。
根据另外的实施方式图案化衬底的方法可以包括:在衬底上或上方形
成辅助层,其中该衬底包括或由碳化硅制成,并且辅助层包括碳或者含碳
的有机材料;在辅助层上或上方形成等离子体蚀刻掩模层,其中等离子体
蚀刻掩模层包括金属;图案化等离子体蚀刻掩模层和辅助层,以使衬底的
至少一部分暴露;通过使用图案化的等离子体蚀刻掩模层作为等离子体蚀
刻掩模的等离子体蚀刻方法图案化衬底。
在这个实施方式的实施例中,辅助层可以是碳层。
在这个实施方式的进一步实施例中,金属可以包括或可以是铜和/或
镍。
在这个实施方式的进一步实施例中,图案化衬底可以包括对衬底进行
切割。
根据另外的实施方式图案化衬底的方法可以包括:在碳化硅衬底上或
上方形成碳层;在碳层上或上方形成金属层;图案化该金属层和该碳层,
以使碳化硅衬底的至少一部分暴露;使用图案化的金属层作为等离子体蚀
刻掩模对碳化硅衬底进行等离子体蚀刻。
在这个实施方式的实施例中,可以通过等离子体蚀刻将碳化硅衬底进
行切割。
尽管参考具体实施方式已经将本发明具体地显示和描述,但是本领域
技术人员应当理解,在不背离由随附的权利要求所限定的本发明的精神和
范围的情况下,可以对其中的形式和细节做出不同的改变。本发明的范围
因而用随附的权利要求表示,并且因此包括在权利要求的等效的意义和范
围之内的所有变化。