《高速、高精度图像信号模数转换电路.pdf》由会员分享,可在线阅读,更多相关《高速、高精度图像信号模数转换电路.pdf(5页珍藏版)》请在专利查询网上搜索。
1、10申请公布号CN104300981A43申请公布日20150121CN104300981A21申请号201410518090322申请日20140930H03M1/1220060171申请人成都市晶林科技有限公司地址610000四川省成都市高新区天府四街66号1栋7层4号72发明人曾衡东74专利代理机构成都金英专利代理事务所普通合伙51218代理人袁英54发明名称高速、高精度图像信号模数转换电路57摘要本发明公开了一种高速、高精度图像信号模数转换电路,它包括多级流水线电路、延时对准寄存器阵列、数字校准电路和时钟发生器,每一级流水线电路中还包括采样保持模块、子ADC模块、子DAC模块、减法电路。
2、和余量放大模块。本发明能够有效的控制模数转换误差,提高精度并且能够实现高速的模数转换。51INTCL权利要求书1页说明书2页附图1页19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书2页附图1页10申请公布号CN104300981ACN104300981A1/1页21高速、高精度图像信号模数转换电路,其特征在于它包括多级流水线电路、延时对准寄存器阵列和数字校准电路,每一级流水线电路中包括采样保持模块、子ADC模块、子DAC模块、减法电路和余量放大模块;模拟输入信号第一流水线电路,首先在采样保持模块对信号进行采样保持,之后将信号输入到子ADC模块对信号进行量化,输出数字信号到延。
3、时对准寄存器阵列和子DAC模块,子DAC模块将信号转换为模拟信号后输出到减法电路,模拟信号与采样保持后的信号相减,再经余量放大模块将信号放大一定倍数输出到下一流水线电路;每一级流水线电路的输出与延时对准寄存器阵列连接,延时对准寄存器阵列输出与数字校准电路连接,信号经校准后输出。2根据权利要求1所述的高速、高精度图像信号模数转换电路,其特征在于它包括一个时钟发生器,时钟发生器的输出分别与延时对准寄存器阵列和数字校准电路连接。权利要求书CN104300981A1/2页3高速、高精度图像信号模数转换电路技术领域0001本发明涉及一种模数转换电路,尤其涉及一种高速、高精度图像信号模数转换电路。背景技术。
4、0002模数转换器作为现代电子系统中数字世界用户模拟世界的核心器件,在多路输入、输出无线电,3G和4G多标准的蜂窝通信基础设备,搞分辨率和高徒像吞吐量的精密仪器及一些便携式的高清视频播放器、医疗设备等领域有着广泛的应用。0003无线通信、数字家电等高端应用领域要求告诉、高精度、大动态范围、低功耗,对高性能A/D转换器的需求日益增长,而数字技术的高速发展,则对A/D转换器性能提出了更高的要求,ADC其集成度与复杂度正随着系统对精度和速度要求的不断提高而提高;面临工艺尺寸不断缩小以及电源电压不断降低的形式,如何在保证ADC性能的同时降低其功耗,减少各种因素对数据转换造成的不良影响就成为ADC涉及的。
5、主要课题之一。0004流水线型ADC是当前高速、高位ADC的主流结构,在其系统级设计阶段就将功耗规划以及非理想效应的规避等问题纳入考虑范畴是整个系统设计的关键一环,当今IC供应商在不断加大对流水线ADC的投入,从设计和工艺等方面进行改进、优化,其性能也不断提高,在高性能流水线ADC方面,作为世界上前几名的独立数据转换器IC供应商(如ADI、TI、MAXIM),这些公司的产品代表着当前流水ADC产品的发展水平。0005目前,在国防现代化建设和民用电子通信等方面都急需大量的高性能ADC,而我国高性能模数转换芯片的研究水平和技术水平相对来说还比较落后,一些高端的ADC芯片仍然依靠国外进口,我们应当把。
6、握时机,快速提高自主设计水平,缩短与国外的差距。发明内容0006本发明的目的在于克服现有技术的不足,提供一种能够有效的控制模数转换误差,提高精度并且能够实现高速的模数转换的高速、高精度图像信号模数转换电路。0007本发明的目的是通过以下技术方案来实现的高速、高精度图像信号模数转换电路,它包括多级流水线电路、延时对准寄存器阵列和数字校准电路,每一级流水线电路中包括采样保持模块、子ADC模块、子DAC模块、减法电路和余量放大模块;模拟输入信号第一流水线电路,首先在采样保持模块对信号进行采样保持,之后将信号输入到子ADC模块对信号进行量化,输出数字信号到延时对准寄存器阵列和子DAC模块,子DAC模块。
7、将信号转换为模拟信号后输出到减法电路,模拟信号与采样保持后的信号相减,再经余量放大模块将信号放大一定倍数输出到下一流水线电路;每一级流水线电路的输出与延时对准寄存器阵列连接,延时对准寄存器阵列输出与数字校准电路连接,信号经校准后输出。0008本发明还包括一个时钟发生器,时钟发生器的输出分别与延时对准寄存器阵列和数字校准电路连接。说明书CN104300981A2/2页40009本发明的有益效果是本发明中在每一流水线都设置了采样保持模块,能够很好的控制每一流水线的误差并且保证采样速率,同时将时钟信号同时输入到延时对准寄存器阵列和数字校准电路,而不是设置于每一流水线电路中,可以提高模数转换的精度,实。
8、现高速、高精度的模数转换。附图说明0010图1为本发明的电路示意图。具体实施方式0011下面结合附图进一步详细描述本发明的技术方案,但本发明的保护范围不局限于以下所述。0012如图1所示,高速、高精度图像信号模数转换电路,它包括多级流水线电路、延时对准寄存器阵列、数字校准电路和时钟发生器,每一级流水线电路中还包括采样保持模块、子ADC模块、子DAC模块、减法电路和余量放大模块。0013模拟输入信号输入到每一流水线电路,首先在采样保持模块对信号进行采样保持,之后将信号输入到子ADC模块对信号进行量化,输出数字信号到延时对准寄存器阵列和子DAC模块,子DAC模块将信号转换为模拟信号后输出到减法电路,模拟信号与采样保持后的信号相减,再经余量放大模块将信号放大一定倍数输出到下一流水级;时钟发生器同时输出时钟信号到延时对准寄存器阵列和数字校准电路,延时对准寄存器阵列输出信号到数字校准电路,信号经校准后输出。说明书CN104300981A1/1页5图1说明书附图CN104300981A。