记录再现装置.pdf

上传人:Y94****206 文档编号:1031204 上传时间:2018-03-27 格式:PDF 页数:11 大小:493.88KB
返回 下载 相关 举报
摘要
申请专利号:

CN201010204917.5

申请日:

2010.06.11

公开号:

CN101963890A

公开日:

2011.02.02

当前法律状态:

驳回

有效性:

无权

法律详情:

发明专利申请公布后的驳回IPC(主分类):G06F 3/06申请公布日:20110202|||实质审查的生效IPC(主分类):G06F 3/06申请日:20100611|||公开

IPC分类号:

G06F3/06; G06F13/38

主分类号:

G06F3/06

申请人:

日立民用电子株式会社; 日立乐金资料储存股份有限公司

发明人:

林久纮; 加藤寿宏; 胜木学; 黑河光雄; 渊肋厚词

地址:

日本东京都

优先权:

2009.07.21 JP 2009-169694

专利代理机构:

北京尚诚知识产权代理有限公司 11322

代理人:

龙淳

PDF下载: PDF下载
内容摘要

本发明涉及一种记录再现装置,课题是减少具有多个设备的记录再现装置的减少耗电。第1设备,具有与主机装置的连接部,与主机装置进行数据传送。另外,第2设备,与第1设备共有暂时记录区域,经由该记录区域,进行第1设备和第2设备之间的数据传送。当第2设备与主机装置进行数据传送时,利用与第1设备共有的暂时记录区域和第1设备的连接部进行数据传送。

权利要求书

1: 一种记录再现装置, 具有能够进行数据的写入和读出的多个设备, 其特征在于 : 所述多个设备, 在各设备之间共有暂时记录区域, 经由所述暂时记录区域进行所述各 设备之间的数据传送 ; 所述多个设备中的第 1 设备具有与上位装置的连接部, 进行与所述上位装置的数据传 送; 所述多个设备中的所述第 1 设备以外的其它设备, 经由所述第 1 设备的所述连接部和 所述暂时记录区域进行与所述上位装置的数据传送。
2: 根据权利要求 1 所述的记录再现装置, 其特征在于 : 所述记录再现装置所具有的所述多个设备数量为两个。
3: 根据权利要求 1 或 2 所述的记录再现装置, 其特征在于 : 不经由所述上位装置而进行搭载于所述记录再现装置的各设备之间的数据传送。
4: 根据权利要求 2 或 3 所述的记录再现装置, 其特征在于 : 所述第 1 设备是固态驱动器 ; 所述其它设备是光盘驱动器。
5: 根据权利要求 2 或 3 所述的记录再现装置, 其特征在于 : 所述第 1 设备是光盘驱动器 ; 所述其它设备是固态驱动器。
6: 根据权利要求 1 ~ 5 中任一项所述的记录再现装置, 其特征在于 : 在连接到所述上位装置时, 向所述上位装置通知已连接所述多个设备一事。
7: 根据权利要求 6 所述的记录再现装置, 其特征在于 : 在利用遵从串行 ATA 标准的协议连接了所述连接部与所述上位装置时, 以利用端口倍 增器功能使所述多个设备与所述上位装置连接的方式向所述上位装置进行通知。
8: 根据权利要求 1 ~ 7 中任一项所述的记录再现装置, 其特征在于 : 当在所述第 1 设备与所述其它设备之间或所述主机装置与所述其它设备之间进行数 据传送时 ; 在所述第 1 设备的 CPU 与所述其它设备的 CPU 之间进行数据传送所需的指令的通信, 利用所述暂时记录区域进行数据传送。
9: 根据权利要求 2 ~ 7 中任一项所述的记录再现装置, 其特征在于 : 当在所述第 1 设备与所述其它设备之间或所述主机装置与所述其它设备之间进行数 据传送时 ; 利用所述共有的暂时记录区域进行数据传送所需的指令的传送和数据的传送。

说明书


记录再现装置

    【技术领域】
     本发明涉及硬盘驱动器和光盘驱动器, 固态驱动器等的记录再现装置。背景技术 例如, 具有日本特开 2007-4707 号专利公报 ( 专利文献 1)。 在该公报中, 提出将实 现主机装置可以经由 1 个串行接口 (serial interface) 访问多个设备的接口装置作为课 题, 作为该课题的解决方法公开了如下技术 : 在各设备上搭载能够与外部设备相连接的遵 从串行 ATA 标准的接口, 并将设备彼此连接, 根据相连接的全部设备的记录区域的总容量 生成地址映射信息, 由此, 主机装置通过与其中的 1 个设备连接也能够对其他全部设备进 行访问。
     [ 专利文献 1] 日本专利特开 2007-4707 号公报
     发明内容 近年来, 在个人计算机 ( 以下, 简称为 PC) 与周边设备 (device) 的连接中多使用 遵从串行 ATA 标准的接口。在将多个设备与 PC 连接时, PC 对于每个设备都串行 ATA 接口。 另外, 在各设备上也需要搭载接口部, 因此在连接多个设备时, 因接口部的数量导致耗电增 大。
     在上述背景技术中, 记载了主机装置通过一个串行接口与多个设备进行数据传送 的技术, 但是在各设备中, 需要追加并搭载用于连接设备之间的遵从串行 ATA 标准的新的 接口, 耗电增大。
     另外, 在串行 ATA 标准中具有端口倍增器 (Port Multiplier) 的功能。所谓端口 倍增器是指将搭载了多台串行 ATA 接口的设备与一个端口连接的功能。通过使用该功能, 在将多台设备连接于主机装置上时, 可以使主机装置上为一个串行 ATA 接口。但是, 对于各 设备都需要串行 ATA 接口, 还是会增大耗电。
     本发明目的在于使具有多个设备的记录再现装置耗电降低。
     本发明的记录再现装置, 具有能够进行数据的写入和读出的多个设备, 其中, 第1 设备具有与主机装置的连接部, 与主机装置进行数据传送。另外, 第 2 设备, 与第 1 设备共 有暂时记录区域, 经由该记录区域, 进行第 1 设备和第 2 设备之间的数据传送。当第 2 设备 与主机装置进行数据传送时, 利用与第 1 设备共有的暂时记录区域和第 1 设备的连接部进 行数据传送。
     在具有多个设备的记录再现装置中, 实现低耗电。
     附图说明
     图 1 是记录再现装置的方框图。 图 2 是表示第 1 设备和主机装置之间的数据流向的图。 图 3 是表示第 2 设备和主机装置之间的数据流向的图。图 4 是表示搭载了 3 个设备的记录再现装置的图。
     图 5 是表示用于对每个驱动器区别地向用户表示搭载在记录再现装置上的多个 驱动器的具体例的图。
     文字说明
     000 主机装置 ( 上位装置 )
     100 记录再现装置
     200 固态驱动器 (SSD)
     201 固态驱动器用控制器
     202 串行 ATA 接口
     203 CPU
     204 总线
     205 闪速存储器接口
     206 存储器
     207 DRAM 接口
     208 闪速存储器
     300 400 401 402 403 404 405 406 407 408 500 600 601 602 603 700 701 702 800 801 802 900 1000 1001SDRAM 光盘驱动器 (ODD) 光盘驱动器用信号处理部 CPU 存储器 总线 DRAM 接口 调制解调部 光拾取器 光盘 记录再现装置 第 1 设备 串行 ATA 接口 CPU DRAM 接口 第 2 设备 CPU DRAM 接口 第 3 设备 CPU DRAM 接口 SDRAM 视窗 SSD 图形文字4101963890 A CN 101963891
     说ODD 图形文字明书3/5 页1002具体实施方式
     下面, 参照附图说明本发明的 1 个实施方式。
     图 1 是表示本发明的第 1 实施例的记录再现装置的方框图。 首先, 说明方框图中所 示的构成。 000 表示作为上位装置的主机装置。 记录再现装置 100 由非易失性存储器驱动器 ( 固态驱动器 : 以下简略为 SSD)200 和光盘驱动器 ( 以下简略为 ODD)400 以及作为 SSD200 和 ODD400 共有的记录区域的 SDRAM300 构成。SSD200 由 SSD 控制器 201 和作为记录介质的 闪速存储器 208 构成, SSD 控制器 201 由串行 ATA 接口 (SATA I/F)202、 CPU203、 总线 204、 闪速存储器接口 (Flash I/F)205、 CPU202 用的存储器 206 和 DRAM 接口 (DRAM I/F)207 构 成。ODD400 由 ODD 用信号处理部 401 和作为记录介质装填在 ODD400 中的光盘 408 构成。 此外, 为了图的简略化而省略了伺服系统电路和主轴电动机等。ODD 用信号处理部 401 由 CPU402、 CPU402 用的存储器 403、 总线 404、 DRAM 接口 405, 调制解调部 406 和光拾取器 407 构成。此外, 图中的箭头表示各单元之间的数据通信。另外, CPU203 控制 SSD 控制器 201, CPU402 控制 ODD 信号处理部 401。
     接着, 说明当在主机装置 000 和记录再现装置 100 之间进行数据传送时的指令通 信。此外, 通过指令通信, 在主机装置 000 和记录再现装置 100 之间进行设备的选择, 传送 模式的设定, 设备的状态确认等。
     在主机装置 000 和记录再现装置 100 之间经由串行 ATA 接口 202 进行数据传送。 以遵从串行 ATA 标准的流程进行传送。当从主机装置 000 访问各设备时, CPU203 经由串 行 ATA 接口 202 接收主机装置 000 发出的指令, 识别接收的指令是对 SSD200 的指令还是对 ODD400 的指令。如果是对 SSD200 的指令, 则 CPU203 根据接收的指令决定 SSD200 的动作。 如果 CPU203 接收的指令是对 ODD400 的指令, 则 CPU203 将指令通知给 ODD400 的 CPU402。 CPU402 根据接收的指令决定 ODD400 的动作。
     相 反 地, 当 从 ODD400 访 问 主 机 装 置 000 时, 从 ODD400 的 CPU402 到 SSD200 的 CPU203 进行指令通知, 并从 CPU203 经由串行 ATA 接口 202 向主机装置 000 进行通知。
     此外, 关于指令通信, 也可以考虑不是如上述那样地在各设备的 CPU 之间进行, 而 是用如下所述的方法。
     在 SDRAM300 中确保保存串行 ATA 指令的区域, 经由该区域进行指令通信。例如, 当主机装置 000 与 ODD400 进行数据传送时, CPU203 接收从主机装置 000 发出的指令, 当识 别为对 ODD400 的指令时, CPU203 将指令记录在 SDRAM300 的记录区域中。CPU203 向 CPU402 进行从主机装置 000 发来请求的通知。因此, ODD400 参照记录在 SDRAM300 中的指令, 设定 ODD400 的动作。
     可以用以上说明了的方法, 进行在主机装置 000 和 SSD200 或主机装置 000 和 ODD400 之间的指令通信。
     下面, 说明在主机装置 000 和记录再现装置 100 之间的数据传送中, 主机装置 000 和 SSD200 之间的数据传送。此外, 关于数据流向的路径, 如图 2 虚线所示。
     当从主机装置 000 向 SSD200 传送数据时, 经由串行 ATA 接口 202 进行数据传送。 从主机装置 000 传送来的数据, 经由 DRAM 接口 207 记录在作为暂时记录区域的 SDRAM300中。而且, 经由闪速存储器接口 205 将数据写入到作为记录介质的闪速存储器 208 中。
     当从 SSD200 向主机装置 000 传送数据时, 以与上述的流程相反的顺序进行。
     下面, 说明在主机装置 000 和记录再现装置 100 之间的数据传送中, 在主机装置 000 和 ODD400 之间的数据传送。此外, 关于数据流向的路径, 如图 3 虚线所示。当从主机 装置 000 到 ODD400 传送数据时, 经由串行 ATA 接口 202 进行数据传送。从主机装置 000 传 送来的数据, 经由 DRAM 接口 207 记录在作为暂时记录区域的 SDRAM300 中。当将数据记录 在 SDRAM300 中时, CPU203 向 CPU402 进行将数据记录在 SDRAM300 中的通知。当接收到通 知时, ODD400 经由 DRAM 接口 405 接收存储在 SDRAM300 中的数据, 发送到调制解调部 406。 在调制解调部 406 中, 以将发送过来的数据写入到光盘 408 中的形式进行调制, 而且, 用光 拾取器 407 将数据写入到光盘 408 中。
     当从 ODD400 向主机装置 000 传送数据时, 光拾取器 407 读出光盘 408 的数据, 由 调制解调部 406 进行解调。 而且, 以与从主机装置 000 传送数据时相反的顺序, 经 SDRAM300 和串行 ATA 接口 202 将数据传送到主机装置 000。
     用上述方法, 在具有多个设备的记录再现装置中, 只要 1 个作为与主机装置进行 通信的通信单元的串行 ATA 接口就可以。另外, 因为各设备之间的数据传送也经由共有的 SDRAM, 所以不需要新的串行 ATA 接口, 可以实现低耗电。 此外, 在上述实施例中, 记载了记录再现装置搭载两个设备的情形, 但是记录再现 装置也可以搭载 3 个以上的设备。在图 4 中表示记录再现装置搭载 3 个设备时的一个具体 例。000 表示作为上位装置的主机装置, 500 表示记录再现装置。在记录再现装置 500 中搭 载有第 1 设备 600, 第 2 设备 700, 第 3 设备 800 这三个设备。此外在图 4 中, 除在主机装置 000 以及各设备之间的连接或通信中所需的要素以外, 为了图的简略化而省略了记载。 在第 1 设备 600 和第 2 设备 700 与主机装置 000 进行数据传送时, 与上述实施例同样地进行。在 第 3 设备 800 与主机装置 000 进行数据传送时, 也和第 2 设备 700 与主机装置 000 进行数 据传送的情况相同, 经由作为共有的存储区域的 SDRAM900 和第 1 设备 600 的串行 ATA 接口 601 来进行。因此, 即便使 3 个以上的设备与记录再现装置连接时, 与主机装置连接的连接 部也是 1 个, 可以减少耗电。此外, 在图 4 中, 表示了 3 个设备共有 1 个 SDRAM900 的情形, 但是也可以以级联连接的方式连接各设备, 对于每个邻接的设备搭载共有的记录区域。另 外, 当在各 CPU 之间进行指令的收发时, 也可以经由几个 CPU 进行。
     下面, 说明连接主机装置 000 和记录再现装置 100, 使主机装置 000 识别 SSD200 和 ODD400 这两个设备的方法。当记录再现装置 100 被连接于主机装置 000, 从主机装置 000 收到取得关于连接着的设备数和设备状态等的所连接的设备的信息的请求时, 记录再 现装置 100 经由串行 ATA 接口 202, 利用遵从串行 ATA 标准的通信协议将已连接的设备数和 SSD200、 ODD400 的信息通知给主机装置 000。例如, 根据由串行 ATA 标准中的端口倍增器功 能决定的指令和数据的通信协议, 将两个设备 (SSD200 和 ODD400) 的信息通知给主机装置 000。由此, 能够使主机装置 000 识别连接了具有端口倍增器功能的设备, 和在该设备上连 接了 SSD200 和 ODD400 这两个设备。或者, 也可以根据其它串行 ATA 标准的指令或数据的 通信协议, 将两个设备的信息通知给主机装置 000, 使主机装置 000 识别, 也可以用独立的 通信单元通知各设备的存在和信息, 使主机装置 000 识别这两个设备。此外, 如实施例 1 所 示, 经由串行 ATA 接口 202 取得关于 SSD200 和 ODD400 的信息等。
     利用上述方法, 主机装置 000 能够对搭载于记录再现装置 100 的设备 SSD200 和 ODD400 加以区别并识别, 即便对用户, 也能够表示为两个设备单独地进行着连接。 例如如图 5 那样在视窗画面 1000 中, 将各驱动器以图标表示为 1001、 1002, 记录再现装置本身, 即便 SSD200 与 ODD400 成为一体, 也能够对于用户表示为具有单独连接的两个驱动器, 作为用户 能够识别各驱动器。
     实施例 3
     下面, 对不经由主机装置 000 而进行的各设备之间的数据传送进行说明。例如, 在 将记录在 SSD200 中的数据复制到 ODD400 中时, 当记录再现装置 100 从主机装置 000 接受 复制请求时, 经闪速存储器接口 205 和 DRAM 接口 207, 将记录在 SSD200 的闪速存储器 208 中的数据记录在 SDRAM300 中。在将数据记录在 SDRAM300 中时, CPU203 向 CPU402 通知将数 据记录在 SDRAM300 中一事。当接受通知时 ODD400 经 DRAM 接口 405 接收记录在 SDRAM300 中的数据。而且, 由调制解调部 406 对数据进行调制, 利用光拾取器 407 将数据记录在光盘 408 中。
     用上述方法, 可以不经由主机装置而利用 ODD400 将 SSD200 中的数据复制到光盘 408 中。 此外, 本发明不限定于上述实施例, 在实施阶段中在不脱离本发明要旨的范围内 能够使构成要素变形并具体化。例如, 在本实施例 1 中, 在 SSD200 上搭载了串行 ATA 接口 202, 但是也可以将串行 ATA 接口搭载在 ODD400 上而不是 SSD200 上, 各驱动器与主机装置 000 经由该接口进行数据传送。另外, 通过上述实施方式中揭示的多个构成要素的适当组 合, 能够形成多种发明。例如, 也可以从实施方式中所示的全部构成要素删除几个构成要 素。进一步, 也可以对不同实施方式中的构成要素进行适当组合。
    

记录再现装置.pdf_第1页
第1页 / 共11页
记录再现装置.pdf_第2页
第2页 / 共11页
记录再现装置.pdf_第3页
第3页 / 共11页
点击查看更多>>
资源描述

《记录再现装置.pdf》由会员分享,可在线阅读,更多相关《记录再现装置.pdf(11页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN101963890A43申请公布日20110202CN101963890ACN101963890A21申请号201010204917522申请日20100611200916969420090721JPG06F3/06200601G06F13/3820060171申请人日立民用电子株式会社地址日本东京都申请人日立乐金资料储存股份有限公司72发明人林久纮加藤寿宏胜木学黑河光雄渊肋厚词74专利代理机构北京尚诚知识产权代理有限公司11322代理人龙淳54发明名称记录再现装置57摘要本发明涉及一种记录再现装置,课题是减少具有多个设备的记录再现装置的减少耗电。第1设备,具有与主机装置的连。

2、接部,与主机装置进行数据传送。另外,第2设备,与第1设备共有暂时记录区域,经由该记录区域,进行第1设备和第2设备之间的数据传送。当第2设备与主机装置进行数据传送时,利用与第1设备共有的暂时记录区域和第1设备的连接部进行数据传送。30优先权数据51INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书5页附图4页CN101963891A1/1页21一种记录再现装置,具有能够进行数据的写入和读出的多个设备,其特征在于所述多个设备,在各设备之间共有暂时记录区域,经由所述暂时记录区域进行所述各设备之间的数据传送;所述多个设备中的第1设备具有与上位装置的连接部,进行与所述上位装置。

3、的数据传送;所述多个设备中的所述第1设备以外的其它设备,经由所述第1设备的所述连接部和所述暂时记录区域进行与所述上位装置的数据传送。2根据权利要求1所述的记录再现装置,其特征在于所述记录再现装置所具有的所述多个设备数量为两个。3根据权利要求1或2所述的记录再现装置,其特征在于不经由所述上位装置而进行搭载于所述记录再现装置的各设备之间的数据传送。4根据权利要求2或3所述的记录再现装置,其特征在于所述第1设备是固态驱动器;所述其它设备是光盘驱动器。5根据权利要求2或3所述的记录再现装置,其特征在于所述第1设备是光盘驱动器;所述其它设备是固态驱动器。6根据权利要求15中任一项所述的记录再现装置,其特。

4、征在于在连接到所述上位装置时,向所述上位装置通知已连接所述多个设备一事。7根据权利要求6所述的记录再现装置,其特征在于在利用遵从串行ATA标准的协议连接了所述连接部与所述上位装置时,以利用端口倍增器功能使所述多个设备与所述上位装置连接的方式向所述上位装置进行通知。8根据权利要求17中任一项所述的记录再现装置,其特征在于当在所述第1设备与所述其它设备之间或所述主机装置与所述其它设备之间进行数据传送时;在所述第1设备的CPU与所述其它设备的CPU之间进行数据传送所需的指令的通信,利用所述暂时记录区域进行数据传送。9根据权利要求27中任一项所述的记录再现装置,其特征在于当在所述第1设备与所述其它设备。

5、之间或所述主机装置与所述其它设备之间进行数据传送时;利用所述共有的暂时记录区域进行数据传送所需的指令的传送和数据的传送。权利要求书CN101963890ACN101963891A1/5页3记录再现装置技术领域0001本发明涉及硬盘驱动器和光盘驱动器,固态驱动器等的记录再现装置。背景技术0002例如,具有日本特开20074707号专利公报专利文献1。在该公报中,提出将实现主机装置可以经由1个串行接口SERIALINTERFACE访问多个设备的接口装置作为课题,作为该课题的解决方法公开了如下技术在各设备上搭载能够与外部设备相连接的遵从串行ATA标准的接口,并将设备彼此连接,根据相连接的全部设备的记。

6、录区域的总容量生成地址映射信息,由此,主机装置通过与其中的1个设备连接也能够对其他全部设备进行访问。0003专利文献1日本专利特开20074707号公报发明内容0004近年来,在个人计算机以下,简称为PC与周边设备DEVICE的连接中多使用遵从串行ATA标准的接口。在将多个设备与PC连接时,PC对于每个设备都串行ATA接口。另外,在各设备上也需要搭载接口部,因此在连接多个设备时,因接口部的数量导致耗电增大。0005在上述背景技术中,记载了主机装置通过一个串行接口与多个设备进行数据传送的技术,但是在各设备中,需要追加并搭载用于连接设备之间的遵从串行ATA标准的新的接口,耗电增大。0006另外,在。

7、串行ATA标准中具有端口倍增器PORTMULTIPLIER的功能。所谓端口倍增器是指将搭载了多台串行ATA接口的设备与一个端口连接的功能。通过使用该功能,在将多台设备连接于主机装置上时,可以使主机装置上为一个串行ATA接口。但是,对于各设备都需要串行ATA接口,还是会增大耗电。0007本发明目的在于使具有多个设备的记录再现装置耗电降低。0008本发明的记录再现装置,具有能够进行数据的写入和读出的多个设备,其中,第1设备具有与主机装置的连接部,与主机装置进行数据传送。另外,第2设备,与第1设备共有暂时记录区域,经由该记录区域,进行第1设备和第2设备之间的数据传送。当第2设备与主机装置进行数据传送。

8、时,利用与第1设备共有的暂时记录区域和第1设备的连接部进行数据传送。0009在具有多个设备的记录再现装置中,实现低耗电。附图说明0010图1是记录再现装置的方框图。0011图2是表示第1设备和主机装置之间的数据流向的图。0012图3是表示第2设备和主机装置之间的数据流向的图。说明书CN101963890ACN101963891A2/5页40013图4是表示搭载了3个设备的记录再现装置的图。0014图5是表示用于对每个驱动器区别地向用户表示搭载在记录再现装置上的多个驱动器的具体例的图。0015文字说明0016000主机装置上位装置0017100记录再现装置0018200固态驱动器SSD00192。

9、01固态驱动器用控制器0020202串行ATA接口0021203CPU0022204总线0023205闪速存储器接口0024206存储器0025207DRAM接口0026208闪速存储器0027300SDRAM0028400光盘驱动器ODD0029401光盘驱动器用信号处理部0030402CPU0031403存储器0032404总线0033405DRAM接口0034406调制解调部0035407光拾取器0036408光盘0037500记录再现装置0038600第1设备0039601串行ATA接口0040602CPU0041603DRAM接口0042700第2设备0043701CPU004470。

10、2DRAM接口0045800第3设备0046801CPU0047802DRAM接口0048900SDRAM00491000视窗00501001SSD图形文字说明书CN101963890ACN101963891A3/5页500511002ODD图形文字具体实施方式0052下面,参照附图说明本发明的1个实施方式。0053图1是表示本发明的第1实施例的记录再现装置的方框图。首先,说明方框图中所示的构成。000表示作为上位装置的主机装置。记录再现装置100由非易失性存储器驱动器固态驱动器以下简略为SSD200和光盘驱动器以下简略为ODD400以及作为SSD200和ODD400共有的记录区域的SDRAM。

11、300构成。SSD200由SSD控制器201和作为记录介质的闪速存储器208构成,SSD控制器201由串行ATA接口SATAI/F202、CPU203、总线204、闪速存储器接口FLASHI/F205、CPU202用的存储器206和DRAM接口DRAMI/F207构成。ODD400由ODD用信号处理部401和作为记录介质装填在ODD400中的光盘408构成。此外,为了图的简略化而省略了伺服系统电路和主轴电动机等。ODD用信号处理部401由CPU402、CPU402用的存储器403、总线404、DRAM接口405,调制解调部406和光拾取器407构成。此外,图中的箭头表示各单元之间的数据通信。另。

12、外,CPU203控制SSD控制器201,CPU402控制ODD信号处理部401。0054接着,说明当在主机装置000和记录再现装置100之间进行数据传送时的指令通信。此外,通过指令通信,在主机装置000和记录再现装置100之间进行设备的选择,传送模式的设定,设备的状态确认等。0055在主机装置000和记录再现装置100之间经由串行ATA接口202进行数据传送。以遵从串行ATA标准的流程进行传送。当从主机装置000访问各设备时,CPU203经由串行ATA接口202接收主机装置000发出的指令,识别接收的指令是对SSD200的指令还是对ODD400的指令。如果是对SSD200的指令,则CPU203。

13、根据接收的指令决定SSD200的动作。如果CPU203接收的指令是对ODD400的指令,则CPU203将指令通知给ODD400的CPU402。CPU402根据接收的指令决定ODD400的动作。0056相反地,当从ODD400访问主机装置000时,从ODD400的CPU402到SSD200的CPU203进行指令通知,并从CPU203经由串行ATA接口202向主机装置000进行通知。0057此外,关于指令通信,也可以考虑不是如上述那样地在各设备的CPU之间进行,而是用如下所述的方法。0058在SDRAM300中确保保存串行ATA指令的区域,经由该区域进行指令通信。例如,当主机装置000与ODD40。

14、0进行数据传送时,CPU203接收从主机装置000发出的指令,当识别为对ODD400的指令时,CPU203将指令记录在SDRAM300的记录区域中。CPU203向CPU402进行从主机装置000发来请求的通知。因此,ODD400参照记录在SDRAM300中的指令,设定ODD400的动作。0059可以用以上说明了的方法,进行在主机装置000和SSD200或主机装置000和ODD400之间的指令通信。0060下面,说明在主机装置000和记录再现装置100之间的数据传送中,主机装置000和SSD200之间的数据传送。此外,关于数据流向的路径,如图2虚线所示。0061当从主机装置000向SSD200传。

15、送数据时,经由串行ATA接口202进行数据传送。从主机装置000传送来的数据,经由DRAM接口207记录在作为暂时记录区域的SDRAM300说明书CN101963890ACN101963891A4/5页6中。而且,经由闪速存储器接口205将数据写入到作为记录介质的闪速存储器208中。0062当从SSD200向主机装置000传送数据时,以与上述的流程相反的顺序进行。0063下面,说明在主机装置000和记录再现装置100之间的数据传送中,在主机装置000和ODD400之间的数据传送。此外,关于数据流向的路径,如图3虚线所示。当从主机装置000到ODD400传送数据时,经由串行ATA接口202进行数。

16、据传送。从主机装置000传送来的数据,经由DRAM接口207记录在作为暂时记录区域的SDRAM300中。当将数据记录在SDRAM300中时,CPU203向CPU402进行将数据记录在SDRAM300中的通知。当接收到通知时,ODD400经由DRAM接口405接收存储在SDRAM300中的数据,发送到调制解调部406。在调制解调部406中,以将发送过来的数据写入到光盘408中的形式进行调制,而且,用光拾取器407将数据写入到光盘408中。0064当从ODD400向主机装置000传送数据时,光拾取器407读出光盘408的数据,由调制解调部406进行解调。而且,以与从主机装置000传送数据时相反的顺。

17、序,经SDRAM300和串行ATA接口202将数据传送到主机装置000。0065用上述方法,在具有多个设备的记录再现装置中,只要1个作为与主机装置进行通信的通信单元的串行ATA接口就可以。另外,因为各设备之间的数据传送也经由共有的SDRAM,所以不需要新的串行ATA接口,可以实现低耗电。0066此外,在上述实施例中,记载了记录再现装置搭载两个设备的情形,但是记录再现装置也可以搭载3个以上的设备。在图4中表示记录再现装置搭载3个设备时的一个具体例。000表示作为上位装置的主机装置,500表示记录再现装置。在记录再现装置500中搭载有第1设备600,第2设备700,第3设备800这三个设备。此外在。

18、图4中,除在主机装置000以及各设备之间的连接或通信中所需的要素以外,为了图的简略化而省略了记载。在第1设备600和第2设备700与主机装置000进行数据传送时,与上述实施例同样地进行。在第3设备800与主机装置000进行数据传送时,也和第2设备700与主机装置000进行数据传送的情况相同,经由作为共有的存储区域的SDRAM900和第1设备600的串行ATA接口601来进行。因此,即便使3个以上的设备与记录再现装置连接时,与主机装置连接的连接部也是1个,可以减少耗电。此外,在图4中,表示了3个设备共有1个SDRAM900的情形,但是也可以以级联连接的方式连接各设备,对于每个邻接的设备搭载共有的。

19、记录区域。另外,当在各CPU之间进行指令的收发时,也可以经由几个CPU进行。0067下面,说明连接主机装置000和记录再现装置100,使主机装置000识别SSD200和ODD400这两个设备的方法。当记录再现装置100被连接于主机装置000,从主机装置000收到取得关于连接着的设备数和设备状态等的所连接的设备的信息的请求时,记录再现装置100经由串行ATA接口202,利用遵从串行ATA标准的通信协议将已连接的设备数和SSD200、ODD400的信息通知给主机装置000。例如,根据由串行ATA标准中的端口倍增器功能决定的指令和数据的通信协议,将两个设备SSD200和ODD400的信息通知给主机装。

20、置000。由此,能够使主机装置000识别连接了具有端口倍增器功能的设备,和在该设备上连接了SSD200和ODD400这两个设备。或者,也可以根据其它串行ATA标准的指令或数据的通信协议,将两个设备的信息通知给主机装置000,使主机装置000识别,也可以用独立的通信单元通知各设备的存在和信息,使主机装置000识别这两个设备。此外,如实施例1所示,经由串行ATA接口202取得关于SSD200和ODD400的信息等。说明书CN101963890ACN101963891A5/5页70068利用上述方法,主机装置000能够对搭载于记录再现装置100的设备SSD200和ODD400加以区别并识别,即便对用。

21、户,也能够表示为两个设备单独地进行着连接。例如如图5那样在视窗画面1000中,将各驱动器以图标表示为1001、1002,记录再现装置本身,即便SSD200与ODD400成为一体,也能够对于用户表示为具有单独连接的两个驱动器,作为用户能够识别各驱动器。0069实施例30070下面,对不经由主机装置000而进行的各设备之间的数据传送进行说明。例如,在将记录在SSD200中的数据复制到ODD400中时,当记录再现装置100从主机装置000接受复制请求时,经闪速存储器接口205和DRAM接口207,将记录在SSD200的闪速存储器208中的数据记录在SDRAM300中。在将数据记录在SDRAM300中。

22、时,CPU203向CPU402通知将数据记录在SDRAM300中一事。当接受通知时ODD400经DRAM接口405接收记录在SDRAM300中的数据。而且,由调制解调部406对数据进行调制,利用光拾取器407将数据记录在光盘408中。0071用上述方法,可以不经由主机装置而利用ODD400将SSD200中的数据复制到光盘408中。0072此外,本发明不限定于上述实施例,在实施阶段中在不脱离本发明要旨的范围内能够使构成要素变形并具体化。例如,在本实施例1中,在SSD200上搭载了串行ATA接口202,但是也可以将串行ATA接口搭载在ODD400上而不是SSD200上,各驱动器与主机装置000经由该接口进行数据传送。另外,通过上述实施方式中揭示的多个构成要素的适当组合,能够形成多种发明。例如,也可以从实施方式中所示的全部构成要素删除几个构成要素。进一步,也可以对不同实施方式中的构成要素进行适当组合。说明书CN101963890ACN101963891A1/4页8图1图2说明书附图CN101963890ACN101963891A2/4页9图3说明书附图CN101963890ACN101963891A3/4页10图4说明书附图CN101963890ACN101963891A4/4页11图5说明书附图CN101963890A。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 计算;推算;计数


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1