液晶显示面板 【技术领域】
本发明涉及一种液晶显示面板及其驱动方法。特别地本发明涉及一种在不增加制造工艺情况下补偿栅信号延迟的液晶显示面板。
背景技术
薄膜晶体管液晶显示器(TFT-LCD)是主要的液晶显示器之一,这种液晶显示器的发展趋势为更大尺寸以及更高的分辨率。液晶显示器面板的尺寸越大分辨率越高就要求在面板中的栅极线越长,从而增加了线的电阻,导致了栅信号延迟现象的出现。
图1(a)所示为现有液晶显示器面板上的栅信号延迟。如图1(a)所示,在输出端以方波的形式提供栅信号。然而,当经由栅极线传输时,由于线的电阻和电容,在栅线的末端,信号被延迟,相应的,方波失真。在栅极线末端的栅信号由于失真具有延迟的波形。因此显示面板的尺寸越大,栅信号在栅极线上的衰减程度越高,从而可能导致液晶显示器的闪烁现象或辉度不均匀现象更加严重。现有技术中存在通过降低栅极线的阻值以解决栅信号衰减问题的实例,然而该更低阻值的栅极线材料引起制造成本高的问题。
图1(b)所示为在左右两端分别设置栅极驱动电路,并进行同时驱动的液晶显示器面板结构。这种结构可以解决高分辨率大尺寸液晶显示面板中栅信号延迟而引起的图象质量恶化的问题,然而这种方法增加了驱动器集成电路的数目,使得占据了较多玻璃空间,并且提高了成本。该方法公开于专利号为200610150380的中国专利申请中。
【发明内容】
本发明所解决的技术问题是提供一种液晶显示面板,可以有效的避免由于栅信号延迟而引起的显示不良。
为解决上述问题,本发明的液晶显示面板包含多条栅极线,所述多条栅极线的末端分别与各级栅信号延迟补偿装置相连,其中,所述各级栅信号延迟补偿装置的每一级包括充电控制元件,与前级所述栅极线末端相连;电荷存储元件,一端与所述充电控制元件相连,另一端与低电平电压相连;以及放电控制元件,与所述电荷存储元件相连,用以控制所述电荷存储元件对本级所述栅极线放电。
作为本发明的优选方案,所述放电控制元件为第一切换元件,所述第一切换元件包括控制端、第一切换端和第二切换端,所述第一切换端与所述电荷存储元件相连,所述第二切换端与本级所述栅极线的末端相连,并且奇数级放电控制元件的控制端与奇数级电平电压相连,偶数级放电控制元件的控制端与偶数级电平电压相连。
作为本发明的又一优选方案,所述每一级栅信号延迟补偿装置还包括防止反向导通二极管,其电流输入端与所述放电控制元件相连,并且其电流输出端与本级所述栅极线末端相连。
作为本发明的另一个优选方案,所述栅信号延迟补偿装置还包括电荷清空元件,用以在所述电荷存储元件对栅极线放电后,清空所述电荷存储元件中的电量。
通过在液晶显示面板中加入栅信号延迟补偿装置,本发明的液晶显示面板可以有效解决由于栅信号延迟而导致的显示中的闪烁及辉度不均匀现象。因此本发明可以在不增加工艺的前提下,提高显示质量。
【附图说明】
图1(a)所示为现有的液晶显示面板以及现有液晶显示面板中栅信号延迟情况的波形示意图。
图1(b)所示为现有的两侧栅极驱动的液晶显示面板示意图以及栅信号延迟情况的波形示意图。
图2所示为根据本发明第一实施例的液晶显示面板中栅信号延迟补偿装置的结构示意图。
图3所示为本发明第一实施例中输入栅极线和输入栅信号延迟补偿装置的各电平信号的时序图。
图4所示为本发明第二实施例的液晶显示面板中栅信号延迟补偿装置的结构示意图。
图5所示为本发明第三实施例的液晶显示面板中栅信号延迟补偿装置的结构示意图。
图6所示为本发明第四实施例的液晶显示面板中栅信号延迟补偿装置的结构示意图。
图7为图6所示地第四实施例的液晶显示面板中栅信号延迟补偿装置的等效电路图。
图8所示为本发明第四实施例中输入栅极线和输入栅信号延迟补偿装置的各电平信号的时序图。
【具体实施方式】
下面参照附图说明本发明的具体实施方式。
第一实施例
图2为根据本发明第一实施例的液晶显示面板中栅信号延迟补偿装置的结构示意图。
如图2所示,液晶显示面板1中包括哑栅极线Dummy(G0)和多根栅极线Gate1~GateN用以传输栅信号,还包括奇数级电平电压Vodd和偶数级电平电压Veven用以分别输出不同的电平信号。与多根栅极线对应的,液晶显示面板1中包括多级栅信号延迟补偿装置,分别与各级栅极线Gate1~Gaten的末端相连,其中每一级补偿装置包括二极管、电容器和薄膜晶体管。以第一级补偿装置和第二级补偿装置为例说明其结构,第一级补偿装置包括二极管T01、电容器C1和薄膜晶体管T11。其中二极管T01的正极与哑栅极线Dummy(G0)的末端相连,二极管T01的负极与电容器C1的一端相连,电容器C1的另一端与低电平电压VSS相连。薄膜晶体管T11的栅极与奇数级电平电压Vodd相连,源极与二极管T01的负极相连,漏极与栅极线Gate1的末端相连。第二级补偿装置的组成和结构与第一级补偿装置的基本相同,不同点在于,薄膜晶体管T12与偶数级电平电压Veven相连,由偶数级电平信号控制,第二级补偿装置包括二极管T02、电容器C2和薄膜晶体管T12,其中二极管T02的正极与栅极线Gate1的末端相连,二极管T02的负极与电容器C2的一端相连,电容器C2的另一端与低电平电压VSS相连。薄膜晶体管T12的栅极与偶数级电平电压Veven相连,源极与二极管T02的负极相连,漏极与栅极线Gate2的末端相连。奇数级补偿装置的结构与第一级补偿装置相同,并且分别与偶数级栅极线以及奇数级电平电压Vodd相连。偶数级补偿装置的结构与第二级补偿装置相同,并且分别与奇数级栅极线以及偶数级电平电压Veven相连,在此不再赘述。
下面具体说明本发明的液晶显示面板中栅信号延迟补偿装置的运作方式。奇数级电平电压Vodd和偶数级电平电压Veven的电平信号时序图如图3所示。当哑栅极线Dummy(G0)输入高电平时,二极管T01导通,对电容器C1充电。当Gate1输入高电平时,Dummy转为低电平,此时奇数级电平电压Vodd输出高电平,导通薄膜晶体管T11,从而电容器C1通过T11从Gate1的末端向Gate1放电。这样Gate1相当于从两端输入信号,从而避免出现栅信号延迟的现象,解决由于栅极线的电阻而引起的闪烁或辉度不均匀的问题。
根据本发明第一实施例的液晶显示面板,由于在栅极线末端增加栅信号延迟补偿装置,因此在正常输入栅信号到栅极线时,即可避免由于栅信号延迟而导致的液晶显示面板显示效果不良的问题。
第二实施例
下面参照图4说明本发明第二实施例。图4为本发明第二实施例的液晶显示面板以及液晶显示面板中栅信号延迟补偿装置的结构示意图。如图4所示,第二实施例与第一实施例的区别在于,各级栅信号延迟补偿装置中分别还包括一个二极管T21~T2n,其他组成部件与第一实施例相同,使用相同附图标记,在此不再赘述。
在第一实施例中,参照图2和图3所示,当奇数行栅极线输入高电平时,奇数级电平电压Vodd为高电平,此时奇数级延迟补偿装置中的薄膜晶体管T11、T13、T15~T1n打开,而输入高电平的栅极线以外的其他栅极线将会对电容器充电使其为低电平,这样在下一周期中,充电为低电平的电容器会由于充电不足而影响补偿效果。下面以第一级延迟补偿装置为例进行详细说明,当Gate3输入高电平时,Vodd也为高电平,此时第一级延迟补偿装置中的薄膜晶体管T11打开,Gate1输入的低电平对电容器C1充电使其为低电平,这样,在下一周期中,哑栅极线Dummy(G0)输入高电平时,对C1充电不足,从而影响电容器C1对于Gate1的补偿效果。同样的问题也存在于偶数级延迟补偿装置中。
如图4所示,针对以上可能存在的问题,第二实施例在各延迟补偿装置中分别加入一个二极管T21~T2n,以第一级延迟补偿装置中的T21为例进行说明。T21的正极与薄膜晶体管T11的漏极相连,二极管T21的负极与栅极线Gate1的末端相连。当奇数级电平电压Vodd为高电平时,虽然薄膜晶体管T11打开,但是由于二极管T21的存在,栅极线G1不会对电容器C1充入低电压,这样就不会影响在下一个周期中栅极线Dummy(G0)对于电容器C1充电,从而可以获得更好的栅信号延迟补偿效果。
第三实施例
下面参照图5说明本发明的第三实施例。图5为本发明第三实施例的液晶显示面板以及液晶显示面板中栅信号延迟补偿装置的结构示意图。如图5所示,第三实施例与第二实施例的区别在于将各级延迟补偿装置中的二极管T01~T0n换为薄膜晶体管TFT01~TFT0n,并将TFT01~TFT0n的源极与高电平电压VGH相连,与第二实施例相同的部件使用相同的附图标记,并在此不再赘述。
参照图5以第一级延迟补偿装置为例说明本实施例。第一级延迟补偿装置包括第一薄膜晶体管TFT01,电容器C1、第二薄膜晶体管T11以及二极管T21,其中第一薄膜晶体管的栅极与哑栅极线Dummy(G0)相连,并根据哑栅极线Dummy(G0)上输入的信号控制TFT01的开关,TFT01的源极与高电平电压VGH相连,TFT01的漏极与电容器C1相连,电容器C1的另一端与低电平电压VSS相连。薄膜晶体管T11的栅极与奇数级电平电压Vodd相连,源极与电容器C1相连,漏极与二极管T21的负极相连。二极管T21的正极与薄膜晶体管T11相连,负极与栅极线Gate1相连。
下面参照图3和图5说明本发明第三实施例中延迟补偿装置的运作方式。当哑栅极线Dummy(G0)输入高电平时,薄膜晶体管TFT01导通,高电平电压VGH对电容器C1充电。当栅极线Gate1输入高电平时,薄膜晶体管T11导通,电容器C1通过二极管T21向栅极线Gate1的另一端放电,以解决栅极信号延迟的问题。
在本实施例中延迟补偿装置利用高电平电压给电容器充电,可以使得电容器的充电更加充分,从而增强延迟补偿装置的补偿效果。
第四实施例
下面参照图6说明本发明第四实施例。图6为本发明第四实施例的液晶显示面板以及液晶显示面板中栅信号延迟补偿装置的结构示意图。如图6所示,第四实施例与第三实施例的区别在于,在延迟补偿装置中加入二极管T31~T3n,并分别输入不同的时序信号。
图7为图6所示的延迟补偿装置结构示意图的等效电路图。图8为第四实施例中各电平信号的时序图。下面参照图6、图7和图8说明第四实施例。以第一级延迟补偿装置和第二级延迟补偿装置为例说明本实施例。
如图6所示,第一级延迟补偿装置包括薄膜晶体管TFT01和T11、电容器C1、二极管T21和T31。二极管T31的正极与电容器C1的一端相连,二极管T31的负极与第二电平电压V2相连。第二级延迟补偿装包括薄膜晶体管TFT02和T12、电容器C2、二极管T22和T32。二极管T32的正极与电容器C2的一端相连,二极管T32的负极与第一电平电压V1相连。第一电平电压V1和第二电平电压V2的时序信号如图8所示。
下面参照图6、图7和图8说明本发明第四实施例中栅信号延迟补偿装置的运作方式。当哑栅极线Dummy(G0)输入高电平时,第一级延迟补偿装置中的薄膜晶体管TFT01导通,高电平电压VGH对电容器C1充电。当栅极线Gate1输入高电平,哑栅极线Dummy(G0)输入低电平时,TFT01关闭;奇数级电平电压Vodd输入高电平,导通薄膜晶体管T11,电容器C1通过薄膜晶体管T11和二极管T21从Gate1的末端对其充电。在电容器C1对栅极线Gate1充电开始的前一段时间,维持第二电平电压V2仍然为高电平,保证电容器C1对栅极线Gate1的充电。在充电的后一段时间,第二电平电压V2降为低电平,使得电容器C1通过第二电平电压V2放电。同时,当栅极线Gate1输入高电平时,第二级延迟补偿装置中的薄膜晶体管TFT02导通,高电平电压VGH对电容器C2充电,并依此类推。
本发明第四实施例中,由于在延迟补偿装置中增加了二极管T31~T3n,使得电容器C1~Cn在前半段时间内对于本级栅极线充电,而在后半段时间内通过第一电平电压V1或第二电平电压V2放电,可以更好地保证在下一个周期中对于电容器的充电,从而可以更好地保证对于栅极线的栅信号延迟的补偿效果。
综上所述,本发明通过在各级栅极线的末端设置栅信号延迟补偿装置,可以在不增加工艺的前提下,避免栅信号延迟的情况发生,从而提高液晶显示面板的显示效果。
本领域技术人员均应了解,在不脱离本发明的精神或范围的情况下,可以对本发明进行各种修改和变型。因而,如果任何修改和变型落入所附权利要求书以及等同物的保护范围内时,认为本发明涵盖这些修改和变型。