《用于电压转换器的控制电路.pdf》由会员分享,可在线阅读,更多相关《用于电压转换器的控制电路.pdf(19页珍藏版)》请在专利查询网上搜索。
1、10申请公布号CN104065266A43申请公布日20140924CN104065266A21申请号201410330826422申请日20140711H02M3/15520060171申请人成都芯源系统有限公司地址611731四川省成都市成都高新综合保税区科新路8号成都芯源系统有限公司72发明人许力54发明名称用于电压转换器的控制电路57摘要公开了一种用于电压转换器的控制电路,包括斩波放大器、采样保持电路、第一比较器和逻辑电路。该控制电路可以减小误差放大器输入晶体管的噪声或失调电压对输出电压VOUT或者负载电流IOUT的影响。51INTCL权利要求书3页说明书7页附图8页19中华人民共和国。
2、国家知识产权局12发明专利申请权利要求书3页说明书7页附图8页10申请公布号CN104065266ACN104065266A1/3页21一种用于电压转换器的控制电路,所述电压转换器具有至少一个功率开关,所述控制电路包括斩波放大器,具有第一输入端、第二输入端和输出端,基于参考信号和反馈信号在输出端提供误差放大信号,其中所述反馈信号反映所述电压转换器的负载电流或者输出电压;采样保持电路,具有控制端、输入端和输出端,在采保控制信号作用下,采样所述误差放大信号并在输出端提供保持信号;第一比较器,包括第一输入端、第二输入端和输出端,其第一输入端耦接至所述采样保持电路的输出端,其第二输入端接收电流反馈信号。
3、,其输出端提供第一逻辑信号;以及逻辑电路,具有第一输入端、第二输入端和输出端,基于所述第一逻辑信号和第二逻辑信号在输出端提供开关信号。2根据权利要求1所述的控制电路,其特征在于,所述功率开关具有第一端、第二端和控制端,其中第一端接收输入电压,控制端接收所述开关信号,所述开关转换器还包括次开关管,具有第一端、第二端和控制端,其中第一端耦接至所述功率开关的第二端,第二端接地,控制端耦接至所述逻辑电路;以及电感器,具有第一端和第二端,其中第一端电耦接至所述功率开关的第二端和次开关管的第一端,其第二端提供所述输出电压。3根据权利要求1所述的控制电路,其特征在于,所述电流反馈信号反应所述功率开关的电流或。
4、者是反映所述功率开关电流的信号与斜坡补偿信号之和;所述第一逻辑信号用以置位所述逻辑电路,所述第二逻辑信号是用以复位所述逻辑电路的时钟信号。4根据权利要求1所述的控制电路,其特征在于,所述斩波放大器包括第一斩波调制器、输入级、第二斩波调制器和输出级,所述控制电路还包括分频电路,所述分频电路将所述第二逻辑信号或者所述开关信号分频,在输出端提供斩波调制信号以控制所述第一斩波调制器和所述第二斩波调制器。5根据权利要求1所述的控制电路,其特征在于,所述采保控制信号的周期为斩波周期的的整数倍。6一种用于电压转换器的控制电路,所述电压转换器具有至少一个功率开关,所述控制电路包括斩波放大器,具有第一输入端、第。
5、二输入端和输出端,基于参考信号和反馈信号在输出端提供误差放大信号,其中所述反馈信号反映所述开关转换器的负载电流或者输出电压;采样保持电路,具有控制端、输入端和输出端,在采保控制信号作用下,采样所述误差放大信号并在输出端提供保持信号;第一比较器,包括第一输入端、第二输入端和输出端,其第一输入端耦接至所述采样保持电路的输出端,其第二输入端接收所述反馈信号,其输出端提供导通信号;关断信号产生电路,在其输出端提供关断信号;以及逻辑电路,具有第一输入端、第二输入端和输出端,基于所述导通信号和所述关断信号在输出端提供开关信号。7根据权利要求6所述的控制电路,其特征在于,所述开关信号用于控制所述功率开关的导。
6、通和关断,所述功率开关是BUCK型降压电路、或者BOOST型升压电路、或者正激变换器、或者反激变换器的主开关管。权利要求书CN104065266A2/3页38根据权利要求6所述的控制电路,其特征在于,所述功率开关具有第一端、第二端和控制端,其中第一端接收输入电压,控制端接收所述开关信号,所述开关转换器还包括次开关管,具有第一端、第二端利控制端,其中第一端耦接至所述功率开关的第二端,第二端接地,控制端耦接至所述逻辑电路;以及电感器,具有第一端和第二端,其中第一端电耦接至所述功率开关的第二端和次开关管的第一端,其第二端提供所述输出电压。9根据权利要求6所述的控制电路,其特征在于,所述斩波放大器包括。
7、第一斩波调制器、输入级、第二斩波调制器和输出级,所述控制电路还包括分频电路,所述分频电路将所述关断信号或者所述开关信号分频,在输出端提供斩波调制信号以控制所述第一斩波调制器和所述第二斩波调制器。10根据权利要求6所述的控制电路,其特征在于,所述采保控制信号的周期为斩波周期的的整数倍。11根据权利要求6所述的控制电路,其特征在于,所述控制电路还包括电流感测电路,具有输入端和输出端,基于所述功率开关的电流产生所述电流感测信号;关断阈值产生电路,具有输入端和输出端,基于所述开关信号的频率和设定频率调整所述关断阈值,使所述开关信号的频率实质上等于或者大于所述设定频率;以及所述关断信号产生电路,基于关断。
8、阈值信号和电流感测信号的比较结果在输出端提供所述关断信号。12根据权利要求11所述的控制电路,其特征在于,所述电流感测电路包括电流检测电路,所述电流检测电路检测所述功率开关上流过的电流,基于所述功率开关上电流产生所述关断阈值信号。13根据权利要求11所述的控制电路,其特征在于,所述电流感测电路包括电流模拟电路,所述电流模拟电路检测所述功率开关一端的电压或者所述功率开关第一端和第二端电压之差,模拟所述功率开关上流过的电流以产生所述关断阈值信号。14根据权利要求11所述的控制电路,其特征在于,在所述关断阈值产生电路包括锁相环,所述锁相环接收参考频率信号和所述开关信号,基于所述参考时钟信号和所述开关。
9、信号的周期之差或频率之差产生所述关断阈值信号。15根据权利要求11所述的控制电路,其特征在于,在所述关断阈值产生电路包括第一电容,具有第一端和第二端,其第二端耦接至地;第一开关,具有第一端、第二端和控制端,其第一端通过第一电流源耦接至第一电压,其第二端耦接所述第一电容的第一端;第二开关,具有第一端、第二端和控制端,其第一端耦接所述第一电容的第一端,其第二端耦接至所述地电势;第二电容,具有第一端和第二端,其第二端耦接至地;第三开关,具有第一端、第二端和控制端,其第一端通过第二电流源耦接至第二电压,其第二端耦接至所述第二电容的第一端;第四开关,具有第一端、第二端和控制端,其第一端耦接所述第一电容的。
10、第一端,其第二端通过第三电流源耦接至所述地电势;权利要求书CN104065266A3/3页4第二比较器,具有第一输入端、第二输入端和输出端,其第一输入端耦接至所述第一电容的第一端,具第二输入端接收第二参考信号;以及第二逻辑电路,具有第一输入端、第二输入端、第一输出端和第二输出端,其第一输入端耦接至所述第二比较器的输出端,其第二输入端接收所述开关信号,其输出端提供多个控制信号以控制所述第一至第四开关的导通和关断。16根据权利要求14或15所述的控制电路,其特征在于,所述关断阈值产生电路还包括钳位电路,用以设定所述关断阈值的最大值。17根据权利要求16所述的控制电路,其特征在于,所述关断阈值信号小。
11、于钳位电压时,所述开关信号的频率等于所述设定频率;所述关断阈值信号被所述钳位电路钳位后,所述开关信号的频率大于所述设定频率。18一种用于电压转换器的控制电路,所述电压转换器具有至少一个功率开关,所述控制电路包括斩波放大器,具有第一输入端、第二输入端和输出端,基于参考信号和反馈信号在输出端提供误差放大信号,其中所述反馈信号反映所述电压转换器的负载电流或者输出电压;第一比较器,包括第一输入端、第二输入端和输出端,其第一输入端耦接至所述采样保持电路的输出端,其第二输入端接收电流反馈信号,其输出端提供第一逻辑信号;以及逻辑电路,具有第一输入端、第二输入端和输出端,基于所述第一逻辑信号和第二逻辑信号在输。
12、出端提供开关信号;其特征在于,所述斩波放大器的斩波频率为所述开关信号频率的整数倍。19根据权利要求18所述的控制电路,其特征在于,所述电流反馈信号反应所述功率开关的电流或者是反映所述功率开关电流的信号与斜坡补偿信号之和;所述第一逻辑信号用以置位所述逻辑电路,所述第二逻辑信号是用以复位所述逻辑电路的时钟信号。权利要求书CN104065266A1/7页5用于电压转换器的控制电路技术领域0001本发明的实施例涉及电子电路,更具体但是并非排它地涉及一种用于电压转换器尤其是DCDC电压转换器的控制电路。背景技术0002DCDC电压转换器是一种常用的电压转换器,它是一种接受DC输入电压并向负载提供DC输出。
13、电压的电子器件。DCDC转换器一般被配置成基于在一些未调节的DC源电压向负载提供已调节的DC输出电压或者电流“负载电压”或者“负载电流”。例如在许多汽车应用中其中电池提供具有近似12伏特未调节的电压的DC功率源,DCDC转换器可以用来接收未调节的12伏特DC作为源电压并提供已调节的DC输出电压或者电流以驱动车辆中的各种电子电路仪器、附件、引擎控制、照明设备、无线电/立体声等。DC输出电压可以比来自电池的源电压更低、更高或者相同。又例如在一些照明应用中,DCDC转换器可以用来接收未调节的12伏特DC作为源电压并提供已调节的DC输出电流以驱动LED。0003图1示出一款现有的DCDC转换器10的电。
14、路示意图。DCDC转换器10包括控制电路100和开关电路110。开关电路110包括至少一个功率开关M1,功率开关M1具有控制端、第一端和第二端。在控制信号CTRL的作用下,开关电路110将输入电压VIN转换为输出电压VOUT。开关电路110可以具有多种拓扑结构,例如BUCK型降压结构、BOOST型升压结构以及正激或反激等拓扑结构。0004控制电路100包括误差放大器101、比较器102和逻辑电路103。误差放大器101具有第一输入端、第二输入端和输出端,基于参考信号VREF和输出电压VOUT在输出端提供误差放大信号VEAO。在另外一个实施例中,误差放大器101还可以基于参考信号VREF和表征负。
15、载电流IOUT的电压信号的比较结果在输出端提供误差放大信号VEAO。比较器102,具有第一输入端、第二输入端和输出端,基于误差放大信号VEA和电流反馈信号RFLTI的比较结果在输出端提供第一逻辑信号VL1。电流反馈信号RFLTI可以反应功率开关M1的电流,电感L的电流,例如通过电流感测电路104检测功率开关M1或者电感的电流,或者是反应功率开关M1电流的信号与斜坡补偿信号的叠加。逻辑电路103,具有第一输入端、第二输入端和输出端,基于第一逻辑信号VL1和第二逻辑信号VL2在输出端提供开关信号CTRL。第二逻辑信号VL2可以是由振荡器105产生的时钟信号。0005DCDC转换器10的误差放大器1。
16、01将输出电压VOUT钳位在参考信号VREF附近,从而使得开关变换器10可以为负载提供稳定的输出电压VOUT或者负载电流IOUT。在一些应用中,参考信号VREF的电压值可能比较低,例如200MV。而误差放大器的失调电压OFFSET可以高大几十毫伏,例如50MV。此时,就会使得输出电压VOUT或者负载电流IOUT产生25的误差。另外,误差放大器输入晶体管的噪声也会通过环路反应在输出电压VOUT或者负载电流IOUT上。如何减小误差放大器输入晶体管的噪声和失调电压的影响,是本领域技术人员面临的难题。说明书CN104065266A2/7页6发明内容0006为解决上述问题,本发明提供一种用于电压转换器的。
17、控制电路,所述电压转换器具有至少一个功率开关,所述控制电路包括斩波放大器,具有第一输入端、第二输入端和输出端,基于参考信号和反馈信号在输出端提供误差放大信号,其中所述反馈信号反映所述电压转换器的负载电流或者输出电压;采样保持电路,具有控制端、输入端和输出端,在采保控制信号作用下,采样所述误差放大信号并在输出端提供保持信号;第一比较器,包括第一输入端、第二输入端和输出端,其第一输入端耦接至所述采样保持电路的输出端,其第二输入端接收电流反馈信号,其输出端提供第一逻辑信号;以及逻辑电路,具有第一输入端、第二输入端和输出端,基于所述第一逻辑信号和第二逻辑信号在输出端提供开关信号。0007本发明还提供一。
18、种用于电压转换器的控制电路,所述电压转换器具有至少一个功率开关,所述控制电路包括斩波放大器,具有第一输入端、第二输入端和输出端,基于参考信号和反馈信号在输出端提供误差放大信号,其中所述反馈信号反映所述开关转换器的负载电流或者输出电压;采样保持电路,具有控制端、输入端利输出端,在采保控制信号作用下,采样所述误差放大信号并在输出端提供保持信号;第一比较器,包括第一输入端、第二输入端和输出端,其第一输入端耦接至所述采样保持电路的输出端,其第二输入端接收所述反馈信号,其输出端提供导通信号;关断信号产生电路,在其输出端提供关断信号;以及逻辑电路,具有第一输入端、第二输入端和输出端,基于所述导通信号和所述。
19、关断信号在输出端提供开关信号。0008本发明还提供一种一种用于电压转换器的控制电路,所述电压转换器具有至少一个功率开关,所述控制电路包括斩波放大器,具有第一输入端、第二输入端和输出端,基于参考信号和反馈信号在输出端提供误差放大信号,其中所述反馈信号反映所述电压转换器的负载电流或者输出电压;第一比较器,包括第一输入端、第二输入端和输出端,其第一输入端耦接至所述采样保持电路的输出端,其第二输入端接收电流反馈信号,其输出端提供第一逻辑信号;以及逻辑电路,具有第一输入端、第二输入端和输出端,基于所述第一逻辑信号和第二逻辑信号在输出端提供开关信号;其特征在于,所述斩波放大器的斩波频率为所述开关信号频率的。
20、整数倍。0009本发明提供的用于DCDC转换器的控制电路减小误差放大器输入晶体管的噪声或失调电压的影响,提高输出电压VOUT或者负载电流IOUT的精度。附图说明0010本发明将通过例子并参照附图的方式说明,其中0011图1示出一款现有的DCDC转换器10的电路示意图;0012图2示出一款根据本发明一个实施的DCDC转换器20的电路示意图;0013图3示出一款根据本发明一个实施的斩波放大器300的电路示意图;0014图4示出斩波放大器300工作过程中的波形图;0015图5示出DCDC转换器20工作过程中的波形图;0016图6示出一款根据本发明一个实施的DCDC转换器60的电路示意图;0017图7。
21、示出DCDC转换器60工作过程中的波形图;0018图8示出一款根据本发明一个实施的DCDC转换器80的电路示意图;说明书CN104065266A3/7页70019图9示出DCDC转换器80工作过程中的波形图;以及0020图10示出示出一款根据本发明一个实施的关断阈值阈值产生电路805的电路图。具体实施方式0021在下文所述的特定实施例代表本发明的示例性实施例,并且本质上仅为示例说明而非限制。在说明书中,提及“一个实施例”或者“实施例”意味着结合该实施例所描述的特定特征、结构或者特性包括在本发明的至少一个实施例中。术语“在一个实施例中”在说明书中各个位置出现并不全部涉及相同的实施例,也不是相互排。
22、除其他实施例或者可变实施例。本说明书中公开的所有特征,或公开的所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以以任何方式组合。0022下面将参考附图详细说明本发明的具体实施方式。贯穿所有附图相同的附图标记表示相同的部件或特征。0023图2示出一款根据本发明一个实施的DCDC转换器20的电路示意图。DCDC转换器20包括控制电路200和开关电路110。控制电路200包括斩波放大器201、比较器102和逻辑电路103。0024斩波放大器201具有第一输入端、第二输入端和输出端,基于参考信号VREF和输出电压VOUT在输出端提供误差放大信号VEAO。斩波放大器201采用了斩波结构CH。
23、OPPER,包括第一斩波调制器2011、输入级2012、第二斩波调制器2013和输出级2014,其中第一斩波调制器2011用于接收参考信号VREF和输出电压VOUT,输入级2012耦接于第一斩波调制器2011和第二斩波调制器2013之间,输出级2014接收第二斩波调制器2013的输出信号并提供误差放大信号VEAO。斩波调制信号FCHP用以控制第一斩波调制器2011和第二斩波调制器2013。0025图3示出一款根据本发明一个实施的斩波放大器300的电路示意图。斩波放大器300包括第一斩波调制器301、输入级302、第二斩波调制器303和输出级304。图3中,差分信号VDIF表示参考信号VREF和。
24、输出电压VOUT之差,VOS为输入级302的失调电压,VO1为输入级302的输出电压,V02为第二斩波调制器303的输出信号即输出级304的输入信号。输出级304的用以滤除高频信号,在此假定其增益为1,可以近似认为是一个低通滤波器LPF。输出级304的输出信号配置为斩波放大器300的输出信号即误差放大信号VEAO。0026采用斩波结构后,差分信号VDIF被第一个斩波调制器301调制到斩波频率一般有几百KHZ,经输入级302放大后再次被第二个斩波调制器303调制到输入信号本身频率。失调电压VOS和噪声只被第二个斩波调制器303调制一次并出现在斩波频率和奇次谐波处,而后被低通滤波器LPF输出级30。
25、4滤除。图4示出斩波放大器300工作过程中的波形图。如图4所示,使用50占空比的斩波调制信号FCHP控制斩波放大器300的第一斩波调制器301和第二斩波调制器303。在斩波周期的前半个周期,开关K1和K3导通,K2和K4截止,输出信号VO1和VO2分别为0027VO1AVDIFVOS;0028VO2AVDIFVOS0029其中A为输入级301的放大倍数。在斩波周期的后半个周期,开关K2和K4导通,说明书CN104065266A4/7页8K1和K3截止,则输出信号VO1和VO2分别为0030VO1AVOSVDIF;0031VO2AVDIFVOS0032经过输出级304的低通滤波器后,VO2的平均。
26、值即VEAO为,0033VEAO05AVOSVDIF05AVDIFVOSAVDIF0034斩波结构消除了失调电压VOS对差分信号VDIF的影响,避免失调电压VOS或者噪声影响输出电压VOUT或者负载电流IOUT的精度。0035在一些实施例中,由于集成电路工艺中的限制,例如无法提供过大的电阻或者电容,输出级2014一般无法提供很低的截止频率。在另外一些实施例中,由于开关转换器环路稳定性或者误差放大器稳定性的要求,误差放大器无法提供很低的截止频率。这些限制会使得误差放大信号VEAO是一个变化的三角波信号或者波动信号而非恒定信号。在一些实施例中,VEAO数值决定了功率开关M1导通或者关断时刻,VEA。
27、O的波动可能会导致导通时刻或者关断时刻不一致,进而导致占空比时大时小。在恒定导通时间COT或者恒定关断时间型电压转换器中,变化的误差放大信号VEAO还会导致开关周期时大时小。0036解决上述问题的方法之一是将斩波频率设置为开关信号CTRL频率的整数倍。图5示出斩波调制信号FCHP频率为第二逻辑信号VL2频率即开关频率1倍时电压转换器200运行波形图。当误差放大信号VEAO和电流反馈信号RFLTI都呈周期性协同变化时,电流反馈信号RFLTI和误差放大信号VEAO在同一电压值“相遇”,从而使得开关信号CTRL占空比保持一致。然而,由于斩波调制信号最优的选择是50占空比的方波信号,这就需要提供频率为。
28、第二逻辑信号频率2倍的时钟信号信号进行分频。在部分电压转换器中,振荡器需要提供与开关频率相同的三角波,因而无法同时提供2倍开关频率的时钟信号。还有一些电压转换器本身并不需要振荡器,这就需要为斩波调制器单独设置振荡器以设置斩波频率。0037为解决上述问题,可以在斩波放大器201的后级增加采样保持电路。图6示出一款根据本发明一个实施的DCDC转换器60的电路示意图。DCDC转换器60包括控制电路600和开关电路110。控制电路600包括斩波放大器201、比较器102、逻辑电路103以及采样保持电路601。采样保持电路601包括控制端、输入端输出端和,控制端接收采保控制信号VSH,输入端接收并采样误。
29、差放大信号VEAO,输出端提供保持信号VHOD。当采保控制信号VHS使能时,采样保持电路601采样误差放大信号VEAO并输出至输出端直至采保控制信号VHS下一次使能。在一个实施例中,可以使用斩波调制信号FCHP作为采保控制信号VHS。0038图7示出DCDC转换器40工作过程中的波形图。如图所示,在每个斩波周期的某一时刻,采样保持电路601采样误差放大信号VEAO,将采样得到的电压值输出并保持直至下一个周期。由于采样保持电路的输出信号VHOD保持不变,避免了电压转换器开关频率或者占空比的变化。0039在一个实施例中,可以将第二逻辑信号VL2分频以获取50占空比的信号作为斩波调制信号FCHP,此。
30、时斩波周期T为开关周期的2倍。如图6所示,第二逻辑信号VL2经过分频电路602获取占空比为50的斩波调制信号FCHP。分频后,斩波调制信号FCHP的周期一般为第二逻辑信号VL2即开关频率的偶数倍,例如2倍、4倍或者6倍。斩波调制信号FCHP经过脉冲单元603后产生一个尖脉冲作为作为采保控制信号VSH。采保控制信说明书CN104065266A5/7页9号VSH的周期一般为斩波周期T的整数倍,例如1、2、3倍。采保控制信号VSH可以在一个斩波周期T的不同时刻使能采样保持电路601。采样保持电路601的引入,去除了斩波频率对开关频率的依赖。0040在一个实施例中,尤其是不使用振荡器的应用中,可以将开。
31、关信号CTRL分频以获取50占空比的斩波调制信号FCHP。0041图8示出一款根据本发明一个实施的DCDC转换器80的电路示意图。DCDC转换器80包括控制电路800和开关电路810。开关电路810采用了同步降压变换拓扑,包括主开关管M1、次开关管M2、电感器L和输出电容器C。开关电路810通过开关管M1和M2的导通与关断,将输入电压VIN转换为输出电压VOUT。主开关管M1的一端接收输入电压VIN,另一端电耦接至次开关管M2的一端。次开关管M2的另一端接地。电感器L的一端电耦接至开关管M1和M2的连接端,输出电容器COUT电耦接在电感器L的另一端和地之间。输出电容器COUT两端的电压即为输出。
32、电压VOUT。0042控制电路800包括斩波放大器201、采样保持电路601、导通信号产生电路801、关断信号产生电路802和逻辑电路803。0043斩波放大器201包括第一输入端、第二输入端和输出端,其第一输入端接收参考信号VREF,其第二输入端接收反馈信号VFB,其输出端提供误差放大信号VEAO。采样保持电路601采样误差放大信号VEAO,在输出端提供保持信号VHOD。开关信号VCTRL经过分频电路602产生斩波调制信号FCHP以控制斩波放大器201,斩波调制信号FCHP经过脉冲单元603产生采保控制信号VSH以控制采样保持电路601的采样频率与采样时刻。在一个实施例中,可以将关断信号OF。
33、FSET经过分频电路602产生斩波调制信号FCHP以控制斩波放大器201。在一个实施例中,可以直接使用斩波调制信号FCHP作为采保控制信号VHS以控制采样保持电路601的采样频率与采样时刻。在其他实施例中,还可以使用其他信号控制控制斩波放大器201和采样保持电路601。0044导通信号产生电路801包括第一比较器COM1,其第一输入端耦接至采样保持电路601的输出端,其第二输入端接收反馈信号VFB,其输出端提供导通信号ONSET。在图8所示的实施例中,电阻RF1和RF2组成采样电路以采样输出电压VOUT并提供反馈信号VFB。在其他实施例中,反馈信号VFB还可以反映DCDC转换器80的负载电流I。
34、OUT。0045关断信号产生电路802,在其输出端提供关断信号OFFSET。关断信号产生电路802可以基于多种信号产生各种关断信号OFFSET,例如直接提供一个恒定脉宽例如对应恒定导通时间或者恒定关断时间的脉冲信号,再例如基于参考电压与反应功率开关M1电流的信号的比较结果提供一个脉冲信号。在恒定导通时间或者恒定关断时间控制中,关断信号产生电路802可以基于参考信号和三角波信号的比较结果产生关断信号OFFSET,还可以基于输入电压VIN或者输出电压VOUT与三角波信号的比较结果产生关断信号OFFSET。在一个特别的实施例中,关断信号产生电路802包括比较器COM2,比较器COM2具有第一输入端、。
35、第二输入端和输出端,基于关断阈值OFFTH和电流感测信号RFLTI的比较结果在输出端提供关断信号OFFSET。其中,电流感测信号RFLTI由电流感测电路804提供,关断阈值OFFTH由关断阈值产生电路805提供。0046电流感测电路804,具有输入端和输出端,其输入端耦接至主开关管M1的一端,基于主开关M1的电流IM1产生电流感测信号RFLTI。在一个实施例中,电流感测电路804检说明书CN104065266A6/7页10测主开关管M1的电流IM1,将电流IM1放大或者缩小,然后选择性地将放大后的电流信号转换为电压信号以作为电流感测信号RFLTI。在另外一个实施例中,关断阈值产生电路804还可。
36、以基于开关管M1的电压第一端电压、第二端电压或者两端电压之差模拟、虚拟或者拟合功率开关M1的电流IM1的变化,以产生与电流IM1成正比的电压信号或者电流信号作为电流感测信号RFLTI。当主开关管M1导通时,电感L上的电流IM1等于电感电流IL。为此,可以通过检测电感电流IL获取主开关M1的电流IM1,并且这种等同方式不超过本发明的保护范围。0047逻辑电路,具有第一输入端、第二输入端和输出端,基于导通信号ONSET和关断信号OFFSET在输出端提供开关信号CTRL。在一个实施例中,逻辑电路803包括RS触发器RS1,具有第一输入端S以接收导通信号ONSET、第二输入端R以接收关断信号OFFSE。
37、T和输出端Q,基于导通信号ONSET和关断信号OFFSET在输出端Q提供开关信号CTRL。0048图9示出根据本发明实施例的DCDC转换器80运行过程中的波形图。在某一时刻,当反馈店里呀VFB低于采保电压VHOD时,导通信号产生电路101的输出的导通信号ONSET由低电平转换为高电平,逻辑电路803输出的开关信号CTRL由低电平转换为高电平以开启功率开关M1。功率开关M1开启后,功率开关的电流IM1持续增大,电流感测信号RFLTI亦随之增大,当电流感测信号RFLTI增大到关断阈值信号OFFSET时,功率开关M1关闭。关断阈值产生电路805比较开关信号CTRL的频率与时钟信号CLK的设定频率FQ。
38、REF之差,通过调整关断阈值OFFTH使开关信号CTRL的频率实质上等于设定频率FQREF。图9中,功率开关M1截止阶段,电流感测信号RFLTI可以缓慢降低,如图9中虚线表示,也可以迅速降低。0049在一个实施例中,关断阈值产生电路805,具有输入端和输出端,基于开关信号CTRL的频率和设定频率FQREF调整关断阈值OFFTH,使开关信号CTRL的频率实质上等于设定频率FQREF。关断阈值产生电路805包括一个锁相环PLL,该PLL具有第一输入端以接收控制信号CTRL,第一输入端以接收参考时钟信号CLK,基于控制信号CTRL和参考时钟信号CLK频率之差,在输出端提供关断阈值OFFTH。0050。
39、图10示出根据本发明实施例的关断阈值产生电路805的电路图。关断阈值产生电路805包括第一至第四电流源I1I4、第一电容C1、第一开关S1、第二开关S2、第二电容C2、第三开关S3、第四开关S4、比较器COM3和逻辑电路8051。第一电容C1,具有第一端和第二端,其第二端耦接至地电势GND。第一开关S1,具有第一端、第二端和控制端,其第一端通过第一电流源I1耦接至第一电压V1,其第二端耦接至第一电容C1的第一端。第二开关S2,具有第一端、第二端和控制端,其第一端耦接第一电容C1的第一端,其第二端耦接至地电势GND。第二电容C2,具有第一端和第二端,其第二端耦接至地电势GND。第三开关S3,具有。
40、第一端、第二端和控制端,其第一端通过第二电流源I2耦接至第二电压V2,其第二端耦接第二电容C2的第一端,其中第二电压V2可以等于第一电压V1。第四开关S4,具有第一端、第二端和控制端,具第一端耦接第一电容C1的第一端,其第二端通过第三电流源I3耦接至地电势GND。比较器COM3,具有第一输入端、第二输入端和输出端,其第一输入端耦接至第一电容C1的第一端,其第二端接收第二参考信号VREF2。逻辑电路8051,具有第一输入端、第二输入端、第一输出端和第二输出端,其第一输入端耦接至比较器COM3的输出端,其第二输入端耦接接收开关信号CTRL,其输出端提供多个控制信号以控制第一至第四开关说明书CN10。
41、4065266A107/7页11S1S4的导通和关断。0051在一个实施例中,第二逻辑电路8051包括RS触发器,具有第一输入端S以接收开关信号CTRL、第二输入端R以接收比较器COM3的输出信号、以及输出端Q。逻辑电路8051还可以选择性地包括脉冲触发单元8052,具有输入端与输出端,输入端接收开关信号CTRL,基于开关信号的上升沿或者下降沿在输出端提供脉冲信号PULSE,其输出端耦接至RS触发器的第一输入端S。0052一些实施例中,关断阈值产生电路805还可以包括钳位电路CLAMP,钳位电路可以将VC2的最大电压限制在一钳位电压值VCLAP。采用钳位电路CLAMP后,轻负载下,负载电流变化。
42、时,关断阈值产生电路405基于开关信号CTRL的频率和设定频率FQREF调整关断阈值OFFTH,使开关信号CTRL的频率实质上等于设定频率FQREF。重负载下,关断阈值OFFTH被钳位,系统将提高开关信号CTRL的频率以提供足够的负载电流。0053尽管本发明已经结合其具体示例性实施方式进行了描述,很显然的是,多种备选、修改和变形对于本领域技术人员是显而易见的。由此,在此阐明的本发明的示例性实施方式是示意性的而并非限制性。可以在不脱离本发明的精神和范围的情况下作出修改。0054在本公开内容中所使用的量词“一个”、“一种”等不排除复数。文中的“第一”、“第二”等仅表示在实施例的描述中出现的先后顺序。
43、,以便于区分类似部件。“第一”、“第二”在权利要求书中的出现仅为了便于对权利要求的快速理解而不是为了对其进行限制。权利要求书中的任何附图标记都不应解释为对范围的限制。说明书CN104065266A111/8页12图1说明书附图CN104065266A122/8页13图2说明书附图CN104065266A133/8页14图3图4说明书附图CN104065266A144/8页15图5说明书附图CN104065266A155/8页16图6说明书附图CN104065266A166/8页17图7说明书附图CN104065266A177/8页18图8说明书附图CN104065266A188/8页19图9图10说明书附图CN104065266A19。