一种适用于异步SAR ADC的时序转换及数据锁存电路技术领域
本发明涉及一种适用于异步SAR ADC的时序转换及数据锁存电路,属于模数转换
器电路领域。
背景技术
对于高速SAR ADC(逐次逼近寄存器型模数转换器),时序转换和数据锁存电路是
相当重要的模块,直接关系到整体的转换速度及DAC(数模转换器)建立,进而影响到ADC的
功能和性能,同时也是SAR ADC中消耗功耗的主要模块之一。传统结构是采用两路D触发器,
一路用来产生移动猜1,实现移位逻辑控制;一路用来同步锁存此时比较器的输出。而改进
结构中一路采用TSPC(单相时钟)实现移动猜1功能,一路用D触发器链进行数据同步锁存。
改进的结构中TSPC虽然面积和功耗小于传统结构,但仍然有较大的功率和面积消耗。因此,
设计一种适用于异步高速SAR ADC的时序转换及数据锁存电路是十分必要的。
发明内容
发明目的:为了克服现有技术中存在的不足,本发明提供一种适用于异步SAR ADC
的时序转换及数据锁存电路,同时实现时序转换和数据寄存这两种功能,结构简单,所需面
积及消耗功率较小,具有高速、低功耗、工作可靠的特点。
技术方案:为实现上述目的,本发明采用的技术方案为:
一种适用于异步SAR ADC的时序转换及数据锁存电路,包括本位控制信号产生单
元、本位数据锁存单元和下位使能信号产生单元;其中,所述本位控制信号产生单元的第一
输出端及第二输出端分别与本位数据锁存单元的第一输入端、第二输入端相接;本位数据
锁存单元的第一输出端及第二输出端输出本级锁存信号作为整体电路的锁存输出,其第三
输出端接下位使能信号产生单元的第一输入端;下位使能信号产生单元的输出端输出下位
使能信号作为整体电路的使能输出。
优选的,所述本位控制信号产生单元包括第一与门AND1及第一反相器INV1;电路
的具体结构为:
第一与门AND1的两个输入端分别接本级使能信号Con和复位控制信号EN,其输出
端为本位控制信号产生单元的第一输出端Contr,且与第一反相器INV1的输入端相连;第一
反相器INV1的输出端为本位控制信号产生单元的第二输出端Contr’。
优选的,所述本位数据锁存单元包括第一NMOS管NM1、第二NMOS管NM2、第三NMOS管
NM3、第四NMOS管NM4、第五NMOS管NM5、第六NMOS管NM6、第七NMOS管NM7、第八NMOS管NM8、第
一PMOS管PM1、第二PMOS管PM2、第三PMOS管PM3、第四PMOS管PM4、第五PMOS管PM5、第六PMOS
管PM6及第二与门AND2;电路的具体结构为:
第一NMOS管NM1的源极接地,其栅极接本位控制信号产生单元的第二输出端
Contr’,其漏极为本位数据锁存单元的第一输出端b;第二NMOS管NM2的源极接地,其栅极接
本位控制信号产生单元的第二输出端Contr’,其漏极为本位数据锁存单元的第二输出端
b1;第一PMOS管PM1的源极接直流电平VDD,其栅极接第四PMOS管PM4的栅极a1,其漏极接第
一NMOS管NM1的漏极;第二PMOS管PM2的源极接直流电平VDD,其栅极接第三PMOS管PM3的栅
极a,其漏极接第二NMOS管NM2的漏极;第三PMOS管PM3的源极接直流电平VDD,其栅极a接第
四PMOS管PM4的漏极,其漏极接第三NMOS管NM3的漏极;第四PMOS管PM4的源极接直流电平
VDD,其栅极a1接第三PMOS管PM3的漏极,其漏极接第四NMOS管NM4的漏极;第五PMOS管PM5的
源极接直流电平VDD,其栅极接本位控制信号产生单元的第一输出端Contr,其漏极接第一
PMOS管PM1的栅极;第六PMOS管PM6的源极接直流电平VDD,其栅极接本位控制信号产生单元
的第一输出端Contr,其漏极接第二PMOS管PM2的栅极;
第三NMOS管NM3的源极接第五NMOS管NM5的漏极,其栅极接本位控制信号产生单元
的第一输出端Contr;第四NMOS管NM4的源极接第六NMOS管NM6的漏极,其栅极接本位控制信
号产生单元的第一输出端Contr;第五NMOS管NM5的源极接第七NMOS管NM7的漏极,其栅极接
SAR ADC中比较器的Q输出端;第六NMOS管NM6的源极接第八NMOS管NM8的漏极,其栅极接比
较器的QB输出端;第七NMOS管NM7的源极接地,其栅极接第八NMOS管NM8的栅极;第八NMOS管
NM8的源极接地,其栅极接第二与门AND2的输出端;第二与门AND2的两个输入端分别接第三
PMOS管PM3的栅极a及第四PMOS管PM4的栅极a1,其输出端为本位数据锁存单元的第三输出
端。
优选的,所述下位使能信号产生单元包括第七PMOS管PM7、第八PMOS管PM8、第九
NMOS管NM9、第二反相器INV2及第三反相器INV3;电路的具体结构为:
第七PMOS管PM7的源极接直流电平VDD,其栅极接本位数据锁存单元的第三输出
端,其漏极接第八PMOS管PM8的源极;第八PMOS管PM8的栅极接比较完成控制信号COMP,其漏
极接第九NMOS管NM9的漏极;第九NMOS管NM9的源极接地,其栅极接本位数据锁存单元的第
三输出端;第二反相器INV2的输入端接第九NMOS管NM9的漏极,其输出端接第三反相器INV3
的输入端;第三反相器INV3的输出端为下位使能信号产生单元的输出端,输出下一级使能
信号Con1。
有益效果:本发明提供的一种适用于异步SAR ADC的时序转换及数据锁存电路,相
对于现有技术,具有以下效果:1、相比于传统及改进结构,本发明电路结构简单,显著降低
了电路面积及功率消耗;2、在实现时序转换的同时实现数据快速锁存,节省DAC建立时间,
且同步复位,给采样节省了一个比较周期的时间,适用于高速SAR ADC;3、通过时序设计使
时序转换、数据锁存与比较器的环振时钟保持一致,防止一位比较结果被多位锁存输出,增
加了电路工作的可靠性。
附图说明
图1为本发明一种适用于异步SAR ADC的时序转换及数据锁存电路的总体结构框
图;
图2为本发明一种适用于异步SAR ADC的时序转换及数据锁存电路的优选电路结
构图;
图3为本发明一种适用于异步SAR ADC的时序转换及数据锁存电路实施例中各个
单元输入、输出端的时序转换波形图。
具体实施方式
下面结合附图对本发明作更进一步的说明。
如图1所示为一种适用于异步SAR ADC的时序转换及数据锁存电路,包括本位控制
信号产生单元1、本位数据锁存单元2和下位使能信号产生单元3;其中,所述本位控制信号
产生单元1的第一输出端及第二输出端分别与本位数据锁存单元2的第一输入端、第二输入
端相接;本位数据锁存单元2的第一输出端及第二输出端输出本级锁存信号作为整体电路
的锁存输出,其第三输出端接下位使能信号产生单元3的第一输入端;下位使能信号产生单
元3的输出端输出下位使能信号作为整体电路的使能输出。
如图2所示,所述本位控制信号产生单元1包括第一与门AND1及第一反相器INV1;
电路的具体结构为:
第一与门AND1的两个输入端分别接本级使能信号Con和复位控制信号EN,其输出
端为本位控制信号产生单元1的第一输出端Contr,且与第一反相器INV1的输入端相连;第
一反相器INV1的输出端为本位控制信号产生单元1的第二输出端Contr’。
所述本位数据锁存单元2包括第一NMOS管NM1、第二NMOS管NM2、第三NMOS管NM3、第
四NMOS管NM4、第五NMOS管NM5、第六NMOS管NM6、第七NMOS管NM7、第八NMOS管NM8、第一PMOS
管PM1、第二PMOS管PM2、第三PMOS管PM3、第四PMOS管PM4、第五PMOS管PM5、第六PMOS管PM6及
第二与门AND2;电路的具体结构为:
第一NMOS管NM1的源极接地,其栅极接本位控制信号产生单元1的第二输出端
Contr’,其漏极为本位数据锁存单元2的第一输出端b;第二NMOS管NM2的源极接地,其栅极
接本位控制信号产生单元1的第二输出端Contr’,其漏极为本位数据锁存单元2的第二输出
端b1;
第一PMOS管PM1的源极接直流电平VDD,其栅极接第四PMOS管PM4的栅极a1,其漏极
接第一NMOS管NM1的漏极;第二PMOS管PM2的源极接直流电平VDD,其栅极接第三PMOS管PM3
的栅极a,其漏极接第二NMOS管NM2的漏极;第三PMOS管PM3的源极接直流电平VDD,其栅极a
接第四PMOS管PM4的漏极,其漏极接第三NMOS管NM3的漏极;第四PMOS管PM4的源极接直流电
平VDD,其栅极a1接第三PMOS管PM3的漏极,其漏极接第四NMOS管NM4的漏极;第五PMOS管PM5
的源极接直流电平VDD,其栅极接本位控制信号产生单元1的第一输出端Contr,其漏极接第
一PMOS管PM1的栅极;第六PMOS管PM6的源极接直流电平VDD,其栅极接本位控制信号产生单
元1的第一输出端Contr,其漏极接第二PMOS管PM2的栅极;
第三NMOS管NM3的源极接第五NMOS管NM5的漏极,其栅极接本位控制信号产生单元
1的第一输出端Contr;第四NMOS管NM4的源极接第六NMOS管NM6的漏极,其栅极接本位控制
信号产生单元1的第一输出端Contr;第五NMOS管NM5的源极接第七NMOS管NM7的漏极,其栅
极接SAR ADC中比较器的Q输出端;第六NMOS管NM6的源极接第八NMOS管NM8的漏极,其栅极
接比较器的QB输出端;第七NMOS管NM7的源极接地,其栅极接第八NMOS管NM8的栅极;第八
NMOS管NM8的源极接地,其栅极接第二与门AND2的输出端;第二与门AND2的两个输入端分别
接第三PMOS管PM3的栅极a及第四PMOS管PM4的栅极a1,其输出端为本位数据锁存单元2的第
三输出端。
所述下位使能信号产生单元3包括第七PMOS管PM7、第八PMOS管PM8、第九NMOS管
NM9、第二反相器INV2及第三反相器INV3;电路的具体结构为:
第七PMOS管PM7的源极接直流电平VDD,其栅极接本位数据锁存单元2的第三输出
端,其漏极接第八PMOS管PM8的源极;第八PMOS管PM8的栅极接比较完成控制信号COMP,其漏
极接第九NMOS管NM9的漏极;第九NMOS管NM9的源极接地,其栅极接本位数据锁存单元2的第
三输出端;第二反相器INV2的输入端接第九NMOS管NM9的漏极,其输出端接第三反相器INV3
的输入端;第三反相器INV3的输出端为下位使能信号产生单元3的输出端,输出下一级使能
信号Con1。
下面论述本发明一种适用于异步SAR ADC的时序转换及数据锁存电路的工作原
理:
首先,解释上述信号定义如下:Con表示上一级逻辑转换及数据锁存单元的输出,
为本级使能信号,高电平有效;EN为复位控制信号,低电平有效,正常的时序转换过程中保
持为高电平;Q和QB代表比较器的输出,复位状态为低电平,根据比较器的比较结果其中一
个变为高电平;COMP为比较器比较完成信号,复位值为高电平,比较完成后变成低电平。
初始状态EN信号为高电平,Con信号为低电平,本位控制信号Contr信号为低电平,
第五PMOS管PM5及第六PMOS管PM6导通,给a和a1两个节点充电,两个节点为高电平,同时第
三NMOS管NM3、第四NMOS管NM4关断,第一NMOS管NM1、第二NMOS管NM2导通,电路中不存在直
流通路,b与b1初始电平为低电平。
当EN信号为高电平,Con信号由低电平变为高电平,Contr信号变为高电平,第五
PMOS管PM5及第六PMOS管PM6关断,第三NMOS管NM3及第四NMOS管NM4导通,第一NMOS管NM1及
第二NMOS管NM2关断,第七NMOS管NM7及第八NMOS管NM8导通。当比较器的输出Q或者QB中的
一个变为高电平之后,第三PMOS管PM3、第四PMOS管PM4组成的正反馈锁存结构迅速反应。假
设Q变为高电平,那么节点a锁存为高电平,a1为低电平,经过第二与门,输出为低电平,第七
NMOS管NM7及第八NMOS管NM8关断,直流通路被关断,a和a1节点电平锁存,此时第一PMOS管
PM1导通,节点b被充电到VDD,与Q端输出结果一致,比较器的结果即被正确锁存。由于此时
第七NMOS管NM7及第八NMOS管NM8均处于关断状态,即使Q和QB的电平以后再发生变化也不
会对a及a1点电位产生影响,锁存的本位比较结果也不会对应发生变化。a和a1点电平锁存
之后,意味着本位的锁存已经完成,可以进行下一位的锁存,但是如果此时下一位使能,那
么当Q和QB仍旧处于一个为高电平一个为低电平的工作状态而没有复位的时,下一位的锁
存则会锁存本位的输出,造成一位输出被多位锁存的错误出现。加入COMP信号后,COMP复位
值为高电平,当此次的比较没有复位时第八PMOS管PM8关断,与门的输出不会传递到后一
级,只有当Q和QB变为均为低的复位状态时,COMP变为低电平,此时a和a1经过第二与门,在
经过第七PMOS管PM7和第九NMOS管NM9组成的反相器,得到高电平的使能信号,在经过第二
反相器,第三反相器即得到最终的输出。
当复位信号EN由高电平变为低电平之后,本位的全局控制信号Contr变为低电平,
a和a1节点复位,b和b1节点也被复位,下级使能信号变为低电平的复位电平。
如图3所示为本发明各个单元输入、输出端的时序转换波形图,仿真表明各个工艺
角下从Q/QB跳变到得到锁存结果,所需要的时间均小于200ps,并且由于本发明中结构均为
动态电路,所需功耗极小。
以上所述仅是本发明的优选实施方式,应当指出:对于本技术领域的普通技术人
员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应
视为本发明的保护范围。