《开关电源.pdf》由会员分享,可在线阅读,更多相关《开关电源.pdf(21页珍藏版)》请在专利查询网上搜索。
1、10申请公布号CN104124870A43申请公布日20141029CN104124870A21申请号201410391272922申请日20140808H02M3/15520060171申请人华为技术有限公司地址518129广东省深圳市龙岗区坂田华为总部办公楼72发明人唐样洋王新入张臣雄74专利代理机构北京同立钧成知识产权代理有限公司11205代理人刘芳54发明名称开关电源57摘要本发明实施例提供的开关电源,无需额外添加RC滤波器,能在提高输出电压完整性的同时做到快速响应。包括开关电路、功率输出电路、反馈电路、滞后比较器、基准电路以及开关驱动电路,功率输出电路包括电感和电容,反馈电路包括第一。
2、运算放大器;电感第一端与开关电路第一端以及反馈电路第一输入连接,电容第一端与电感第二端以及反馈电路第二输入端连接,电容第二端与开关电路第二端连接;电感的第一端的第一电压与电容第一端的第二电压通过第一运算放大器完成加权相加,并将加权相加的结果和基准电路的输出作为滞后比较器的输入,滞后比较器输出比较结果用于使开关驱动电路控制开关电路的开通与关断。本发明实施例用于提高开关电源的实用性。51INTCL权利要求书3页说明书11页附图6页19中华人民共和国国家知识产权局12发明专利申请权利要求书3页说明书11页附图6页10申请公布号CN104124870ACN104124870A1/3页21一种开关电源,。
3、其特征在于,包括开关电路、功率输出电路、反馈电路、滞后比较器、基准电路以及开关驱动电路,其中,所述功率输出电路包括电感和电容;所述反馈电路包括第一运算放大器;所述电感的第一端与所述开关电路的第一端连接,所述电感的第二端与所述电容的第一端连接,所述电容的第二端与所述开关电路的第二端连接;所述反馈电路的第一输入端与所述电感的第一端连接,所述反馈电路的第二输入端与所述电容的第一端连接,以使所述电感的第一端的第一电压与所述电容第一端的第二电压通过所述第一运算放大器进行加权相加,并将加权相加的结果作为所述反馈电路输出端的输出;所述反馈电路的输出端与所述滞后比较器的第一输入端连接,所述基准电路的输出端与所。
4、述滞后比较器的第二输入端连接,所述滞后比较器输出比较的结果用于使所述开关驱动电路控制所述开关电路的开通与关断。2根据权利要求1所述的开关电源,其特征在于,所述反馈电路还包括第一电阻、第二电阻;所述第一电阻的第一端与所述电感的第一端连接,所述第一电阻的第二端与所述第一运算放大器的同相输入端连接,用于使所述第一运算放大器获取所述第一电压在所述第一电阻上分压后得到的第三电压;所述第二电阻的第一端与所述电容的第一端连接,所述第二电阻的第二端与所述第一运算放大器的同相输入端连接,用于使所述第一运算放大器获取所述第二电压在所述第二电压在所述第二电阻上分压后得到的第四电压;所述第一运算放大器的反相输入端与所。
5、述电容的第二端连接,所述第一运算放大器的输出端与所述滞后比较器的第一输入端连接,用于使所述第一运算放大器将所述第三电压与第四电压相加后得到的第五电压进行放大后输出至所述滞后比较器的第一输入端;所述滞后比较器的第二输入端与所述基准电路的输出端连接。3根据权利要求2所述的开关电源,其特征在于,所述反馈电路还包括第二运算放大器,所述第二运算放大器的同相输入端与所述电感的第一端连接,所述第二运算放大器的反相输入端与所述电容的第二端连接,所述第二运算放大器的输出端与所述第一电阻的第一端连接,用于使所述第二运算放大器放大所述第一电压。4根据权利要求2或3所述的开关电源,其特征在于,所述滞后比较器包括模拟滞。
6、后比较器,所述模拟滞后比较器包括第三运算放大器与第三电阻,所述第三电阻的第一端与所述第三运算放大器的同相输入端连接,所述第三电阻的第二端与所述第三运算放大器的输出端连接,其中,所述第三运算放大器的反相输入端与所述第一运算放大器的输出端连接,所述第三运算放大器的同相输入端与所述基准电路输出端连接,所述第三运算放大器的输出端与所述开关驱动电路的输入端连接,所述基准电路的输出端输出基准电压。5根据权利要求2或3所述的开关电源,其特征在于,所述滞后比较器包括数字滞后比较器,所述数字滞后比较器包括压控振荡器VCO、数字比较器以及显示查找表LUT,所述压控振荡器VCO的输入端与所述第一运算放大器的输出端连。
7、接,所述压控振荡器VCO的输出端与所述数字比较器的第一输入端连接,所述基准电路的输出端与所述数权利要求书CN104124870A2/3页3字比较器的第二输入端连接,所述显示查找表LUT的输出与所述数字比较器的第三输入端连接,其中,所述压控振荡器VCO的输入端与所述第一运算放大器的输出端连接,所述数字比较器的第二输入端与所述基准电路输出端连接,所述数字比较器的输出端与所述开关驱动电路的输入端连接,所述基准电路的输出端输出基准频率。6根据权利要求1至5任一所述的开关电源,其特征在于,所述开关电路包括第一开关元件、第二开关元件以及输入端电源;所述第一开关元件的第一端与所述输入端电源的正极连接,所述第。
8、一开关元件的第二端与所述第二开关元件的第一端连接,所述第二开关元件的第二端与所述输入端电源的负极连接;所述第一开关元件的第二端与所述电感的第一端连接,所述第二开关元件的第二端所述电容的第二端连接;所述开关驱动电路用于控制所述第一开关元件以及所述第二开关元件的开通与关断。7根据权利要求6所述的开关电源,其特征在于,所述第一开关元件为PMOS晶体管,所述第二开关元件为NMOS晶体管;所述PMOS晶体管的源极S与所述输入端电源的正极连接,所述PMOS晶体管的漏极D与所述NMOS晶体管源极S连接,所述PMOS晶体管的栅极G与所述开关驱动电路的第一输出端连接,所述PMOS晶体管的漏极D与所述电感的第一端。
9、连接,所述NMOS晶体管的漏极D与所述输入端电源的负极连接,所述NMOS晶体管的栅极G与所述开关驱动电路的第二输出端连接,所述NMOS晶体管的漏极D与所述电容的第二端连接。8根据权利要求6所述的开关电源,其特征在于,所述第一开关元件为PMOS晶体管,所述第二开关元件为NPN型三极管;所述PMOS晶体管的源极S与所述输入端电源的正极连接,所述PMOS晶体管的漏极D与所述NPN型三极管的集电极连接,所述PMOS晶体管的栅极G与所述开关驱动电路的第一输出端连接,所述PMOS晶体管的漏极D与所述电感的第一端连接,所述NPN型三极管的发射极与所述输入端电源的负极连接,所述NPN型三极管的基极与所述开关驱。
10、动电路的第二输出端连接,所述NPN型三极管的发射极与所述电容的第二端连接。9根据权利要求6所述的开关电源,其特征在于,所述第一开关元件为PNP型三极管,所述第二开关元件为NPN型三极管;所述PNP型三极管的集电极与所述输入端电源的正极连接,所述PNP型三极管的发射极与所述NPN型三极管的集电极连接,所述PNP型三极管的基极与所述开关驱动电路的第一输出端连接,所述PNP型三极管的发射极与所述电感的第一端连接,所述NPN型三极管的发射极与所述输入端电源的负极连接,所述NPN型三极管的基极与所述开关驱动电路的第二输出端连接,所述NPN型三极管的发射极与所述电容的第二端连接。10根据权利要求6所述的开。
11、关电源,其特征在于,所述第一开关元件为PNP型三极管,所述第二开关元件为NMOS晶体管;所述PNP型三极管的集电极与所述输入端电源的正极连接,所述PNP型三极管的发射极与所述NMOS晶体管的源极S连接,所述PNP型三极管的基极与所述开关驱动电路的第一输出端连接,所述PNP型三极管的发射极与所述电感的第一端连接,所述NMOS晶体管的漏极D与所述输入端电源的负极连接,所述NMOS晶体管的栅极G与所述开关驱动电路的第二权利要求书CN104124870A3/3页4输出端连接,所述NMOS晶体管的漏极D与所述电容的第二端连接。权利要求书CN104124870A1/11页5开关电源技术领域0001本发明实。
12、施例涉及电源领域,尤其涉及一种开关电源。背景技术0002伴随着半导体工艺节点的持续缩小,芯片的单位面积内元件密度迅速上升,芯片集成性,能源效率,以及电源完整性POWERINTEGRITY,PI制约着现今电源的设计发展。尤其是电源的PI,决定着负载模块的功能性、逻辑性以及功耗。电源的低PI即纹波大、尖刺脉冲多等直接会给整个系统带来沉重负担,不但影响系统响应速度及正确性,还会增加整个系统的能量损耗。现如今,滞后类开关电源HYSTERETICBUCKDCDCCONVERTER成为芯片集成电路中应用很广泛的一类电源。滞后类开关电源采用滞后比较器作为控制开关电路开通或关断的主要组成部分。0003传统的滞。
13、后类开关电源在实际使用当中,开关频率的控制仅与输出有关系,但是电感两端的变化无法体现在对开关元件的控制之上,也就是说,传统的滞后类开关电源无法做到快速响应。另一类改进的滞后类开关电源利用额外增加RC滤波器来将功率输出网络的电感与电容解耦,可以提高电源的开关频率,但是由于电源的芯片面积非常有限而芯片集成度却越来越高,因此在滞后类开关电源中添加额外的电容会给实际实现带来很大的障碍,降低了开关电源的实用性,并且,如果输出端负载有跳变的话,由于额外添加的RC滤波器将电感与功率输出网络解耦,容易产生自震荡现象。也即输出端负载的跳变无法体现在反馈电路中,从而无法将跳变信息加入到滞后比较器中,无法响应输出端。
14、负载的跳变。发明内容0004本发明实施例提供的开关电源,在提高输出电压完整性的同时可以避免发生自震荡现象,能够做到快速响应,且不需要额外添加RC滤波器,有效提高了实用性。0005第一方面,本发明实施例提供一种开关电源,所述开关电源包括开关电路、功率输出电路、反馈电路、滞后比较器、基准电路以及开关驱动电路,其中,所述功率输出电路包括电感和电容;所述反馈电路包括第一运算放大器;0006所述电感的第一端与所述开关电路的第一端连接,所述电感的第二端与所述电容的第一端连接,所述电容的第二端与所述开关电路的第二端连接;0007所述反馈电路的第一输入端与所述电感的第一端连接,所述反馈电路的第二输入端与所述电。
15、容的第一端连接,以使所述电感的第一端的第一电压与所述电容第一端的第二电压通过所述第一运算放大器进行加权相加,并将加权相加的结果作为所述反馈电路输出端的输出;0008所述反馈电路的输出端与所述滞后比较器的第一输入端连接,所述基准电路的输出端与所述滞后比较器的第二输入端连接,所述滞后比较器输出比较的结果用于使所述开关驱动电路控制所述开关电路的开通与关断。0009结合第一方面,在第一种可能的实现方式中,所述反馈电路还包括第一电阻、第说明书CN104124870A2/11页6二电阻;0010所述第一电阻的第一端与所述电感的第一端连接,所述第一电阻的第二端与所述第一运算放大器的同相输入端连接,用于使所述。
16、第一运算放大器获取所述第一电压在所述第一电阻上分压后得到的第三电压;0011所述第二电阻的第一端与所述电容的第一端连接,所述第二电阻的第二端与所述第一运算放大器的同相输入端连接,用于使所述第一运算放大器获取所述第二电压在所述第二电压在所述第二电阻上分压后得到的第四电压;0012所述第一运算放大器的反相输入端与所述电容的第二端连接,所述第一运算放大器的输出端与所述滞后比较器的第一输入端连接,用于使所述第一运算放大器将所述第三电压与第四电压相加后得到的第五电压进行放大后输出至所述滞后比较器的第一输入端;0013所述滞后比较器的第二输入端与所述基准电路的输出端连接。0014结合第一方面的第一种可能的。
17、实现方式,在第二种可能的实现方式中,所述反馈电路还包括0015第二运算放大器,所述第二运算放大器的同相输入端与所述电感的第一端连接,所述第二运算放大器的反相输入端与所述电容的第二端连接,所述第二运算放大器的输出端与所述第一电阻的第一端连接,用于使所述第二运算放大器放大所述第一电压。0016结合第一方面的第一种或者第二种可能的实现方式,在第三种可能的实现方式中,所述滞后比较器包括0017模拟滞后比较器,所述模拟滞后比较器包括第三运算放大器与第三电阻,所述第三电阻的第一端与所述第三运算放大器的同相输入端连接,所述第三电阻的第二端与所述第三运算放大器的输出端连接,其中,所述第三运算放大器的反相输入端。
18、与所述第一运算放大器的输出端连接,所述第三运算放大器的同相输入端与所述基准电路输出端连接,所述第三运算放大器的输出端与所述开关驱动电路的输入端连接,所述基准电路的输出端输出基准电压。0018结合第一方面的第一种或者第二种可能的实现方式,在第四种可能的实现方式中,所述滞后比较器包括0019数字滞后比较器,所述数字滞后比较器包括压控振荡器VCO、数字比较器以及显示查找表LUT,所述压控振荡器VCO的输入端与所述第一运算放大器的输出端连接,所述压控振荡器VCO的输出端与所述数字比较器的第一输入端连接,所述基准电路的输出端与所述数字比较器的第二输入端连接,所述显示查找表LUT的输出与所述数字比较器的第。
19、三输入端连接,其中,所述压控振荡器VCO的输入端与所述第一运算放大器的输出端连接,所述数字比较器的第二输入端与所述基准电路输出端连接,所述数字比较器的输出端与所述开关驱动电路的输入端连接,所述基准电路的输出端输出基准频率。0020结合第一方面至第一方面的第四种可能的实现方式中的任一可能的实现方式,在第五种可能的实现方式中,所述开关电路包括0021第一开关元件、第二开关元件以及输入端电源;0022所述第一开关元件的第一端与所述输入端电源的正极连接,所述第一开关元件的第二端与所述第二开关元件的第一端连接,所述第二开关元件的第二端与所述输入端电源说明书CN104124870A3/11页7的负极连接;。
20、0023所述第一开关元件的第二端与所述电感的第一端连接,所述第二开关元件的第二端所述电容的第二端连接;0024所述开关驱动电路用于控制所述第一开关元件以及所述第二开关元件的开通与关断。0025结合第一方面的第五种可能的实现方式,在第六种可能的实现方式中,所述第一开关元件为PMOS晶体管,所述第二开关元件为NMOS晶体管;0026所述PMOS晶体管的源极S与所述输入端电源的正极连接,所述PMOS晶体管的漏极D与所述NMOS晶体管源极S连接,所述PMOS晶体管的栅极G与所述开关驱动电路的第一输出端连接,所述PMOS晶体管的漏极D与所述电感的第一端连接,所述NMOS晶体管的漏极D与所述输入端电源的负。
21、极连接,所述NMOS晶体管的栅极G与所述开关驱动电路的第二输出端连接,所述NMOS晶体管的漏极D与所述电容的第二端连接。0027结合第一方面的第第五种可能的实现方式,在第七种可能的实现方式中,所述第一开关元件为PMOS晶体管,所述第二开关元件为NPN型三极管;0028所述PMOS晶体管的源极S与所述输入端电源的正极连接,所述PMOS晶体管的漏极D与所述NPN型三极管的集电极连接,所述PMOS晶体管的栅极G与所述开关驱动电路的第一输出端连接,所述PMOS晶体管的漏极D与所述电感的第一端连接,所述NPN型三极管的发射极与所述输入端电源的负极连接,所述NPN型三极管的基极与所述开关驱动电路的第二输出。
22、端连接,所述NPN型三极管的发射极与所述电容的第二端连接。0029结合第一方面的第第五种可能的实现方式,在第八种可能的实现方式中,所述第一开关元件为PNP型三极管,所述第二开关元件为NPN型三极管;0030所述PNP型三极管的集电极与所述输入端电源的正极连接,所述PNP型三极管的发射极与所述NPN型三极管的集电极连接,所述PNP型三极管的基极与所述开关驱动电路的第一输出端连接,所述PNP型三极管的发射极与所述电感的第一端连接,所述NPN型三极管的发射极与所述输入端电源的负极连接,所述NPN型三极管的基极与所述开关驱动电路的第二输出端连接,所述NPN型三极管的发射极与所述电容的第二端连接。003。
23、1结合第一方面的第第五种可能的实现方式,在第九种可能的实现方式中,所述第一开关元件为PNP型三极管,所述第二开关元件为NMOS晶体管;0032所述PNP型三极管的集电极与所述输入端电源的正极连接,所述PNP型三极管的发射极与所述NMOS晶体管的源极S连接,所述PNP型三极管的基极与所述开关驱动电路的第一输出端连接,所述PNP型三极管的发射极与所述电感的第一端连接,所述NMOS晶体管的漏极D与所述输入端电源的负极连接,所述NMOS晶体管的栅极G与所述开关驱动电路的第二输出端连接,所述NMOS晶体管的漏极D与所述电容的第二端连接。0033本发明实施例提供的开关电源,包括开关电路、功率输出电路、反馈。
24、电路、滞后比较器、基准电路以及开关驱动电路,其中,所述功率输出电路包括电感和电容;所述反馈电路包括第一运算放大器;所述电感的第一端与所述开关电路的第一端连接,所述电感的第二端与所述电容的第一端连接,所述电容的第二端与所述开关电路的第二端连接;所述反馈电路的第一输入端与所述电感的第一端连接,所述反馈电路的第二输入端与所述电容的第一端连接,以使所述电感的第一端的第一电压与所述电容第一端的第二电压通过所述说明书CN104124870A4/11页8第一运算放大器进行加权相加,并将加权相加的结果作为所述反馈电路输出端的输出;所述反馈电路的输出端与所述滞后比较器的第一输入端连接,所述基准电路的输出端与所述。
25、滞后比较器的第二输入端连接,所述滞后比较器输出比较的结果用于使所述开关驱动电路控制所述开关电路的开通与关断。在提高输出电压完整性的同时可以避免发生自震荡现象,能够做到快速响应,且不需要额外添加RC滤波器,有效提高了实用性。附图说明0034为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。0035图1为现有的滞后类开关电源的电路结构图;0036图2为现有的改进型滞后类开关电源的电路结构图;00。
26、37图3为本发明实施例提供的开关电源的电路的结构框图;0038图4为本发明实施例提供的开关电源的反馈电路的电路结构图一;0039图5为本发明实施例提供的开关电源的反馈电路的电路结构图二;0040图6为本发明实施例提供的开关电源的滞后比较器的电路结构图一;0041图7为本发明实施例提供的开关电源的滞后比较器的电路结构图二;0042图8为本发明实施例提供的开关电源的开关电路的电路的结构框图;0043图9为本发明实施例提供的开关电源的开关电路的电路结构图一;0044图10为本发明实施例提供的开关电源的开关电路的电路结构图二;0045图11为本发明实施例提供的开关电源的开关电路的电路结构图三;0046。
27、图12为本发明实施例提供的开关电源的开关电路的电路结构图四;0047图13为本发明实施例提供的开关电源的电路结构图一;0048图14为本发明实施例提供的开关电源电路结构图二。具体实施方式0049为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。0050为了使本领域技术人员能够更清楚地理解本发明实施例提供的技术方案,在介绍本发明实施例提供的开关电。
28、源前,先对现有的滞后类开关电源的结构和原理做简单介绍以便本领域技术人员能够更详细理解本发明实施例提供的开关电源。0051一般的,传统滞后类开关电源的实现电路如图1所示,其中,开关电路由输入端电源VI、P沟道金属氧化物半导体场效应MOS晶体管POSITIVECHANNELMETALOXIDESEMICONDUCTOR,PMOS晶体管以及N沟道金属氧化物半导体场效应晶体管NEGATIVECHANNELMETALOXIDESEMICONDUCTOR,NMOS晶体管组成,功率输出电路由储能元件电感L和输出端的电容C组成,反馈电路从电容C的输出端通过R3和R4输出反馈电压VFB,滞后说明书CN10412。
29、4870A5/11页9比较器由运算放大器以及跨接在运算放大器同相输入端与输出端之间的电阻R2与组成,滞后比较器的同相输入端输入的是参考电压VREF经电阻R1后的分压,滞后比较器的反相输入端输入的是VFB,通过调节电阻R1和电阻R2的大小可以控制滞后比较器的窗口大小,滞后比较器的输出作为开关驱动电路的输入,开关驱动电路的输出用于控制开关元件PMOS晶体管和NMOS晶体管的开通和关断。其中,电阻R包括输出端负载的电阻以及电容C和电感L的等效电阻。0052如图2所示是现有的一种改进的滞后类开关电源,主要改进点在于电感L两端引入了一个由电阻RC和电容CC组成的RC滤波器。通过该滤波器可以将电感L与输出。
30、端的电容解耦。这样一来,通过采集该滤波器中的电容CC一端的电压输出来采集电容C输出端电压的变化。0053结合图1和图2对滞后类开关电源的工作原理简述如下0054滞后类开关电源工作时,由开关驱动电路对PMOS晶体管和NMOS晶体管的通断状态进行控制,具体的,包括第一状态PMOS晶体管开通时NMOS晶体管关断,第二状态PMOS晶体管关断时NMOS管开通;0055第一状态下,PMOS晶体管在开关驱动电路的控制下工作在开通状态同时NMOS晶体管在开关驱动电路的控制下工作在关断状态,VI电压经PMOS晶体管的源极S、漏极D、储能电感L和电容C构成回路,充电电流不但在电容C两端建立直流电压,而且在储能电感。
31、L上产生左正、右负的电动势,电容C两端获得的直流电压为负载供电;0056第二状态下,PMOS晶体管在开关驱动电路的控制下工作在关断状态同时NMOS晶体管在开关驱动电路的控制下工作在开通状态,由于储能电感L中的电流不能突变,因此,电感L通过自感产生右正、左负的脉冲电压。于是,电感L右端正的电压电容CNMOS晶体管电感L左端构成放电回路,放电电流继续在电容C两端建立直流电压,电容C两端获得的直流电压为负载供电。0057如图1所示的传统滞后类开关电源,在不考虑功率输出网络的电容C充放电过程、开关元件及开关驱动电路带来的延迟,其开关频率可以由公式1式来表达,00580059其中,D为占空比,DVO/V。
32、I,VI为输入端电压,VO为电容C两端输出的电压,H为滞后比较器的滞后窗口值,HVIR4/R3R4,L为电感的电感值,FSW为开关频率,R为输出端的等效电阻,由公式1可以看出,其中开关频率的控制仅与输出有关系,但是电感两端的变化无法体现在对开关元件的控制之上。也就是说,该传统的滞后类开关电源无法做到快速响应。0060如图2所示的改进型滞后类开关电源,额外增加RC滤波器来将电感的变化值与输出端的电容解耦,在不考虑功率输出网络的电容C充放电过程开关元件及开关驱动电路带来的延迟,其开关频率可以由公式2来表达,00610062其中,D为占空比,DVO/VI,VI为输入端电压,VO为电容C两端输出的电压。
33、,H为说明书CN104124870A6/11页10滞后比较器的滞后窗口值,HVIR4/R3R4,L为电感的电感值,FSW为开关频率,RC为额外增加的RC滤波器中的电阻,CC为额外增加的RC滤波器中的电容,由公式2可以看出,其开关频率与RCCC成反比,只要RCCC足够小,就可以有效提高开关频率。虽然改进型滞后类开关电源的实现方案有效地解决了之前所提及的无法感知电感两端的变化,从而无法实现对输出电压的快速响应的问题,但是在实际设计滞后类开关电源芯片时,添加额外的电容CC会给实际实现带来很大的障碍,会增加芯片面积,不能满足设计时对芯片面积的要求,降低了开关电源的实用性。并且,如果输出端负载有跳变的话。
34、,由于额外添加的RC滤波器将电感与功率输出网络解耦,容易产生自震荡现象。也即输出端负载的跳变无法体现在反馈电路中,从而无法将跳变信息加入到滞后比较器中,无法响应输出端负载的跳变。0063下面通过具体的实施例,对本发明的实施例提供的开关电源进行详细说明,如图3所示,该开关电源包括0064开关电路、功率输出电路、反馈电路、滞后比较器、基准电路以及开关驱动电路,其中,功率输出电路包括电感和电容;反馈电路包括第一运算放大器;0065电感的第一端与开关电路的第一端连接,电感的第二端与电容的第一端连接,电容的第二端与开关电路的第二端连接;0066反馈电路的第一输入端与电感的第一端连接,反馈电路的第二输入端。
35、与电容的第一端连接,以使电感的第一端的第一电压与电容第一端的第二电压通过第一运算放大器进行加权相加,并将加权相加的结果作为反馈电路输出端的输出;0067反馈电路的输出端与滞后比较器的第一输入端连接,基准电路的输出端与滞后比较器的第二输入端连接,滞后比较器输出比较的结果用于使开关驱动电路控制开关电路的开通与关断。0068需要说明的是,在图3所示的开关电源中,反馈电路中的第一运算放大器对采集的电感第一端的第一电压以及电容第一端的第二电压进行加权相加后再作为滞后比较器的输入,相较于图2中的现有的滞后类开关电源,本发明实施例中的反馈电路在获取反馈电压时无需增加电容元件,又因为电容元件一般体积比较大,因。
36、此,本发明实施例提供的滞后类开关电源可以在不增加额外电容的情况下提高开关频率。0069可选的,如图4所示,反馈电路还包括0070第一电阻、第二电阻;0071第一电阻的第一端与电感的第一端连接,第一电阻的第二端与第一运算放大器的同相输入端连接,用于使第一运算放大器获取第一电压在第一电阻上分压后得到的第三电压;0072第二电阻的第一端与电容的第一端连接,第二电阻的第二端与第一运算放大器的同相输入端连接,用于使第一运算放大器获取第二电压在第二电压在第二电阻上分压后得到的第四电压;0073第一运算放大器的反相输入端与电容的第二端连接,第一运算放大器的输出端与滞后比较器的第一输入端连接,用于使第一运算放。
37、大器将第三电压与第四电压相加后得到的第五电压进行放大后输出至滞后比较器的第一输入端;0074滞后比较器的第二输入端与基准电路的输出端连接。0075对于图4需要说明的是,开关电路的第一端和第二端与图3中所示相同,第一电阻说明书CN104124870A107/11页11的第一端作为反馈电路的第一输入端,第二电阻的第一端作为反馈电路的第二输入端;第一运算放大器的输出端作为反馈电路的输出端与滞后比较器的第一输入端连接。0076示例性的,图4所示的滞后类开关电源,由第一电阻R1、第二电阻R2、第一运算放大器组成反馈电路。从电感第一端和电容第一端采集的电压信号分别通过R1和R2,以电流模式一并输入至第一运。
38、算放大器的正极,这时候可以通过调配R1和R2阻值大小来实现对电感第一端和电容第一端的电压值的加权相加。0077可选的,如图5所示,反馈电路还包括0078第二运算放大器,第二运算放大器的同相输入端与电感的第一端连接,第二运算放大器的反相输入端与电容的第二端连接,第二运算放大器的输出端与第一电阻的第一端连接,用于使第二运算放大器放大第一电压。0079对于图5需要说明的是,开关电路的第一端和第二端与图3中所示相同;第一运算放大器的同相输入端作为反馈电路的第一输入端,第二电阻的第一端作为反馈电路的第二输入端;滞后比较器的第一输入与滞后比较器的第二输入端与图4中所示相同。0080示例性的,图5所示的滞后。
39、类开关电源,由第一电阻R1、第二电阻R2、第一运算放大器以及第二运算放大器组成反馈电路。从电感第一端采集的电压信号经过第二运算放大器、R1和第一运算放大器以及从电容第一端采集的电压信号经过R2以电流模式一并输入至第一运算放大器的正极,这时候可以通过调配R1和R2阻值大小来实现对电感第一端和电容第一端的电压值的加权相加。0081可选的,如图6所示,滞后比较器包括0082模拟滞后比较器,模拟滞后比较器包括第三运算放大器与第三电阻,第三电阻的第一端与第三运算放大器的同相输入端连接,第三电阻的第二端与第三运算放大器的输出端连接,其中,第三运算放大器的反相输入端与第一运算放大器的输出端连接,第三运算放大。
40、器的同相输入端与基准电路输出端连接,第三运算放大器的输出端与开关驱动电路的输入端连接,基准电路的输出端输出基准电压。0083对于图6需要说明的是,开关电路的第一端和第二端与图3中所示相同;反馈电路的第一输入端和反馈电路的第二输入端与图5中所示相同;第三运算放大器的反相输入端作为滞后比较器的第一输入端,第三运算放大器的反相输入端作为滞后比较器的第二输入端。0084还需说明的是,本发明实施例中的滞后比较器可以用模拟电路来实现,具体的,如图6所示,使用第三运算放大器以及跨接在第三运算放大器的同相输入端与输出端之间的第三电阻实现滞后比较器。0085值得指出的是,本发明实施例中的反馈电路的第一运算放大器。
41、和第二运算放大器可以集成在一个运算放大器的芯片中,另外第三运算放大器也可以和第一运算放大器以及第二运算放大器集成在一个芯片中,这样,可以有效降低本发明实施例提供的开关电源在实际实现时的芯片面积。0086可选的,如图7所示,滞后比较器还包括0087数字滞后比较器,数字滞后比较器包括压控振荡器VCO、数字比较器以及显示查找表LUT,压控振荡器VCO的输入端与第一运算放大器的输出端连接,压控振荡器VCO的输出端与数字比较器的第一输入端连接,基准电路的输出端与数字比较器的第二输入端连说明书CN104124870A118/11页12接,显示查找表LUT的输出与数字比较器的第三输入端连接,其中,压控振荡器。
42、VCO的输入端与第一运算放大器的输出端连接,数字比较器的第二输入端与基准电路输出端连接,数字比较器的输出端与开关驱动电路的输入端连接,基准电路的输出端输出基准频率。0088对于图7需要说明的是,开关电路的第一端和第二端与图3中所示相同;反馈电路的第一输入端和反馈电路的第二输入端与图5中所示相同;压控振荡器VCO的输入端作为滞后比较器的第一输入端,数字比较器的第二输入端作为滞后比较器的第二输入端。0089还需说明的是,本发明实施例中的滞后比较器也可以用数字电路来实现,第一运算放大器输出的反馈电压VFB不会直接给到滞后比较器,而是先通过压控振荡器VCO,而VCO输出的则是反馈电压VFB相对应的频率。
43、信号FFB,也即是将VFB转化为相应的FFB,之后,数字比较器通过对VCO的输出FFB与基准电路输出的基准频率FREF进行比较,将结果输出至开关驱动电路。数字比较器和查找表LOOKUPTABLE,LUT来完成对输入的基准频率FREF和反馈频率FFB比较,且滞后比较器的滞后窗口值也由LUT中的具体值来体现。值得一提的是,数字比较器实现简单,只要工作时钟确定之后,即通过LUT中存储的滞后窗口值对基准频率FREF和反馈频率FFB进行比较。0090可选的,如图8所示,开关电路包括0091第一开关元件、第二开关元件以及输入端电源;0092第一开关元件的第一端与输入端电源的正极连接,第一开关元件的第二端与。
44、第二开关元件的第一端连接,第二开关元件的第二端与输入端电源的负极连接;0093第一开关元件的第二端与电感的第一端连接,第二开关元件的第二端电容的第二端连接;0094开关驱动电路用于控制第一开关元件以及第二开关元件的开通与关断。0095对于图8需要说明的是,第一开关元件的第二端作为开关电路的第一端,第二开关元件的和第二端作为开关电路的第二端;反馈电路的第一输入端和反馈电路的第二输入端与图3中所示相同;滞后比较器的第一输入端和滞后比较器的第二输入端与图3中所示相同。0096还需说明的是,本发明实施例中的滞后类开关电源的开关电路可以采用本领域内通用的实现方式,即图8中所示的方式。0097可选的,如图。
45、9所示,第一开关元件为PMOS晶体管,第二开关元件为NMOS晶体管;0098PMOS晶体管的源极S与输入端电源的正极连接,PMOS晶体管的漏极D与NMOS晶体管源极S连接,PMOS晶体管的栅极G与开关驱动电路的第一输出端连接,PMOS晶体管的漏极D与电感的第一端连接,NMOS晶体管的漏极D与输入端电源的负极连接,NMOS晶体管的栅极G与开关驱动电路的第二输出端连接,NMOS晶体管的漏极D与电容的第二端连接。0099对于图9需要说明的是,PMOS晶体管的漏极D作为开关电路的第一端,NMOS晶体管的漏极D作为开关电路的第二端;反馈电路的第一输入端和反馈电路的第二输入端与图3中所示相同;滞后比较器的。
46、第一输入端和滞后比较器的第二输入端与图3中所示相同。0100可选的,如图10所示,第一开关元件为PMOS晶体管,第二开关元件为NPN型三极管;0101PMOS晶体管的源极S与输入端电源的正极连接,PMOS晶体管的漏极D与NPN型三极管的集电极连接,PMOS晶体管的栅极G与开关驱动电路的第一输出端连接,PMOS晶体管说明书CN104124870A129/11页13的漏极D与电感的第一端连接,NPN型三极管的发射极与输入端电源的负极连接,NPN型三极管的基极与开关驱动电路的第二输出端连接,NPN型三极管的发射极与电容的第二端连接。0102对于图10需要说明的是,PMOS晶体管的漏极D作为开关电路的。
47、第一端,NPN型三极管的发射极作为开关电路的第二端;反馈电路的第一输入端和反馈电路的第二输入端与图3中所示相同;滞后比较器的第一输入端和滞后比较器的第二输入端与图3中所示相同。0103可选的,如图11所示,第一开关元件为PNP型三极管,第二开关元件为NPN型三极管;0104PNP型三极管的集电极与输入端电源的正极连接,PNP型三极管的发射极与NPN型三极管的集电极连接,PNP型三极管的基极与开关驱动电路的第一输出端连接,PNP型三极管的发射极与电感的第一端连接,NPN型三极管的发射极与输入端电源的负极连接,NPN型三极管的基极与开关驱动电路的第二输出端连接,NPN型三极管的发射极与电容的第二端。
48、连接。0105对于图11需要说明的是,PNP型三极管的发射极作为开关电路的第一端,NPN型三极管的发射极作为开关电路的第二端;反馈电路的第一输入端和反馈电路的第二输入端与图3中所示相同;滞后比较器的第一输入端和滞后比较器的第二输入端与图3中所示相同。0106可选的,如图12所示,第一开关元件为PNP型三极管,第二开关元件为NMOS晶体管;0107PNP型三极管的集电极与输入端电源的正极连接,PNP型三极管的发射极与NMOS晶体管的源极S连接,PNP型三极管的基极与开关驱动电路的第一输出端连接,PNP型三极管的发射极与电感的第一端连接,NMOS晶体管的漏极D与输入端电源的负极连接,NMOS晶体管。
49、的栅极G与开关驱动电路的第二输出端连接,NMOS晶体管的漏极D与电容的第二端连接。0108对于图12需要说明的是,PNP型三极管的发射极作为开关电路的第一端,NMOS晶体管的漏极D作为开关电路的第二端;反馈电路的第一输入端和反馈电路的第二输入端与图3中所示相同;滞后比较器的第一输入端和滞后比较器的第二输入端与图3中所示相同。0109还需说明的是,对于上述四种情况,本领域的普通技术人员可以在本发明实施例提供的内容下实现,这里不做赘述。0110为了使本领域技术人员能够更详细的理解本发明实施例提供的开关电源,下面给出更详细的实现方式,例如图13和图14所示。0111对于图13需要说明的是,开关电路的第一端和开关电路的第二端与图9中所示相同;反馈电路的第一输入端和反馈电路的第二输入端与图5中所示相同;滞后比较器的第一输入端和滞后比较器的第二输入端与图6中所示相同。0112对于图14需要说明的是,开关电路的第一端和开关电路的第二端与图9中所示相同;反馈电路的第一输入端和反馈电路的第二输入端与图5中所示相同;滞后比较器的第一输入端和滞后比较器的第二输入端与图7中所示相同。0113还需说明的是,在不考虑功率输出网络的电容C充放电时间、开关驱动电路的时延以及开关元件开启及关断的时延的情况下,对于图13或图14所示的滞后类开关电源,其开关频率可以由公式3来表示说明书CN10412487。