直接位于多晶硅结构上方的标准单元金属结构.pdf

上传人:Y0****01 文档编号:471161 上传时间:2018-02-18 格式:PDF 页数:16 大小:1.41MB
返回 下载 相关 举报
摘要
申请专利号:

CN201410182965.7

申请日:

2014.04.30

公开号:

CN104134658A

公开日:

2014.11.05

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):H01L 27/02申请日:20140430|||公开

IPC分类号:

H01L27/02

主分类号:

H01L27/02

申请人:

台湾积体电路制造股份有限公司

发明人:

谢尚志; 庄惠中; 江庭玮; 陈俊甫; 曾祥仁

地址:

中国台湾新竹

优先权:

2013.05.02 US 61/818,694; 2013.08.30 US 14/015,924

专利代理机构:

北京德恒律治知识产权代理有限公司 11409

代理人:

章社杲;孙征

PDF下载: PDF下载
内容摘要

本发明公开的一种半导体结构包括第一有源区结构、环绕第一有源区结构的隔离结构、第一多晶硅结构、第一金属结构以及第二金属结构。第一多晶硅结构位于第一有源区结构上方。第一金属结构直接位于第一有源区结构的第一部分上方。第二金属结构直接位于第一多晶硅结构的一部分上方且与所述第一多晶硅结构的所述一部分相接触以及与第一金属结构相接触。本发明还公开了直接位于多晶硅结构上方的标准单元金属结构。

权利要求书

1.  一种可用于制造标准单元的布局设计,包括:
第一有源区布局图案,与形成所述标准单元的第一有源区相关联,隔离区至少位于所述第一有源区布局图案的外部;
第一多晶硅布局图案,与形成所述标准单元的第一多晶硅结构相关联,所述第一多晶硅布局图案配置为与所述第一有源区布局图案重叠;
第一金属布局图案,与形成所述标准单元的第一金属结构相关联,所述第一金属布局图案配置为与所述第一有源区布局图案重叠;以及
第二金属布局图案,与形成所述标准单元的第二金属结构相关联,所述第二金属布局图案配置为与所述第一多晶硅布局图案和所述第一金属布局图案重叠。

2.
  根据权利要求1所述的布局设计,其中,所述第二金属布局图案还配置为与所述第一有源区布局图案和所述隔离区重叠。

3.
  根据权利要求2所述的布局设计,其中,所述第二金属布局图案沿着所述第一有源区布局图案的沟道宽度方向水平地延伸到所述第一有源区布局图案之外。

4.
  根据权利要求2所述的布局设计,其中,所述第二金属布局图案沿着所述第一有源区布局图案的沟道长度方向水平地延伸到所述第一有源区布局图案之外。

5.
  一种半导体结构,包括:
第一有源区结构;
隔离结构,环绕所述第一有源区结构;
第一多晶硅结构,位于所述第一有源区结构上方;
第一金属结构,直接位于所述第一有源区结构的第一部分上方;以及
第二金属结构,直接位于所述第一多晶硅结构的一部分上方且与所述第一多晶硅结构的所述第一部分相接触以及与所述第一金属结构相接触。

6.
  根据权利要求5所述的半导体结构,其中,所述第二金属结构还直接位于所述第一有源区结构的第二部分上方和所述隔离结构的一部分上 方。

7.
  一种集成电路设计系统,包括:
非暂时性存储介质,所述非暂时性存储介质用标准单元的布局设计编码,所述布局设计包括:
第一有源区布局图案,与形成所述标准单元的第一有源区相关联,隔离区至少位于所述第一有源区布局图案的外部;
第一多晶硅布局图案,与形成所述标准单元的第一多晶硅结构相关联,所述第一多晶硅布局图案配置为与所述第一有源区布局图案重叠;
第一金属布局图案,与形成所述标准单元的第一金属结构相关联,所述第一金属布局图案配置为与所述第一有源区布局图案重叠;以及
第二金属布局图案,与形成所述标准单元的第二金属结构相关联,所述第二金属布局图案配置为与所述第一多晶硅布局图案和所述第一金属布局图案重叠;以及
硬件处理器,与所述非暂时性存储介质通信连接且配置为执行基于原电路设计和所述标准单元的所述布局设计产生集成电路布局的一组指令。

8.
  一种产生可用于制造标准单元的布局设计的方法,包括:
产生与形成所述标准单元的有源区相关联的有源区布局图案,隔离区至少位于所述有源区布局图案的外部;
产生与形成所述标准单元的多晶硅结构相关联的多晶硅布局图案,所述多晶硅布局图案配置为与所述有源区布局图案重叠;
产生与形成所述标准单元的第一金属结构相关联的第一金属布局图案,所述第一金属布局图案配置为与所述有源区布局图案重叠;以及
产生与形成所述标准单元的第二金属结构相关联的第二金属布局图案,所述第二金属布局图案配置为与所述多晶硅布局图案和所述第一金属布局图案重叠。

9.
  根据权利要求8所述的方法,其中,产生所述第二金属布局图案以所述第二金属布局图案与所述有源区布局图案和所述隔离区重叠的方式进行。

10.
  根据权利要求8所述的方法,还包括:
进行设计规则检查,以确定是否存在与所述第二金属布局图案相关联的设计违规;以及
通过将所述第二金属布局图案移动到或进一步移动到所述隔离区来解决所述设计违规。

说明书

直接位于多晶硅结构上方的标准单元金属结构
要求优先权
本申请要求于2013年5月2日提交的美国临时专利申请第61/818,694号的优先权,其全部内容结合于此作为参考。
相关申请
本申请涉及代理案号为T5057-883U(TSMC2013-0379,标题为“Standard Cell Having Cell Height being Non-integral Multiple of Nominal Minimum Pitch”)和T5057-884U(TSMC2013-0380,标题为“Standard Cells for Predetermined Function Having Different Types of Layout”)的共同未决的专利申请,二者的全部内容结合于此作为参考。
技术领域
本发明涉及半导体技术领域,更具体地,涉及直接位于多晶硅结构上方的标准单元金属结构。
背景技术
在集成电路的设计中,使用具有预定功能的标准单元。将标准单元的预设计布局保存在单元库中。当设计一种集成电路时,从单元库中检索出标准单元的预设计布局且将其放置在集成电路布局上的一个或多个期望位置处。然后进行布线,以用金属线(metal track)将标准单元相互连接。此后,集成电路布局用于通过使用预定的半导体制造工艺来制造集成电路。
发明内容
为了解决现有技术中所存在的问题,根据本发明的一个方面,提供了一种可用于制造标准单元的布局设计,包括:
第一有源区布局图案,与形成所述标准单元的第一有源区相关联,隔离区至少位于所述第一有源区布局图案的外部;
第一多晶硅布局图案,与形成所述标准单元的第一多晶硅结构相关联,所述第一多晶硅布局图案配置为与所述第一有源区布局图案重叠;
第一金属布局图案,与形成所述标准单元的第一金属结构相关联,所述第一金属布局图案配置为与所述第一有源区布局图案重叠;以及
第二金属布局图案,与形成所述标准单元的第二金属结构相关联,所述第二金属布局图案配置为与所述第一多晶硅布局图案和所述第一金属布局图案重叠。
在可选实施例中,所述第二金属布局图案还配置为与所述第一有源区布局图案和所述隔离区重叠。
在可选实施例中,所述第二金属布局图案沿着所述第一有源区布局图案的沟道宽度方向水平地延伸到所述第一有源区布局图案之外。
在可选实施例中,所述第二金属布局图案沿着所述第一有源区布局图案的沟道长度方向水平地延伸到所述第一有源区布局图案之外。
在可选实施例中,所述布局设计还包括:第二有源区布局图案,与形成所述标准单元的第二有源区相关联,所述隔离区也位于所述第二有源区布局图案的外部,所述第一有源区布局图案限定了P型晶体管区,且所述第二有源区布局图案限定了N型晶体管区,以及所述第一多晶硅布局图案位于所述第二有源区布局图案上方。
在可选实施例中,所述布局设计还包括:第三金属布局图案,与形成所述标准单元的第三金属结构相关联,所述第三金属布局图案配置为与所述第一多晶硅布局图案和所述第二金属布局图案重叠。
在可选实施例中,所述布局设计还包括:第二多晶硅布局图案,与形成所述标准单元的第二多晶硅结构相关联,所述第二多晶硅布局图案配置为与所述第一有源区布局图案重叠;以及,第三金属布局图案,与形成所述标准单元的第三金属结构相关联,所述第三金属布局图案配置为与所述第二多晶硅布局图案重叠,且根据预定的间隔规则,所述第二金属布局图案和所述第三金属布局图案被水平分隔开。
根据本发明的另一方面,还提供了一种半导体结构,包括:
第一有源区结构;
隔离结构,环绕所述第一有源区结构;
第一多晶硅结构,位于所述第一有源区结构上方;
第一金属结构,直接位于所述第一有源区结构的第一部分上方;以及
第二金属结构,直接位于所述第一多晶硅结构的一部分上方且与所述第一多晶硅结构的所述第一部分相接触以及与所述第一金属结构相接触。
在可选实施例中,所述第二金属结构还直接位于所述第一有源区结构的第二部分上方和所述隔离结构的一部分上方。
在可选实施例中,所述第二金属结构沿着所述第一有源区结构的沟道宽度方向水平地延伸到所述第一有源区结构之外。
在可选实施例中,所述第二金属结构沿着所述第一有源区结构的沟道长度方向水平地延伸到所述第一有源区结构之外。
在可选实施例中,所述第一有源区结构包括鳍结构。
在可选实施例中,所述半导体结构还包括:第二有源区结构,被所述隔离结构环绕,所述第一有源区结构构成P型晶体管的一部分,且所述第二有源区结构构成N型晶体管的一部分,以及所述多晶硅结构位于所述第二有源区上方。
在可选实施例中,所述半导体结构还包括:第三金属结构,直接位于所述第一多晶硅结构上方且与所述第一多晶硅结构相接触以及与所述第二金属结构相接触。
在可选实施例中,所述半导体结构还包括:第二多晶硅结构,位于所述第一有源区结构上方;以及,第三金属结构,直接位于所述第二多晶硅结构上方且与所述第二多晶硅结构相接触,以及所述第二金属结构和所述第三金属结构根据预定的间隔规则被水平分隔开。
根据本发明的又一方面,还提供了一种集成电路设计系统,包括:
非暂时性存储介质,所述非暂时性存储介质用标准单元的布局设计编码,所述布局设计包括:
第一有源区布局图案,与形成所述标准单元的第一有源区相关联, 隔离区至少位于所述第一有源区布局图案的外部;
第一多晶硅布局图案,与形成所述标准单元的第一多晶硅结构相关联,所述第一多晶硅布局图案配置为与所述第一有源区布局图案重叠;
第一金属布局图案,与形成所述标准单元的第一金属结构相关联,所述第一金属布局图案配置为与所述第一有源区布局图案重叠;以及
第二金属布局图案,与形成所述标准单元的第二金属结构相关联,所述第二金属布局图案配置为与所述第一多晶硅布局图案和所述第一金属布局图案重叠;以及
硬件处理器,与所述非暂时性存储介质通信连接且配置为执行基于原电路设计和所述标准单元的所述布局设计产生集成电路布局的一组指令。
在可选实施例中,所述第二金属布局图案还配置为与所述第一有源区布局图案和所述隔离区重叠。
在可选实施例中,在所述非暂时性存储介质中编码的所述标准单元的布局设计还包括:第二有源区布局图案,与形成所述标准单元的第二有源区相关联,所述隔离区也位于所述有第二源区布局图案的外部,所述第一有源区布局图案位于P型晶体管区内,且所述第二有源区布局图案位于N型晶体管区内,以及所述第一多晶硅布局图案位于所述第二有源区布局图案上方。
在可选实施例中,在所述非暂时性存储介质中编码的所述标准单元的布局设计还包括:第三金属布局图案,与形成所述标准单元的第三金属结构相关联,所述第三金属布局图案配置为与所述第一多晶硅布局图案和所述第二金属布局图案重叠。
在可选实施例中,在所述非暂时性存储介质中编码的所述标准单元的布局设计还包括:第二多晶硅布局图案,与形成所述标准单元的第二多晶硅结构相关联,所述第二多晶硅布局图案配置为与所述第一有源区布局图案重叠;以及,第三金属布局图案,与形成所述标准单元的第三金属结构相关联,所述第三金属布局图案配置为与所述第二多晶硅布局图案重叠,以及所述第二金属布局图案和所述第三金属布局图案根据预定的间隔规则被水平分隔开。
根据本发明的再一方面,还提供了一种产生可用于制造标准单元的布局设计的方法,包括:
产生与形成所述标准单元的有源区相关联的有源区布局图案,隔离区至少位于所述有源区布局图案的外部;
产生与形成所述标准单元的多晶硅结构相关联的多晶硅布局图案,所述多晶硅布局图案配置为与所述有源区布局图案重叠;
产生与形成所述标准单元的第一金属结构相关联的第一金属布局图案,所述第一金属布局图案配置为与所述有源区布局图案重叠;以及
产生与形成所述标准单元的第二金属结构相关联的第二金属布局图案,所述第二金属布局图案配置为与所述多晶硅布局图案和所述第一金属布局图案重叠。
在可选实施例中,产生所述第二金属布局图案以所述第二金属布局图案与所述有源区布局图案和所述隔离区重叠的方式进行。
在可选实施例中,所述方法还包括:进行设计规则检查,以确定是否存在与所述第二金属布局图案相关联的设计违规;以及,通过将所述第二金属布局图案移动到或进一步移动到所述隔离区来解决所述设计违规。
附图说明
通过附图中的实例,但不限于这些实例,示出了一个或多个实施例,其中,在通篇描述中具有相同参考标号的元件表示相同的元件。
图1示出了根据一个或多个实施例的标准单元的布局示意图。
图2A示出了根据一个或多个实施例的根据图1示出的布局制造的半导体结构沿着基准线A获得的截面图。
图2B示出了根据一个或多个实施例的根据图1示出的布局制造的半导体结构沿着基准线B获得的截面图。
图3示出了根据一个或多个实施例的标准单元的另一个布局示意图。
图4示出了根据一个或多个实施例的标准单元的另一个布局示意图。
图5示出了根据一个或多个实施例的集成电路设计系统的功能框图。
图6示出了根据一个或多个实施例的产生布局设计的方法流程图。
具体实施方式
应该理解,以下公开提供了一个或多个不同的实施例或实例,用于实现本发明的不同特征。以下将描述组件和布置的特定实例以简化本发明。当然,这些仅是实例并且不旨在限制本发明。根据工业中的标准实践,附图中的各个部件未按比例绘制并且仅仅用于说明的目的。
此外,在此可以使用诸如“下面的”、“上面的”、“水平的”、“垂直的”、“在…上面”、“在…下面”、“向上的”、“向下的”、“顶部的”、“底部的”、“左边的”、“右边的”等空间关系术语及其派生词(如,“水平地”、“向下地”、“向上地”等),以便于描述本发明中的一个部件与另一部件的关系。空间关系术语旨在包括包含这些部件的器件的不同方位。
图1是根据一个或多个实施例的标准单元100的布局示意图。不是标准单元100的所有布局图案都示出图1中。并且,本领域技术人员会理解,使用布局图案准备一组掩模,该组掩模依次可用于制造集成电路中的标准单元。
标准单元100的布局包括第一有源区布局图案102,第二有源区布局图案104,多晶硅布局图案112、114、116和118,第一类型的金属布局图案121、122、123、126、127和128,以及第二类型的金属布局图案132和134。有源区布局图案102和104与形成标准单元100的有源区结构相关。隔离区142至少位于有源区布局图案102和104的外部。在一些实施例中,因为有源区102和104与隔离区142在几何学上相互排斥,所以,有时候,有源区也称为氧化层定义(OD)区。在一些实施例中,有源区布局图案102限定P型晶体管区,且有源布局图案104限定N型晶体管区。
多晶硅布局图案112、114、116和118与形成标准单元100的相应的多晶硅结构有关联。金属布局图案121、122、123、126、127和128与形成相应的第一类型的金属结构有关。在一些应用中,第一类型的金属结构也称为氧化层定义区上方的金属零层(“M0OD”或“MD”)结构。金属布局图案121、122、123、126、127和128与有源区布局图案102和104重叠。在一些应用中,最后得到的M0OD金属结构(基于金属布局图案121、 122、123、126、127和128)可用作标准单元100的一个或多个晶体管的源极/漏极电极。金属布局图案132和134与形成相应的第二类型的金属结构相关联。在一些应用中,第二类型的金属结构也称为多晶硅上方的金属零层(“M0PO”或“MP”)结构。
如图1所示,多晶硅布局图案112、114、116和118配置为与有源区布局图案102和104重叠。在一些实施例中,多晶硅布局图案112和114与形成标准单元100的栅电极相关联,且多晶硅布局图案116和118与沿着对应于有源区布局图案102和104的有源区结构的边缘形成多晶硅结构相关联。在一些应用中,基于多晶硅布局图案116和118而最后得到的多晶硅结构也称为氧化层定义边缘上多晶硅(PODE)结构。在一些实施例中,PODE结构不构成标准单元100的一个或多个晶体管的任何功能性部件。
对应于金属布局图案132的M0PO结构可用于将由多晶硅布局图案112产生的多晶硅结构电连接至M0PO结构(基于金属布局图案132)上方的通孔插塞。金属布局图案134配置为与多晶硅布局图案114和金属布局图案122和123重叠。因此,对应于金属布局图案134的M0PO结构可用于电连接M0OD结构(基于金属布局图案122和123)和由多晶硅布局图案114产生的多晶硅结构。在一些实施例中,金属布局图案134仅与金属图案122和123中的一个重叠。在一些实施例中,金属布局图案134与金属图案121、122和123以及多晶硅布局图案112、114、116和118中的一个或多个重叠。
在图1示出的实施例中,金属布局图案134与有源区布局图案102和隔离区142重叠。并且,如图1所示,金属布局图案134沿着有源区布局图案102的沟道宽度方向W水平延伸出有源区布局图案102。在一些实施例中,金属布局图案134沿着有源区布局图案102的沟道长度方向L水平延伸出有源区布局图案102。
在一些实施例中,布局图案132和134用于制造标准单元100的M0PO结构。与用于制造标准单元的预定制造工艺相关联的一组预定设计规则控制着制造M0PO结构的布局图案132和134之间的距离D,和/或布局图案的总面积或图案面积密度。在一些实施例中,该组预定设计规则没有与将 用于M0PO结构的布局图案134设置为横跨有源区布局图案102或104和隔离区142之间的边界相背的规则。
鉴于图1示出的布局示意图,所得到的基于图1的布局图案制造的标准单元100会具有有源区结构(基于布局图案102和104),环绕有源区结构的隔离结构,有源区结构上方的多晶硅结构(基于布局图案112、114、116和118),直接位于有源区结构(基于布局图案102)的一部分的上方的M0OD金属结构(基于布局图案122或123),以及直接位于多晶硅结构(基于布局图案114)的一部分上方且与所述多晶硅结构的所述部分接触以及与M0OD金属结构相接触的M0PO金属结构。在一些实施例中,M0PO金属结构不高于M0OD金属结构,因此,M0OD金属结构也与对应的M0PO金属结构的侧壁相接触。例如,基于布局图案134的M0PO金属结构与基于布局图案122的M0OD金属结构的侧壁在对应于基准线134a的位置处相接触,且基于布局图案134的M0PO金属结构与基于布局图案123的M0OD金属结构的侧壁在对应于基准线134b的位置处相接触。
图2A和图2B进一步示出了最后得到的标准单元的物理结构。
图2A示出了根据一个或多个实施例的根据图1示出的布局100制造的半导体结构150沿着基准线A获得的截面图。半导体结构150包括衬底160、衬底上方的有源区结构162、环绕有源区结构的隔离结构164、和直接位于有源区结构和隔离结构上方的M0OD金属结构166。
在一些实施例中,衬底160包括元素半导体、化合物半导体、合金半导体、或其组合。元素半导体的实例包括但不限于硅和锗。化合物半导体的实例包括但不限于碳化硅、砷化镓、磷化镓、磷化铟、砷化铟和锑化铟。合金半导体的实例包括但不限于,SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP和GaInAsP。在一些实施例中,也使用包括III族、IV族和V族元素的其他半导体材料。在一个或多个实施例中,衬底160包括绝缘体上半导体(SOI)、掺杂外延层、梯度半导体层和/或具有一个半导体层(如,Si)覆盖另一不同类型的半导体层(如,Ge)的堆叠半导体结构。在一些实施例中,衬底160包括P型掺杂衬底。P掺杂衬底中的P型掺杂物的实例包括但不限于硼、镓和铟。
如图1和图2A所示,对应于布局图案102的有源区结构162包括诸如图2A中的三个鳍的多鳍结构。在图2A所示的实施例中,有源区结构162包括鳍162a、162b和162c,和隔离区162d和162e。在一些实施例中,鳍162a、162b和162c由与衬底160大致相同的材料制成。在一些实施例中,为了形成P型晶体管,鳍162a、162b和162c是N型掺杂的。在一些实施例中,为了形成N型晶体管,鳍162a、162b和162c是P型掺杂的。在一些实施例中,具有不同布局图案的一个或多个附加掩模还连同具有布局图案102以制造有源区结构162的一个或多个掩模一起使用。
M0OD金属结构166与布局图案122相对应。在一些实施例中,使用两步法制造M0OD金属结构166:首先形成下部的M0OD金属结构166a,然后形成上部的M0OD金属结构166b。在一些实施例中,使用一步法制造M0OD金属结构166。诸如金属一层通孔插塞172和金属一层导线174的一个或多个附加金属结构形成在M0OD金属结构166的上方。在一些实施例中,M0OD金属结构166的材料包括钨、复合铜或复合钨。
图2B示出了根据一个或多个实施例的根据图1示出的布局100制造的半导体结构150沿着基准线B获得的截面图。如图2A和2B所示,多晶硅结构182直接位于有源区结构162的上方。多晶硅结构182与布局图案114相对应。M0PO金属结构184直接位于多晶硅结构182上方并与多晶硅结构182相接触。M0PO金属结构184直接位于有源区结构162和隔离结构164的上方。在一些实施例中,M0PO金属结构184和有源区结构162被一层或多层介电层和/或栅极结构(未示出)分隔开。M0PO金属结构184与布局图案134相对应。在一些实施例中,M0PO金属结构184的材料包括钨、复合铜或复合钨。
因为标准单元100的不同部件之间的其他空间关系与对应的布局图案的空间关系相似并从其中可清楚地获得,所以可省略掉关于这样的空间关系的进一步详细描述。
在一些实施例中,使用M0PO金属结构连接标准单元内的不同元件(诸如M0PD结构或多晶硅结构),这有助于最小化标准单元本身占据的金属0层或其他互连件层中的面积。因此,更多的互连件布线资源可用于通过 设置和布线工具实施的布线工艺。
图3示出了根据一个或多个实施例的标准单元300的另一个布局示意图。标准单元300的布局包括第一有源区布局图案302、第二有源区布局图案304、多晶硅布局图案312、314、316、318a和318b、第一类型的金属布局图案321、322、326和327、以及第二类型的金属布局图案332、334、336和338。有源区布局图案302和304与形成标准单元300的有源区结构相关联。隔离区342至少位于有源区布局图案302和304的外部。多晶硅布局图案312、314、316、318a和318b与形成相应的标准单元300的多晶硅结构相关联。金属布局图案321、322、326和327与形成相应的M0OD金属结构相关联。金属布局图案332、334、336和338与形成相应的M0PO金属结构相关联。
在图3所示的实施例中,金属布局图案336和338用于形成M0PO金属结构,M0PO金属结构电连接多晶硅结构(基于布局图案316)和M0OD金属结构(基于布局图案322和327)。为了满足预定的设计规则,在布局图案334的位置和尺寸确定之后,布局图案336沿着第一有源区布局图案的沟道宽度方向W和沟道长度方向L水平延伸出第一有源区布局图案302。并且,布局图案338沿着第二有源区布局图案的沟道宽度方向W和沟道长度方向L水平延伸出第二有源区布局图案304。
图4示出了根据一个或多个实施例的标准单元400的另一个布局示意图。标准单元400的布局包括第一有源区布局图案402,第二有源区布局图案404,多晶硅布局图案412、414、416、418a和418b,第一类型的金属布局图案421、422、426和427,以及第二类型的金属布局图案432、434、436和438。有源区布局图案402和404与形成标准单元400的有源区结构相关联。隔离区442至少位于有源区布局图案402和404的外部。多晶硅布局图案412、414、416、418a和418b与形成相应的标准单元400的多晶硅结构相关联。金属布局图案421、422、426和427与形成相应的M0OD金属结构相关联。金属布局图案432、434、436和438与形成相应的M0PO金属结构相关联。
在图4示出的实施例中,和图3示出的实施例相似,金属布局图案436 和438用于形成M0PO金属结构,M0PO金属结构电连接多晶硅结构(基于布局图案416)和M0OD金属结构(基于布局图案422和427)。在图4示出的实施例中,有源区图案402和404的尺寸足够大,使得布局图案436和438不会沿着沟道宽度方向W水平延伸出有源区布局图案。但是,为了满足预定的设计规则,在图案布局434的位置和尺寸确定之后,布局图案436和438仍沿着沟道长度方向L水平延伸出相应的有源区布局图案。
图5示出了根据一个或多个实施例的集成电路设计系统500的功能框图。集成电路设计系统500包括第一计算机系统510、第二计算机系统520、网络存储设备530、以及连接第一计算机系统510、第二计算机系统520和网络存储设备530的网络540。在一些实施例中,可省略掉第二计算机系统520、存储设备530和网络540中的一个或多个。
第一计算机系统510包括硬件处理器512,该硬件处理器512与以产生的集成布局514a、电路设计514b、计算机程序代码514c(即,一组可执行指令)以及具有结合图1、图3和图4所描述的布局图案的标准单元库514d编码(即,存储)的非瞬时性计算机可读存储介质514通信连接。处理器512与计算机可读存储介质514电连接且通信连接。处理器512配置为执行在计算机可读存储介质514中编码的一组指令514c,从而使计算机510可用作设置和布线工具,以产生基于标准单元库514d的布局设计。
在一些实施例中,标准单元库514d存储在非瞬时性存储介质中而不是存储介质514中。在一些实施例中,标准单元库514d存储在网络存储设备530或第二计算机系统520中的非瞬时性存储介质中。在这种情况下,处理器512通过网络可访问标准单元库514d。
在一些实施例中,处理器512是中央处理器(CPU)、多处理器、分布式处理系统、专用集成电路(ASIC)和/或合适的处理单元。
在一些实施例中,计算机可读存储介质514是电子的、磁性的、光学的、电磁的、红外线的和/或半导体系统(或装置或设备)。例如,计算机可读存储介质514包括半导体或固态存储器、磁带、可移动计算机磁盘、随机存取存储器(RAM)、只读存储器(ROM)、硬磁盘和/或光盘。在使用光盘的一些实施例中,计算机可读存储介质514包括紧凑的只读光盘 存储器(CD-ROM)、紧凑的读/写光盘(CD-R/W)和/或数字化视频光盘(DVD)。
在至少一些实施例中,计算机系统510包括输入/输出界面516和显示单元517。输入/输出界面516连接至控制器512且允许电路设计师操作第一计算机系统510。在至少一些实施例中,显示单元517以实时方式显示执行设置和布线工具514a的状态且优选提供图形用户界面(GUI)。在至少一些实施例中,输入/输出界面516和显示单元517允许操作者以交互的方式操作计算机系统510。
图6示出了根据一个或多个实施例的产生布局设计的方法600流程图。应该理解,在图6示出的方法600之前、期间和/或之后可进行附加的操作,并且在此对一些其他工艺只进行简单地描述。在一些实施例中,通过操作硬件计算机(诸如图5示出的计算机系统510)进行方法600。
在操作步骤610中,产生标准单元的布局图案,诸如图1中示出的布局图案。产生的布局图案包括用于形成M0PO结构的一个或多个布局图案。在一些实施例中,形成M0PO结构的一个或多个布局图案与标准单元的对应的有源区布局图案和对应的隔离区中的至少一个重叠且没有必要与两个都重叠。在一些实施例中,产生的用于M0PO结构的一个或多个布局图案与对应的有源区布局图案和对应的隔离区重叠。
例如,操作步骤610包括产生与形成标准单元的有源区相关联的有源区布局图案,以及隔离区至少位于有源区布局图案的外部(操作步骤612)。操作步骤610还包括产生与形成标准单元的多晶硅结构相关联的多晶硅布局图案,以及多晶硅布局图案配置为与有源区布局图案重叠(操作步骤614)。操作步骤610还包括产生与形成标准单元的第一金属结构(诸如第一M0PO结构)相关联的第一金属布局图案(操作步骤616)。第一金属布局图案配置为与有源区布局图案重叠。操作步骤610还包括产生与形成标准单元的第二金属结构(诸如第二M0PO结构)相关联的第二金属布局图案(操作步骤618)。第二金属布局图案配置为与多晶硅布局图案和第一金属布局图案重叠。
在操作步骤620中,进行设计规则检查(DRC),以确定是否存在与 形成金属结构(诸如M0PO结构)的布局图案相关的设计违规问题。此外,在操作步骤630中,如果确定操作步骤620中存在设计违规问题,通过将用于金属结构的一个或多个布局图案移动到或进一步移动到相应的隔离区中以解决设计违规问题。
根据一个实施例,可用于制造标准单元的布局设计包括第一有源区布局图案、第一多晶硅布局图案、第一金属布局图案和第二金属布局图案。第一有源区布局图案与形成标准单元的第一有源区相关联,且隔离区至少位于第一有源区布局图案的外部。第一多晶硅布局图案与形成标准单元的第一多晶硅结构相关联,且第一多晶硅布局图案配置为与第一有源区布局图案重叠。第一金属布局图案与形成标准单元的第一金属结构相关联,且第一金属布局图案配置为与第一有源区布局图案重叠。第二金属布局图案与形成标准单元的第二金属结构相关联,且第二金属布局图案配置为与第一多晶硅布局图案和第一金属布局图案重叠。
根据另一个实施例,半导体结构包括第一有源区结构、环绕第一有源区结构的隔离结构、第一多晶硅结构、第一金属结构和第二金属结构。第一多晶硅结构位于第一有源区结构的上方。第一金属结构直接位于第一有源区结构的第一部分上方。第二金属结构直接位于第一多晶硅结构的一部分上方且与所述第一多晶硅结构的所述一部分和第一金属结构相接触。
根据另一个实施例,集成电路设计系统包括非暂时性存储介质和与非暂时性存储介质通信连接的硬件处理器。用标准单元的布局设计编码非暂时性存储介质。布局设计包括与形成标准单元的第一有源区相关联的第一有源区布局图案、与形成标准单元的第一多晶硅结构相关联的第一多晶硅布局图案、与形成标准单元的第一金属结构相关联的第一金属布局图案以及与形成标准单元的第二金属结构相关联的第二金属布局图案。隔离区至少位于第一有源区布局图案的外部。第一多晶硅布局图案配置为与第一有源区布局图案重叠。第一金属布局图案配置为与第一有源区布局图案重叠。第二金属布局图案配置为与第一多晶硅布局图案和第一金属布局图案重叠。硬件处理器配置为执行产生基于原电路设计和标准单元的布局设计的集成电路布局的一组指令。
根据另一个实施例,产生可用于制造标准单元的布局设计的方法包括产生与形成标准单元的有源区相关联的有源区布局图案。隔离区至少位于有源区布局图案的外部。产生与形成标准单元的多晶硅结构相关联的多晶硅布局图案。多晶硅布局图案配置为与有源区布局图案重叠。产生与形成标准单元的第一金属结构相关联的第一金属布局图案。第一金属布局图案配置为与有源区布局图案重叠。产生与形成标准单元的第二金属结构相关联的第二金属布局图案。第二金属布局图案配置为与多晶硅布局图案和第一金属布局图案重叠。
上面概述了若干实施例的特征,使得本领域普通技术人员可以更好地理解本发明的各个方面。本领域普通技术人员应该理解,可以很容易地使用本发明作为基础来设计或更改其他用于达到与这里所介绍实施例相同的目的和/或实现相同优点的工艺和结构。本领域普通技术人员也应该意识到,这样的等效构造并不背离本发明的精神和范围,并且在不背离本发明的精神和范围的情况下,可以进行多种变化、替换以及改变。

直接位于多晶硅结构上方的标准单元金属结构.pdf_第1页
第1页 / 共16页
直接位于多晶硅结构上方的标准单元金属结构.pdf_第2页
第2页 / 共16页
直接位于多晶硅结构上方的标准单元金属结构.pdf_第3页
第3页 / 共16页
点击查看更多>>
资源描述

《直接位于多晶硅结构上方的标准单元金属结构.pdf》由会员分享,可在线阅读,更多相关《直接位于多晶硅结构上方的标准单元金属结构.pdf(16页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN104134658A43申请公布日20141105CN104134658A21申请号201410182965722申请日2014043061/818,69420130502US14/015,92420130830USH01L27/0220060171申请人台湾积体电路制造股份有限公司地址中国台湾新竹72发明人谢尚志庄惠中江庭玮陈俊甫曾祥仁74专利代理机构北京德恒律治知识产权代理有限公司11409代理人章社杲孙征54发明名称直接位于多晶硅结构上方的标准单元金属结构57摘要本发明公开的一种半导体结构包括第一有源区结构、环绕第一有源区结构的隔离结构、第一多晶硅结构、第一金属结构以及。

2、第二金属结构。第一多晶硅结构位于第一有源区结构上方。第一金属结构直接位于第一有源区结构的第一部分上方。第二金属结构直接位于第一多晶硅结构的一部分上方且与所述第一多晶硅结构的所述一部分相接触以及与第一金属结构相接触。本发明还公开了直接位于多晶硅结构上方的标准单元金属结构。30优先权数据51INTCL权利要求书2页说明书9页附图4页19中华人民共和国国家知识产权局12发明专利申请权利要求书2页说明书9页附图4页10申请公布号CN104134658ACN104134658A1/2页21一种可用于制造标准单元的布局设计,包括第一有源区布局图案,与形成所述标准单元的第一有源区相关联,隔离区至少位于所述第。

3、一有源区布局图案的外部;第一多晶硅布局图案,与形成所述标准单元的第一多晶硅结构相关联,所述第一多晶硅布局图案配置为与所述第一有源区布局图案重叠;第一金属布局图案,与形成所述标准单元的第一金属结构相关联,所述第一金属布局图案配置为与所述第一有源区布局图案重叠;以及第二金属布局图案,与形成所述标准单元的第二金属结构相关联,所述第二金属布局图案配置为与所述第一多晶硅布局图案和所述第一金属布局图案重叠。2根据权利要求1所述的布局设计,其中,所述第二金属布局图案还配置为与所述第一有源区布局图案和所述隔离区重叠。3根据权利要求2所述的布局设计,其中,所述第二金属布局图案沿着所述第一有源区布局图案的沟道宽度。

4、方向水平地延伸到所述第一有源区布局图案之外。4根据权利要求2所述的布局设计,其中,所述第二金属布局图案沿着所述第一有源区布局图案的沟道长度方向水平地延伸到所述第一有源区布局图案之外。5一种半导体结构,包括第一有源区结构;隔离结构,环绕所述第一有源区结构;第一多晶硅结构,位于所述第一有源区结构上方;第一金属结构,直接位于所述第一有源区结构的第一部分上方;以及第二金属结构,直接位于所述第一多晶硅结构的一部分上方且与所述第一多晶硅结构的所述第一部分相接触以及与所述第一金属结构相接触。6根据权利要求5所述的半导体结构,其中,所述第二金属结构还直接位于所述第一有源区结构的第二部分上方和所述隔离结构的一部。

5、分上方。7一种集成电路设计系统,包括非暂时性存储介质,所述非暂时性存储介质用标准单元的布局设计编码,所述布局设计包括第一有源区布局图案,与形成所述标准单元的第一有源区相关联,隔离区至少位于所述第一有源区布局图案的外部;第一多晶硅布局图案,与形成所述标准单元的第一多晶硅结构相关联,所述第一多晶硅布局图案配置为与所述第一有源区布局图案重叠;第一金属布局图案,与形成所述标准单元的第一金属结构相关联,所述第一金属布局图案配置为与所述第一有源区布局图案重叠;以及第二金属布局图案,与形成所述标准单元的第二金属结构相关联,所述第二金属布局图案配置为与所述第一多晶硅布局图案和所述第一金属布局图案重叠;以及硬件。

6、处理器,与所述非暂时性存储介质通信连接且配置为执行基于原电路设计和所述标准单元的所述布局设计产生集成电路布局的一组指令。8一种产生可用于制造标准单元的布局设计的方法,包括产生与形成所述标准单元的有源区相关联的有源区布局图案,隔离区至少位于所述有权利要求书CN104134658A2/2页3源区布局图案的外部;产生与形成所述标准单元的多晶硅结构相关联的多晶硅布局图案,所述多晶硅布局图案配置为与所述有源区布局图案重叠;产生与形成所述标准单元的第一金属结构相关联的第一金属布局图案,所述第一金属布局图案配置为与所述有源区布局图案重叠;以及产生与形成所述标准单元的第二金属结构相关联的第二金属布局图案,所述。

7、第二金属布局图案配置为与所述多晶硅布局图案和所述第一金属布局图案重叠。9根据权利要求8所述的方法,其中,产生所述第二金属布局图案以所述第二金属布局图案与所述有源区布局图案和所述隔离区重叠的方式进行。10根据权利要求8所述的方法,还包括进行设计规则检查,以确定是否存在与所述第二金属布局图案相关联的设计违规;以及通过将所述第二金属布局图案移动到或进一步移动到所述隔离区来解决所述设计违规。权利要求书CN104134658A1/9页4直接位于多晶硅结构上方的标准单元金属结构0001要求优先权0002本申请要求于2013年5月2日提交的美国临时专利申请第61/818,694号的优先权,其全部内容结合于此。

8、作为参考。0003相关申请0004本申请涉及代理案号为T5057883UTSMC20130379,标题为“STANDARDCELLHAVINGCELLHEIGHTBEINGNONINTEGRALMULTIPLEOFNOMINALMINIMUMPITCH”和T5057884UTSMC20130380,标题为“STANDARDCELLSFORPREDETERMINEDFUNCTIONHAVINGDIFFERENTTYPESOFLAYOUT”的共同未决的专利申请,二者的全部内容结合于此作为参考。技术领域0005本发明涉及半导体技术领域,更具体地,涉及直接位于多晶硅结构上方的标准单元金属结构。背景技术。

9、0006在集成电路的设计中,使用具有预定功能的标准单元。将标准单元的预设计布局保存在单元库中。当设计一种集成电路时,从单元库中检索出标准单元的预设计布局且将其放置在集成电路布局上的一个或多个期望位置处。然后进行布线,以用金属线METALTRACK将标准单元相互连接。此后,集成电路布局用于通过使用预定的半导体制造工艺来制造集成电路。发明内容0007为了解决现有技术中所存在的问题,根据本发明的一个方面,提供了一种可用于制造标准单元的布局设计,包括0008第一有源区布局图案,与形成所述标准单元的第一有源区相关联,隔离区至少位于所述第一有源区布局图案的外部;0009第一多晶硅布局图案,与形成所述标准单。

10、元的第一多晶硅结构相关联,所述第一多晶硅布局图案配置为与所述第一有源区布局图案重叠;0010第一金属布局图案,与形成所述标准单元的第一金属结构相关联,所述第一金属布局图案配置为与所述第一有源区布局图案重叠;以及0011第二金属布局图案,与形成所述标准单元的第二金属结构相关联,所述第二金属布局图案配置为与所述第一多晶硅布局图案和所述第一金属布局图案重叠。0012在可选实施例中,所述第二金属布局图案还配置为与所述第一有源区布局图案和所述隔离区重叠。0013在可选实施例中,所述第二金属布局图案沿着所述第一有源区布局图案的沟道宽度方向水平地延伸到所述第一有源区布局图案之外。说明书CN104134658。

11、A2/9页50014在可选实施例中,所述第二金属布局图案沿着所述第一有源区布局图案的沟道长度方向水平地延伸到所述第一有源区布局图案之外。0015在可选实施例中,所述布局设计还包括第二有源区布局图案,与形成所述标准单元的第二有源区相关联,所述隔离区也位于所述第二有源区布局图案的外部,所述第一有源区布局图案限定了P型晶体管区,且所述第二有源区布局图案限定了N型晶体管区,以及所述第一多晶硅布局图案位于所述第二有源区布局图案上方。0016在可选实施例中,所述布局设计还包括第三金属布局图案,与形成所述标准单元的第三金属结构相关联,所述第三金属布局图案配置为与所述第一多晶硅布局图案和所述第二金属布局图案重。

12、叠。0017在可选实施例中,所述布局设计还包括第二多晶硅布局图案,与形成所述标准单元的第二多晶硅结构相关联,所述第二多晶硅布局图案配置为与所述第一有源区布局图案重叠;以及,第三金属布局图案,与形成所述标准单元的第三金属结构相关联,所述第三金属布局图案配置为与所述第二多晶硅布局图案重叠,且根据预定的间隔规则,所述第二金属布局图案和所述第三金属布局图案被水平分隔开。0018根据本发明的另一方面,还提供了一种半导体结构,包括0019第一有源区结构;0020隔离结构,环绕所述第一有源区结构;0021第一多晶硅结构,位于所述第一有源区结构上方;0022第一金属结构,直接位于所述第一有源区结构的第一部分上。

13、方;以及0023第二金属结构,直接位于所述第一多晶硅结构的一部分上方且与所述第一多晶硅结构的所述第一部分相接触以及与所述第一金属结构相接触。0024在可选实施例中,所述第二金属结构还直接位于所述第一有源区结构的第二部分上方和所述隔离结构的一部分上方。0025在可选实施例中,所述第二金属结构沿着所述第一有源区结构的沟道宽度方向水平地延伸到所述第一有源区结构之外。0026在可选实施例中,所述第二金属结构沿着所述第一有源区结构的沟道长度方向水平地延伸到所述第一有源区结构之外。0027在可选实施例中,所述第一有源区结构包括鳍结构。0028在可选实施例中,所述半导体结构还包括第二有源区结构,被所述隔离结。

14、构环绕,所述第一有源区结构构成P型晶体管的一部分,且所述第二有源区结构构成N型晶体管的一部分,以及所述多晶硅结构位于所述第二有源区上方。0029在可选实施例中,所述半导体结构还包括第三金属结构,直接位于所述第一多晶硅结构上方且与所述第一多晶硅结构相接触以及与所述第二金属结构相接触。0030在可选实施例中,所述半导体结构还包括第二多晶硅结构,位于所述第一有源区结构上方;以及,第三金属结构,直接位于所述第二多晶硅结构上方且与所述第二多晶硅结构相接触,以及所述第二金属结构和所述第三金属结构根据预定的间隔规则被水平分隔开。0031根据本发明的又一方面,还提供了一种集成电路设计系统,包括0032非暂时性。

15、存储介质,所述非暂时性存储介质用标准单元的布局设计编码,所述布说明书CN104134658A3/9页6局设计包括0033第一有源区布局图案,与形成所述标准单元的第一有源区相关联,隔离区至少位于所述第一有源区布局图案的外部;0034第一多晶硅布局图案,与形成所述标准单元的第一多晶硅结构相关联,所述第一多晶硅布局图案配置为与所述第一有源区布局图案重叠;0035第一金属布局图案,与形成所述标准单元的第一金属结构相关联,所述第一金属布局图案配置为与所述第一有源区布局图案重叠;以及0036第二金属布局图案,与形成所述标准单元的第二金属结构相关联,所述第二金属布局图案配置为与所述第一多晶硅布局图案和所述第。

16、一金属布局图案重叠;以及0037硬件处理器,与所述非暂时性存储介质通信连接且配置为执行基于原电路设计和所述标准单元的所述布局设计产生集成电路布局的一组指令。0038在可选实施例中,所述第二金属布局图案还配置为与所述第一有源区布局图案和所述隔离区重叠。0039在可选实施例中,在所述非暂时性存储介质中编码的所述标准单元的布局设计还包括第二有源区布局图案,与形成所述标准单元的第二有源区相关联,所述隔离区也位于所述有第二源区布局图案的外部,所述第一有源区布局图案位于P型晶体管区内,且所述第二有源区布局图案位于N型晶体管区内,以及所述第一多晶硅布局图案位于所述第二有源区布局图案上方。0040在可选实施例。

17、中,在所述非暂时性存储介质中编码的所述标准单元的布局设计还包括第三金属布局图案,与形成所述标准单元的第三金属结构相关联,所述第三金属布局图案配置为与所述第一多晶硅布局图案和所述第二金属布局图案重叠。0041在可选实施例中,在所述非暂时性存储介质中编码的所述标准单元的布局设计还包括第二多晶硅布局图案,与形成所述标准单元的第二多晶硅结构相关联,所述第二多晶硅布局图案配置为与所述第一有源区布局图案重叠;以及,第三金属布局图案,与形成所述标准单元的第三金属结构相关联,所述第三金属布局图案配置为与所述第二多晶硅布局图案重叠,以及所述第二金属布局图案和所述第三金属布局图案根据预定的间隔规则被水平分隔开。0。

18、042根据本发明的再一方面,还提供了一种产生可用于制造标准单元的布局设计的方法,包括0043产生与形成所述标准单元的有源区相关联的有源区布局图案,隔离区至少位于所述有源区布局图案的外部;0044产生与形成所述标准单元的多晶硅结构相关联的多晶硅布局图案,所述多晶硅布局图案配置为与所述有源区布局图案重叠;0045产生与形成所述标准单元的第一金属结构相关联的第一金属布局图案,所述第一金属布局图案配置为与所述有源区布局图案重叠;以及0046产生与形成所述标准单元的第二金属结构相关联的第二金属布局图案,所述第二金属布局图案配置为与所述多晶硅布局图案和所述第一金属布局图案重叠。0047在可选实施例中,产生。

19、所述第二金属布局图案以所述第二金属布局图案与所述有源区布局图案和所述隔离区重叠的方式进行。说明书CN104134658A4/9页70048在可选实施例中,所述方法还包括进行设计规则检查,以确定是否存在与所述第二金属布局图案相关联的设计违规;以及,通过将所述第二金属布局图案移动到或进一步移动到所述隔离区来解决所述设计违规。附图说明0049通过附图中的实例,但不限于这些实例,示出了一个或多个实施例,其中,在通篇描述中具有相同参考标号的元件表示相同的元件。0050图1示出了根据一个或多个实施例的标准单元的布局示意图。0051图2A示出了根据一个或多个实施例的根据图1示出的布局制造的半导体结构沿着基准。

20、线A获得的截面图。0052图2B示出了根据一个或多个实施例的根据图1示出的布局制造的半导体结构沿着基准线B获得的截面图。0053图3示出了根据一个或多个实施例的标准单元的另一个布局示意图。0054图4示出了根据一个或多个实施例的标准单元的另一个布局示意图。0055图5示出了根据一个或多个实施例的集成电路设计系统的功能框图。0056图6示出了根据一个或多个实施例的产生布局设计的方法流程图。具体实施方式0057应该理解,以下公开提供了一个或多个不同的实施例或实例,用于实现本发明的不同特征。以下将描述组件和布置的特定实例以简化本发明。当然,这些仅是实例并且不旨在限制本发明。根据工业中的标准实践,附图。

21、中的各个部件未按比例绘制并且仅仅用于说明的目的。0058此外,在此可以使用诸如“下面的”、“上面的”、“水平的”、“垂直的”、“在上面”、“在下面”、“向上的”、“向下的”、“顶部的”、“底部的”、“左边的”、“右边的”等空间关系术语及其派生词如,“水平地”、“向下地”、“向上地”等,以便于描述本发明中的一个部件与另一部件的关系。空间关系术语旨在包括包含这些部件的器件的不同方位。0059图1是根据一个或多个实施例的标准单元100的布局示意图。不是标准单元100的所有布局图案都示出图1中。并且,本领域技术人员会理解,使用布局图案准备一组掩模,该组掩模依次可用于制造集成电路中的标准单元。0060标。

22、准单元100的布局包括第一有源区布局图案102,第二有源区布局图案104,多晶硅布局图案112、114、116和118,第一类型的金属布局图案121、122、123、126、127和128,以及第二类型的金属布局图案132和134。有源区布局图案102和104与形成标准单元100的有源区结构相关。隔离区142至少位于有源区布局图案102和104的外部。在一些实施例中,因为有源区102和104与隔离区142在几何学上相互排斥,所以,有时候,有源区也称为氧化层定义OD区。在一些实施例中,有源区布局图案102限定P型晶体管区,且有源布局图案104限定N型晶体管区。0061多晶硅布局图案112、114。

23、、116和118与形成标准单元100的相应的多晶硅结构有关联。金属布局图案121、122、123、126、127和128与形成相应的第一类型的金属结构有关。在一些应用中,第一类型的金属结构也称为氧化层定义区上方的金属零层“M0OD”或说明书CN104134658A5/9页8“MD”结构。金属布局图案121、122、123、126、127和128与有源区布局图案102和104重叠。在一些应用中,最后得到的M0OD金属结构基于金属布局图案121、122、123、126、127和128可用作标准单元100的一个或多个晶体管的源极/漏极电极。金属布局图案132和134与形成相应的第二类型的金属结构相关。

24、联。在一些应用中,第二类型的金属结构也称为多晶硅上方的金属零层“M0PO”或“MP”结构。0062如图1所示,多晶硅布局图案112、114、116和118配置为与有源区布局图案102和104重叠。在一些实施例中,多晶硅布局图案112和114与形成标准单元100的栅电极相关联,且多晶硅布局图案116和118与沿着对应于有源区布局图案102和104的有源区结构的边缘形成多晶硅结构相关联。在一些应用中,基于多晶硅布局图案116和118而最后得到的多晶硅结构也称为氧化层定义边缘上多晶硅PODE结构。在一些实施例中,PODE结构不构成标准单元100的一个或多个晶体管的任何功能性部件。0063对应于金属布。

25、局图案132的M0PO结构可用于将由多晶硅布局图案112产生的多晶硅结构电连接至M0PO结构基于金属布局图案132上方的通孔插塞。金属布局图案134配置为与多晶硅布局图案114和金属布局图案122和123重叠。因此,对应于金属布局图案134的M0PO结构可用于电连接M0OD结构基于金属布局图案122和123和由多晶硅布局图案114产生的多晶硅结构。在一些实施例中,金属布局图案134仅与金属图案122和123中的一个重叠。在一些实施例中,金属布局图案134与金属图案121、122和123以及多晶硅布局图案112、114、116和118中的一个或多个重叠。0064在图1示出的实施例中,金属布局图案。

26、134与有源区布局图案102和隔离区142重叠。并且,如图1所示,金属布局图案134沿着有源区布局图案102的沟道宽度方向W水平延伸出有源区布局图案102。在一些实施例中,金属布局图案134沿着有源区布局图案102的沟道长度方向L水平延伸出有源区布局图案102。0065在一些实施例中,布局图案132和134用于制造标准单元100的M0PO结构。与用于制造标准单元的预定制造工艺相关联的一组预定设计规则控制着制造M0PO结构的布局图案132和134之间的距离D,和/或布局图案的总面积或图案面积密度。在一些实施例中,该组预定设计规则没有与将用于M0PO结构的布局图案134设置为横跨有源区布局图案10。

27、2或104和隔离区142之间的边界相背的规则。0066鉴于图1示出的布局示意图,所得到的基于图1的布局图案制造的标准单元100会具有有源区结构基于布局图案102和104,环绕有源区结构的隔离结构,有源区结构上方的多晶硅结构基于布局图案112、114、116和118,直接位于有源区结构基于布局图案102的一部分的上方的M0OD金属结构基于布局图案122或123,以及直接位于多晶硅结构基于布局图案114的一部分上方且与所述多晶硅结构的所述部分接触以及与M0OD金属结构相接触的M0PO金属结构。在一些实施例中,M0PO金属结构不高于M0OD金属结构,因此,M0OD金属结构也与对应的M0PO金属结构的。

28、侧壁相接触。例如,基于布局图案134的M0PO金属结构与基于布局图案122的M0OD金属结构的侧壁在对应于基准线134A的位置处相接触,且基于布局图案134的M0PO金属结构与基于布局图案123的M0OD金属结构的侧壁在对应于基准线134B的位置处相接触。0067图2A和图2B进一步示出了最后得到的标准单元的物理结构。0068图2A示出了根据一个或多个实施例的根据图1示出的布局100制造的半导体结说明书CN104134658A6/9页9构150沿着基准线A获得的截面图。半导体结构150包括衬底160、衬底上方的有源区结构162、环绕有源区结构的隔离结构164、和直接位于有源区结构和隔离结构上方。

29、的M0OD金属结构166。0069在一些实施例中,衬底160包括元素半导体、化合物半导体、合金半导体、或其组合。元素半导体的实例包括但不限于硅和锗。化合物半导体的实例包括但不限于碳化硅、砷化镓、磷化镓、磷化铟、砷化铟和锑化铟。合金半导体的实例包括但不限于,SIGE、GAASP、ALINAS、ALGAAS、GAINAS、GAINP和GAINASP。在一些实施例中,也使用包括III族、IV族和V族元素的其他半导体材料。在一个或多个实施例中,衬底160包括绝缘体上半导体SOI、掺杂外延层、梯度半导体层和/或具有一个半导体层如,SI覆盖另一不同类型的半导体层如,GE的堆叠半导体结构。在一些实施例中,衬。

30、底160包括P型掺杂衬底。P掺杂衬底中的P型掺杂物的实例包括但不限于硼、镓和铟。0070如图1和图2A所示,对应于布局图案102的有源区结构162包括诸如图2A中的三个鳍的多鳍结构。在图2A所示的实施例中,有源区结构162包括鳍162A、162B和162C,和隔离区162D和162E。在一些实施例中,鳍162A、162B和162C由与衬底160大致相同的材料制成。在一些实施例中,为了形成P型晶体管,鳍162A、162B和162C是N型掺杂的。在一些实施例中,为了形成N型晶体管,鳍162A、162B和162C是P型掺杂的。在一些实施例中,具有不同布局图案的一个或多个附加掩模还连同具有布局图案10。

31、2以制造有源区结构162的一个或多个掩模一起使用。0071M0OD金属结构166与布局图案122相对应。在一些实施例中,使用两步法制造M0OD金属结构166首先形成下部的M0OD金属结构166A,然后形成上部的M0OD金属结构166B。在一些实施例中,使用一步法制造M0OD金属结构166。诸如金属一层通孔插塞172和金属一层导线174的一个或多个附加金属结构形成在M0OD金属结构166的上方。在一些实施例中,M0OD金属结构166的材料包括钨、复合铜或复合钨。0072图2B示出了根据一个或多个实施例的根据图1示出的布局100制造的半导体结构150沿着基准线B获得的截面图。如图2A和2B所示,多。

32、晶硅结构182直接位于有源区结构162的上方。多晶硅结构182与布局图案114相对应。M0PO金属结构184直接位于多晶硅结构182上方并与多晶硅结构182相接触。M0PO金属结构184直接位于有源区结构162和隔离结构164的上方。在一些实施例中,M0PO金属结构184和有源区结构162被一层或多层介电层和/或栅极结构未示出分隔开。M0PO金属结构184与布局图案134相对应。在一些实施例中,M0PO金属结构184的材料包括钨、复合铜或复合钨。0073因为标准单元100的不同部件之间的其他空间关系与对应的布局图案的空间关系相似并从其中可清楚地获得,所以可省略掉关于这样的空间关系的进一步详细描。

33、述。0074在一些实施例中,使用M0PO金属结构连接标准单元内的不同元件诸如M0PD结构或多晶硅结构,这有助于最小化标准单元本身占据的金属0层或其他互连件层中的面积。因此,更多的互连件布线资源可用于通过设置和布线工具实施的布线工艺。0075图3示出了根据一个或多个实施例的标准单元300的另一个布局示意图。标准单元300的布局包括第一有源区布局图案302、第二有源区布局图案304、多晶硅布局图案312、314、316、318A和318B、第一类型的金属布局图案321、322、326和327、以及第二类型的金属布局图案332、334、336和338。有源区布局图案302和304与形成标准单元300。

34、的说明书CN104134658A7/9页10有源区结构相关联。隔离区342至少位于有源区布局图案302和304的外部。多晶硅布局图案312、314、316、318A和318B与形成相应的标准单元300的多晶硅结构相关联。金属布局图案321、322、326和327与形成相应的M0OD金属结构相关联。金属布局图案332、334、336和338与形成相应的M0PO金属结构相关联。0076在图3所示的实施例中,金属布局图案336和338用于形成M0PO金属结构,M0PO金属结构电连接多晶硅结构基于布局图案316和M0OD金属结构基于布局图案322和327。为了满足预定的设计规则,在布局图案334的位置。

35、和尺寸确定之后,布局图案336沿着第一有源区布局图案的沟道宽度方向W和沟道长度方向L水平延伸出第一有源区布局图案302。并且,布局图案338沿着第二有源区布局图案的沟道宽度方向W和沟道长度方向L水平延伸出第二有源区布局图案304。0077图4示出了根据一个或多个实施例的标准单元400的另一个布局示意图。标准单元400的布局包括第一有源区布局图案402,第二有源区布局图案404,多晶硅布局图案412、414、416、418A和418B,第一类型的金属布局图案421、422、426和427,以及第二类型的金属布局图案432、434、436和438。有源区布局图案402和404与形成标准单元400的。

36、有源区结构相关联。隔离区442至少位于有源区布局图案402和404的外部。多晶硅布局图案412、414、416、418A和418B与形成相应的标准单元400的多晶硅结构相关联。金属布局图案421、422、426和427与形成相应的M0OD金属结构相关联。金属布局图案432、434、436和438与形成相应的M0PO金属结构相关联。0078在图4示出的实施例中,和图3示出的实施例相似,金属布局图案436和438用于形成M0PO金属结构,M0PO金属结构电连接多晶硅结构基于布局图案416和M0OD金属结构基于布局图案422和427。在图4示出的实施例中,有源区图案402和404的尺寸足够大,使得布。

37、局图案436和438不会沿着沟道宽度方向W水平延伸出有源区布局图案。但是,为了满足预定的设计规则,在图案布局434的位置和尺寸确定之后,布局图案436和438仍沿着沟道长度方向L水平延伸出相应的有源区布局图案。0079图5示出了根据一个或多个实施例的集成电路设计系统500的功能框图。集成电路设计系统500包括第一计算机系统510、第二计算机系统520、网络存储设备530、以及连接第一计算机系统510、第二计算机系统520和网络存储设备530的网络540。在一些实施例中,可省略掉第二计算机系统520、存储设备530和网络540中的一个或多个。0080第一计算机系统510包括硬件处理器512,该硬。

38、件处理器512与以产生的集成布局514A、电路设计514B、计算机程序代码514C即,一组可执行指令以及具有结合图1、图3和图4所描述的布局图案的标准单元库514D编码即,存储的非瞬时性计算机可读存储介质514通信连接。处理器512与计算机可读存储介质514电连接且通信连接。处理器512配置为执行在计算机可读存储介质514中编码的一组指令514C,从而使计算机510可用作设置和布线工具,以产生基于标准单元库514D的布局设计。0081在一些实施例中,标准单元库514D存储在非瞬时性存储介质中而不是存储介质514中。在一些实施例中,标准单元库514D存储在网络存储设备530或第二计算机系统520。

39、中的非瞬时性存储介质中。在这种情况下,处理器512通过网络可访问标准单元库514D。0082在一些实施例中,处理器512是中央处理器CPU、多处理器、分布式处理系统、专用集成电路ASIC和/或合适的处理单元。说明书CN104134658A108/9页110083在一些实施例中,计算机可读存储介质514是电子的、磁性的、光学的、电磁的、红外线的和/或半导体系统或装置或设备。例如,计算机可读存储介质514包括半导体或固态存储器、磁带、可移动计算机磁盘、随机存取存储器RAM、只读存储器ROM、硬磁盘和/或光盘。在使用光盘的一些实施例中,计算机可读存储介质514包括紧凑的只读光盘存储器CDROM、紧凑。

40、的读/写光盘CDR/W和/或数字化视频光盘DVD。0084在至少一些实施例中,计算机系统510包括输入/输出界面516和显示单元517。输入/输出界面516连接至控制器512且允许电路设计师操作第一计算机系统510。在至少一些实施例中,显示单元517以实时方式显示执行设置和布线工具514A的状态且优选提供图形用户界面GUI。在至少一些实施例中,输入/输出界面516和显示单元517允许操作者以交互的方式操作计算机系统510。0085图6示出了根据一个或多个实施例的产生布局设计的方法600流程图。应该理解,在图6示出的方法600之前、期间和/或之后可进行附加的操作,并且在此对一些其他工艺只进行简单。

41、地描述。在一些实施例中,通过操作硬件计算机诸如图5示出的计算机系统510进行方法600。0086在操作步骤610中,产生标准单元的布局图案,诸如图1中示出的布局图案。产生的布局图案包括用于形成M0PO结构的一个或多个布局图案。在一些实施例中,形成M0PO结构的一个或多个布局图案与标准单元的对应的有源区布局图案和对应的隔离区中的至少一个重叠且没有必要与两个都重叠。在一些实施例中,产生的用于M0PO结构的一个或多个布局图案与对应的有源区布局图案和对应的隔离区重叠。0087例如,操作步骤610包括产生与形成标准单元的有源区相关联的有源区布局图案,以及隔离区至少位于有源区布局图案的外部操作步骤612。。

42、操作步骤610还包括产生与形成标准单元的多晶硅结构相关联的多晶硅布局图案,以及多晶硅布局图案配置为与有源区布局图案重叠操作步骤614。操作步骤610还包括产生与形成标准单元的第一金属结构诸如第一M0PO结构相关联的第一金属布局图案操作步骤616。第一金属布局图案配置为与有源区布局图案重叠。操作步骤610还包括产生与形成标准单元的第二金属结构诸如第二M0PO结构相关联的第二金属布局图案操作步骤618。第二金属布局图案配置为与多晶硅布局图案和第一金属布局图案重叠。0088在操作步骤620中,进行设计规则检查DRC,以确定是否存在与形成金属结构诸如M0PO结构的布局图案相关的设计违规问题。此外,在操。

43、作步骤630中,如果确定操作步骤620中存在设计违规问题,通过将用于金属结构的一个或多个布局图案移动到或进一步移动到相应的隔离区中以解决设计违规问题。0089根据一个实施例,可用于制造标准单元的布局设计包括第一有源区布局图案、第一多晶硅布局图案、第一金属布局图案和第二金属布局图案。第一有源区布局图案与形成标准单元的第一有源区相关联,且隔离区至少位于第一有源区布局图案的外部。第一多晶硅布局图案与形成标准单元的第一多晶硅结构相关联,且第一多晶硅布局图案配置为与第一有源区布局图案重叠。第一金属布局图案与形成标准单元的第一金属结构相关联,且第一金属布局图案配置为与第一有源区布局图案重叠。第二金属布局图。

44、案与形成标准单元的第二金属结构相关联,且第二金属布局图案配置为与第一多晶硅布局图案和第一金属布局图案重叠。说明书CN104134658A119/9页120090根据另一个实施例,半导体结构包括第一有源区结构、环绕第一有源区结构的隔离结构、第一多晶硅结构、第一金属结构和第二金属结构。第一多晶硅结构位于第一有源区结构的上方。第一金属结构直接位于第一有源区结构的第一部分上方。第二金属结构直接位于第一多晶硅结构的一部分上方且与所述第一多晶硅结构的所述一部分和第一金属结构相接触。0091根据另一个实施例,集成电路设计系统包括非暂时性存储介质和与非暂时性存储介质通信连接的硬件处理器。用标准单元的布局设计编。

45、码非暂时性存储介质。布局设计包括与形成标准单元的第一有源区相关联的第一有源区布局图案、与形成标准单元的第一多晶硅结构相关联的第一多晶硅布局图案、与形成标准单元的第一金属结构相关联的第一金属布局图案以及与形成标准单元的第二金属结构相关联的第二金属布局图案。隔离区至少位于第一有源区布局图案的外部。第一多晶硅布局图案配置为与第一有源区布局图案重叠。第一金属布局图案配置为与第一有源区布局图案重叠。第二金属布局图案配置为与第一多晶硅布局图案和第一金属布局图案重叠。硬件处理器配置为执行产生基于原电路设计和标准单元的布局设计的集成电路布局的一组指令。0092根据另一个实施例,产生可用于制造标准单元的布局设计。

46、的方法包括产生与形成标准单元的有源区相关联的有源区布局图案。隔离区至少位于有源区布局图案的外部。产生与形成标准单元的多晶硅结构相关联的多晶硅布局图案。多晶硅布局图案配置为与有源区布局图案重叠。产生与形成标准单元的第一金属结构相关联的第一金属布局图案。第一金属布局图案配置为与有源区布局图案重叠。产生与形成标准单元的第二金属结构相关联的第二金属布局图案。第二金属布局图案配置为与多晶硅布局图案和第一金属布局图案重叠。0093上面概述了若干实施例的特征,使得本领域普通技术人员可以更好地理解本发明的各个方面。本领域普通技术人员应该理解,可以很容易地使用本发明作为基础来设计或更改其他用于达到与这里所介绍实施例相同的目的和/或实现相同优点的工艺和结构。本领域普通技术人员也应该意识到,这样的等效构造并不背离本发明的精神和范围,并且在不背离本发明的精神和范围的情况下,可以进行多种变化、替换以及改变。说明书CN104134658A121/4页13图1图2A图2B说明书附图CN104134658A132/4页14图3图4说明书附图CN104134658A143/4页15图5说明书附图CN104134658A154/4页16图6说明书附图CN104134658A16。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电气元件


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1