《源极线浮置电路、包括其的存储器件和读取其数据的方法.pdf》由会员分享,可在线阅读,更多相关《源极线浮置电路、包括其的存储器件和读取其数据的方法.pdf(46页珍藏版)》请在专利查询网上搜索。
1、10申请公布号CN104051001A43申请公布日20140917CN104051001A21申请号201410092954X22申请日20140313102013002694520130313KRG11C8/10200601G11C7/12200601G11C8/0820060171申请人三星电子株式会社地址韩国京畿道72发明人全昌愍徐辅永柳泰光74专利代理机构北京市柳沈律师事务所11105代理人张婧54发明名称源极线浮置电路、包括其的存储器件和读取其数据的方法57摘要源极线浮置电路包括多个浮置单元。所述浮置单元分别直接接收经解码的行地址信号或所述字线的电压作为浮置控制信号。响应于行地址信。
2、号选择性地激活经解码的行地址信号。所述浮置单元在读操作中响应于所述浮置控制信号控制源极线与源电压之间的电连接。还描述了相关的器件和方法。30优先权数据51INTCL权利要求书4页说明书18页附图23页19中华人民共和国国家知识产权局12发明专利申请权利要求书4页说明书18页附图23页10申请公布号CN104051001ACN104051001A1/4页21一种存储器件,包括存储单元阵列,包括以多个行和列的矩阵形式排列的多个存储单元,所述存储单元耦接在沿行方向延伸的多个源极线与沿列方向延伸的多个位线之间,所述存储单元被配置为将由沿行方向延伸的多个字线逐行选择;行选择电路,被配置为生成将响应于行地。
3、址信号被选择性地激活的多个经解码的行地址信号,还被配置为响应于经解码的行地址信号使能字线当中的一个选定字线;以及源极线浮置电路,被配置为在读操作中,将源极线的一个选定源极线连接到源电压,以及被配置为将除了所述一个选定源极线之外的未选择的源极线从所述源电压断开连接以将所述未选择的源极线浮置,所述一个选定源极线耦接到被耦接到所述一个选定字线的存储单元。2如权利要求1所述的存储器件,其中,所述源极线浮置电路包括分别直接接收经解码的行地址信号或者所述字线的电压作为浮置控制信号的多个浮置单元,所述浮置单元被配置为响应于所述浮置控制信号控制所述源极线与所述源电压之间的电连接。3如权利要求2所述的存储器件,。
4、其中,所述源极线中的每一个耦接到一行的存储单元。4如权利要求3所述的存储器件,其中,所述浮置单元中的每一个包括耦接在相应源极线和所述源电压之间的开关元件,所述开关元件被配置为响应于与所述一行相应的浮置控制信号执行开关操作。5如权利要求2所述的存储器件,其中,所述源极线中的每一个共同耦接到一个偶数编号行的存储单元和与所述偶数编号行相邻的一个奇数编号行的存储单元。6如权利要求5所述的存储器件,其中,所述浮置单元中的每一个包括或门,被配置为对与所述偶数编号行和所述奇数编号行相应的两个浮置控制信号执行或逻辑操作;以及耦接在相应源极线和所述源电压之间的开关元件,所述开关元件被配置为响应于所述或门的输出执。
5、行开关操作。7如权利要求2所述的存储器件,还包括多个源极线驱动单元,被配置为取决于操作模式施加高电压到所述源极线,所述源极线驱动单元中的每一个包括耦接在所述源电压和相应源极线之间的下拉晶体管,所述下拉晶体管的栅极接收驱动信号;以及耦接在所述高电压和相应源极线之间的上拉晶体管,所述上拉晶体管的栅极接收反相的驱动信号。8如权利要求7所述的存储器件,其中,所述浮置单元中的每一个包括开关元件,其与所述下拉晶体管串联耦接在相应源极线与源电压之间。9如权利要求8所述的存储器件,其中,所述上拉晶体管和所述下拉晶体管用高电压晶体管实现,而所述开关元件用相较所述高电压晶体管具有较低耐电压的低电压晶体管实现。10。
6、如权利要求8所述的存储器件,其中,所述源极线中的每一个耦接到一行的存储单元,和权利要求书CN104051001A2/4页3其中,所述开关元件包括响应于与所述一行相应的浮置控制信号导通的低电压晶体管。11如权利要求8所述的存储器件,其中,所述源极线中的每一个共同耦接到一个偶数编号行的存储单元和与所述偶数编号行相邻的一个奇数编号行的存储单元,其中,浮置单元中的每一个还包括被配置为对与所述偶数编号行和所述奇数编号行相应的两个浮置控制信号执行或逻辑操作的或门,和其中,所述开关元件包括响应于所述或门的输出导通的低电压晶体管。12如权利要求1所述的存储器件,其中,所述存储单元中的每一个包括耦接在相应位线和。
7、相应源极线之间的快闪单元晶体管,所述快闪单元晶体管的控制栅极耦接到相应字线。13如权利要求1所述的存储器件,其中,所述存储单元中的每一个包括耦接在相应位线和相应源极线之间的开关晶体管,所述开关晶体管的栅极耦接到相应字线;以及与相应位线和相应源极线之间的开关晶体管串联耦接的快闪单元晶体管,所述快闪单元晶体管的控制栅极耦接到多个控制线的相应控制线。14如权利要求13所述的存储器件,其中,在读操作中,读电压被施加于所有控制线,字线使能电压被施加于所述一个选定字线,以及字线禁用电压被施加于未选择的字线,所述字线使能电压比所述读电压低,所述字线禁用电压比所述字线使能电压低。15如权利要求1所述的存储器件。
8、,其中,所述存储单元中的每一个包括耦接在相应位线和相应源极线之间的开关晶体管,所述开关晶体管的栅极耦接到相应字线;以及电阻性元件,其与所述开关晶体管串联耦接在相应位线与相应源极线之间。16如权利要求15所述的存储器件,其中所述存储单元阵列包括相变随机存取存储(PRMA)单元、电阻随机存取存储(RRAM)单元、磁阻随机存取存储(MRAM)单元或自旋转移力矩磁阻性随机存取存储(STTMRAM)单元。17如权利要求1所述的存储器件,其中所述存储器件是与至少一个处理器集成在单个芯片中的嵌入式非易失性存储器件。18一种读取存储器件中数据的方法,所述存储器件包括其中多个存储单元以多个行和列的矩阵形式排列的。
9、存储单元阵列,所述存储单元耦接在沿行方向延伸的多个源极线与沿列方向延伸的多个位线之间,所述存储单元被配置为由沿行方向延伸的多个字线逐行选择,所述方法包括生成响应于行地址信号选择性地被激活的多个经解码的行地址信号;响应于经解码的行地址信号使能所述字线当中的一个选定字线;接收经解码的行地址信号或所述字线的电压作为浮置控制信号;以及响应于读操作中的浮置控制信号,将源极线的一个选定源极线连接到源电压,并且将所述一个选定源极线之外的未选择的源极线从源电压断开连接以将未选择的源极线浮置,所述一个选定源极线耦接到被耦接到所述一个选定字线的存储单元。19如权利要求18所述的方法,其中,所述源极线中的每一个耦接。
10、到一行的存储单元,并且所述源极线中的每一个在读操作中响应于浮置控制信号的一个浮置控制信号被浮置。权利要求书CN104051001A3/4页420如权利要求18所述的方法,其中,所述源极线中的每一个共同耦接到一个偶数编号行的存储单元和与所述偶数编号行相邻的一个奇数编号行的存储单元,并且所述源极线中的每一个在读操作中响应于所述浮置控制信号的两个浮置控制信号被浮置。21如权利要求18所述的方法,还包括使用耦接在高电压和所述源电压之间的多个源极线驱动单元,取决于操作模式施加所述高电压到所述源极线,其中,所述源极线驱动单元中的每一个响应于相应浮置控制信号连接到源电压或从源电压断开连接。22如权利要求18。
11、所述的方法,其中,所述存储器件是包括闪存单元、相变随机存取存储(PRMA)单元、电阻性随机存取存储(RRAM)单元或磁阻性随机存取存储(MRAM)单元的非易失性存储器件。23一种存储器件中的源极线浮置电路,所述存储器件包括其中多个存储单元以多个行和列的矩阵形式排列的存储单元阵列,所述存储单元耦接在沿行方向延伸的多个源极线与沿列方向延伸的多个位线之间,所述存储单元被配置为由沿行方向延伸的多个字线逐行选择,所述源极线浮置电路包括多个浮置单元,分别直接接收经解码的行地址信号或者所述字线的电压作为浮置控制信号,所述经解码的行地址信号响应于行地址信号被选择性地激活,所述浮置单元被配置为在读操作中响应于所。
12、述浮置控制信号控制所述源极线与所述源电压之间的电连接。24如权利要求23所述的源极线浮置电路,其中,所述浮置单元中的每一个直接耦接在所述源电压与相应源极线之间。25如权利要求23所述的源极线浮置电路,其中,所述浮置单元中的每一个直接耦接在所述源电压与被配置为驱动相应源极线的源极线驱动单元之间。26一种存储器件,包括存储单元阵列,包括以多个行和列的矩阵形式排列的多个存储单元,所述存储单元耦接在沿行方向延伸的多个源极线与沿列方向延伸的多个位线之间,所述存储单元被配置为将由沿行方向延伸的多个字线逐行选择;行选择电路,被配置为生成将响应于行地址信号被选择性地激活的多个经解码的行地址信号,并且还被配置为。
13、响应于经解码的行地址信号使能字线当中的选定字线;以及源极线浮置电路,也响应于经解码的行地址信号并且被配置为将相应于所述字线当中的选定字线的、源极线的选定源极线连接到源电压,并且还被配置为将未选择的源极线浮置。27如权利要求26所述的存储器件,其中,所述源极线浮置电路包括被配置为接收经解码的行地址信号作为浮置控制信号的多个浮置单元,所述浮置单元被配置为响应于所述浮置控制信号控制所述源极线与所述源电压之间的电连接。28如权利要求27所述的存储器件,还包括多个源极线驱动单元,所述源极线驱动单元中的各个包括耦接在所述源电压和相应源极线之间的下拉晶体管,所述下拉晶体管的栅极被配置为接收驱动信号;以及耦接。
14、在高电压和相应源极线之间的上拉晶体管,所述上拉晶体管的栅极被配置为接收权利要求书CN104051001A4/4页5反相的驱动信号。29如权利要求28所述的存储器件,其中,所述浮置单元中的各个包括开关元件,其与所述下拉晶体管串联耦接在相应源极线与源电压之间;其中,所述上拉晶体管和所述下拉晶体管用高电压晶体管实现,并且所述开关元件用相较所述高电压晶体管具有较低耐电压的低电压晶体管实现。30一种读取存储器件中数据的方法,所述存储器件包括其中多个存储单元以多个行和列的矩阵形式排列的存储单元阵列,所述存储单元耦接在沿行方向延伸的多个源极线与沿列方向延伸的多个位线之间,所述存储单元被配置为由沿行方向延伸的。
15、多个字线逐行选择,所述方法包括生成响应于行地址信号选择性地被激活的多个经解码的行地址信号;响应于经解码的行地址信号使能所述字线当中的选定字线;以及响应于所述经解码的行地址信号,将相应于所述字线当中选定字线的、源极线的选定源极线连接到源电压,并且将未选择的源极线浮置。权利要求书CN104051001A1/18页6源极线浮置电路、包括其的存储器件和读取其数据的方法0001相关申请的交叉引用0002本申请要求于2013年3月13日提交的韩国专利申请第1020130026945号的优先权,其全部内容通过引用并入此处。技术领域0003示例实施例通常涉及半导体集成电路,并且更加具体来说,涉及存储器件和电路。
16、,以及读取存储器件中的数据的方法。背景技术0004半导体存储器件包括以多个行和多个列的矩阵形式排列的多个存储单元。在非易失性存储器件中,存储单元耦接在多个源极线与多个位线之间。每个位线耦接到由各自的字线选择的存储单元。在读操作中,在公共耦接到相同位线的存储单元当中选择一个存储单元,并且感测电流经由选定存储单元从位线流到源极线,其中感测电流取决于状态,也就是说,选定存储单元的存储数据。可以基于感测电流或者由于感测电流而造成的电压改变来读出存储数据。在这些读操作中,位线电压可能受到由耦接到相同位线的未选择的存储单元而造成的漏电流的影响,并且因此可能降低读操作或者读数据的可靠性。发明内容0005本发。
17、明构思的至少一个示例实施例提供一种源极线浮置电路,其能够通过降低由于未选择的存储单元造成的漏电流来增强读操作的可靠性。0006本发明构思的至少一个示例实施例提供一种能够使用源极线浮置电路增强读操作的可靠性的存储器件。0007本发明构思的至少一个示例实施例提供一种读取存储器件中的数据的方法,其能够通过降低由于未选择的存储单元造成的漏电流来增强读数据的可靠性。0008根据示例实施例,存储器件包括存储单元阵列、行选择电路和源极线浮置电路。0009所述存储单元阵列包括以多个行和多个列的矩阵形式排列的多个存储单元。所述存储单元耦接在沿行方向延伸的多个源极线与沿列方向延伸的多个位线之间。所述存储单元被沿行。
18、方向延伸的多个字线逐行选择。0010所述行选择电路生成响应于行地址信号被选择性地激活的多个经解码的行地址信号,并且响应于经解码的行地址信号使能字线当中的一个选定字线。0011所述源极线浮置电路在读操作中将源极线的一个选定源极线连接到源电压,并且被配置为将除了所述一个选定源极线之外的未选择的源极线从源电压断开连接以将未选择的源极线浮置,其中所述一个选定源极线耦接到被耦接到所述一个选定字线的存储单元。0012所述源极线浮置电路可以包括分别直接接收经解码的行地址信号或者所述字线的电压作为浮置控制信号的多个浮置单元,并且所述浮置单元可以响应于所述浮置控制信说明书CN104051001A2/18页7号控。
19、制所述源极线与所述源电压之间的电连接。0013源极线中的每一个可以耦接到一行的存储单元。0014浮置单元中的每一个可以包括耦接在相应源极线和所述源电压之间的开关元件,并且所述开关元件可以响应于与所述一行相应的浮置控制信号执行开关操作。0015所述源极线中的每一个可以共同耦接到一个偶数编号行的存储单元和与所述偶数编号行相邻的一个奇数编号行的存储单元。0016浮置单元中的每一个都可以包括或(OR)门和开关元件NT。或门可以对与所述偶数编号行和所述奇数编号行相应的两个浮置控制信号执行或逻辑操作。所述开关元件可以耦接在相应源极线和所述源电压之间,所述开关元件可以响应于或门的输出执行开关操作。0017所。
20、述存储器件还可以包括被配置为取决于操作模式将高电压施加到所述源极线的多个源极线驱动单元。源极线驱动单元中的每一个可以包括下拉晶体管和上拉晶体管。所述下拉晶体管可以耦接在源电压与相应源极线之间,而且下拉晶体管的栅极可以接收驱动信号。所述上拉晶体管可以耦接在高电压与相应源极线之间,而且上拉晶体管的栅极可以接收反相的驱动信号。0018浮置单元中的每一个可以包括开关元件,其与所述下拉晶体管串联耦接在相应源极线与源电压之间。0019上拉晶体管和下拉晶体管可以用具有相对较高耐电压的高电压晶体管实现,并且开关元件可以用具有相对较低耐电压的低电压晶体管实现。0020源极线中的每一个可以耦接到一行的存储单元,所。
21、述开关元件可以用响应于与所述一行相应的浮置控制信号而导通的低电压晶体管实现。0021所述源极线中的每一个可以共同耦接到一个偶数编号行的存储单元和与所述偶数编号行相邻的一个奇数编号行的存储单元。浮置单元中的每一个还可以包括被配置为对与偶数编号行和奇数编号行相应的两个浮置控制信号执行或逻辑操作的或门,所述开关元件可以用响应于或门的输出导通的低电压晶体管实现。0022存储单元中的每一个可以包括耦接在相应位线和相应源极线之间的快闪单元晶体管,并且所述快闪单元晶体管的控制栅极可以耦接到相应字线。0023存储单元中的每一个都可以包括开关晶体管和快闪单元晶体管。所述开关晶体管可以耦接在相应位线和相应源极线之。
22、间,所述开关晶体管的栅极可以耦接到相应字线。所述快闪单元晶体管可以与所述开关晶体管串联耦接在相应位线和相应源极线之间,并且所述快闪单元晶体管的控制栅极可以耦接到多个控制线的相应控制线。0024在读操作中,读电压可以施加于所有控制线,字线使能电压可以施加于一个选定字线,并且字线禁用电压可以施加于未选择的字线。字线使能电压可以低于读电压,并且字线禁用电压可以低于字线使能电压。0025存储单元中的每一个都可以包括开关晶体管和电阻性元件。所述开关晶体管可以耦接在相应位线和相应源极线之间,并且所述开关晶体管的栅极可以耦接到相应字线。所述电阻性元件可以与所述开关晶体管串联耦接在相应位线与相应源极线之间。0。
23、026所述存储单元阵列可以包括相变随机存取存储(PRAM)单元、电阻性随机存取存储(RRAM)单元或磁阻性随机存取存储(MRAM)单元。说明书CN104051001A3/18页80027所述存储单元阵列可以包括自旋转移力矩磁阻性随机存取存储(STTMRAM)单元。0028所述存储器件可以是与至少一个处理器集成在单个芯片中的嵌入式非易失性存储器件。0029根据示例实施例,提供一种读取存储器件中数据的方法。所述存储器件包括其中多个存储单元以多个行和列的矩阵形式排列的存储单元阵列,所述存储单元耦接在沿行方向延伸的多个源极线与沿列方向延伸的多个位线之间,并且所述存储单元被配置为由沿行方向延伸的多个字线。
24、逐行选择。所述方法包括生成响应于行地址信号选择性地被激活的多个经解码的行地址信号;响应于经解码的行地址信号使能所述字线当中的一个选定字线;接收经解码的行地址信号或所述字线的电压作为浮置控制信号;以及响应于读操作中的浮置控制信号,将源极线的一个选定源极线连接到源电压,并且将所述一个选定源极线之外的未选择的源极线从源电压断开连接以将未选择的源极线浮置,所述一个选定源极线耦接到被耦接到所述一个选定字线的存储单元。0030所述源极线中的每一个可以耦接到一行的存储单元,并且所述源极线中的每一个在读操作中可以响应于浮置控制信号的一个浮置控制信号被浮置。0031所述源极线中的每一个可以共同耦接到一个偶数编号。
25、行的存储单元和与所述偶数编号行相邻的一个奇数编号行的存储单元,并且所述源极线中的每一个可以在读操作中响应于所述浮置控制信号的两个浮置控制信号被浮置。0032所述方法还可以包括使用耦接在所述高电压和所述源电压之间的多个源极线驱动单元,取决于操作模式将高电压施加于所述源极线。所述源极线驱动单元中的每一个可以响应于相应浮置控制信号连接到源电压或从源电压断开连接。0033所述存储器件可以是包括闪存单元、相变随机存取存储(PRMA)单元、电阻性随机存取存储(RRAM)单元或磁阻性随机存取存储(MRAM)单元的非易失性存储器件。0034根据示例实施例,提供一种源极线浮置电路,其包括在存储器件中,存储器件包。
26、括其中多个存储单元以多个行和列的矩阵形式排列的存储单元阵列,所述存储单元耦接在沿行方向延伸的多个源极线与沿列方向延伸的多个位线之间,所述存储单元被配置为由沿行方向延伸的多个字线逐行选择。所述源极线浮置电路包括分别直接接收经解码的行地址信号或者所述字线的电压作为浮置控制信号的多个浮置单元,所述经解码的行地址信号响应于行地址信号选择性地被激活,所述浮置单元被配置为在读操作中响应于浮置控制信号控制所述源极线与所述源电压之间的电连接。0035浮置单元中的每一个可以直接耦接在所述源电压和相应源极线之间。0036浮置单元中的每一个可以直接耦接在所述源电压和被配置为驱动相应源极线的源极线驱动单元之间。附图说。
27、明0037从以下结合附图的详细说明中将更加清楚地理解本发明构思的示例实施例。0038图1是示出根据发明构思的示例实施例的存储器件的框图。0039图2是示出根据本发明构思的示例实施例的包括源极线浮置电路的存储器件的电路图。0040图3是示出根据本发明构思的另一示例实施例的包括源极线浮置电路的存储器说明书CN104051001A4/18页9件的电路图。0041图4是示出根据本发明构思的示例实施例的、读取存储器件中的数据的存储器的流程图。0042图5和图6是示出包括在图1中的存储单元阵列中的闪存单元的示例的图。0043图7和图8是用于描述根据本发明构思的示例实施例的降低漏电流的图。0044图9是示出。
28、包括在图1中的存储单元阵列中的电阻性存储单元的示例的图。0045图10是示出图9的电阻性存储单元中的单极电阻性元件的示例的图。0046图11是示出图9的电阻性存储单元中的双极电阻性元件的示例的图。0047图12是示出包括在图1中的存储单元阵列中的自旋转移力矩磁阻性随机存取存储(SPINTRANSFERTORQUEMAGNETORESISTIVERANDOMACCESSMEMORY,STTMRAM)单元的示例的图。0048图13和图14是示出取决于写数据的磁隧道结(MAGNETICTUNNELJUNCTION,MTJ)元件的磁化方向的图。0049图15至图19是示出STTMRAM单元中的MTJ元。
29、件的示例的图。0050图20是示出图1的存储器件中的存储单元阵列的示例的图。0051图21是示出图20的存储单元阵列中的闪存单元的示例的图。0052图22是示出图1的存储器件中的存储单元阵列的示例的图。0053图23和图24是示出图22的存储单元阵列中的存储单元的示例的图。0054图25是示出根据本发明构思的示例实施例的源极线浮置电路的图。0055图26是示出根据本发明构思的示例实施例的源极线驱动电路和源极线浮置电路的图。0056图27和图28是示出图26的电路中的源极线驱动单元和源极线浮置单元的示例的电路图。0057图29是示出用于生成提供给源极线驱动电路的驱动信号的电路的示例的电路图。00。
30、58图30是示出图1的存储器件中的存储单元阵列的示例的图。0059图31是示出图30的存储单元阵列中的闪存单元的示例的图。0060图32是用于描述在根据本发明构思的示例实施例的存储器件中的读操作的图。0061图33是示出根据本发明构思的示例实施例的移动系统的框图。0062图34和图35是示出根据本发明构思的示例实施例的计算系统的框图。具体实施方式0063将参考附图更加充分地描述各种示例实施例,附图中示出部分示例实施例。然而,本发明构思可以以许多不同形式具体实现而且不应当将本发明构思释为限制为这里阐述的示例实施例。而是,提供这些示例实施例以使得本公开全面彻底并且将本发明构思的范围充分地传达给本领。
31、域技术人员。在附图中,为了清楚起见,可能夸大层和区域的大小和相对大小。贯穿全文,相同标记指代同样的元素。0064应当理解,尽管这里可以使用术语第一、第二、第三等等用于描述各种元素,但是这些元素不应当受限于这些术语。这些术语用来将一个元素与其它元素区分开。因此,下面说明书CN104051001A5/18页10讨论的第一元件能够用术语第二元件而不脱离本发明构思的教导。如这里所使用的那样,术语“和/或”包括一个或多个相关联所列项的任一个或者它们的所有组合。0065应当理解,当元件称为是“连接”或者“耦接”到另一元件时,其可以直接连接或者耦接到另一个元件或者可以存在居间元件。相反,当元件称为是“直接连。
32、接”或者“直接耦接”至另一元件时,不存在居间元件。其它用于描述元件之间关系的词应当以类似方式解释(例如,“在之间“对“直接在之间”,“相邻“对“直接相邻“等等)。0066这里使用的术语仅用于描述特定示例实施例的目的,而不在于限制本发明构思。如这里所使用的那样,单数形式“一”、“一个”和“该”是用来也包括复数形式,除非上下文清楚地表示不是如此。还将理解,术语“包括”和/或“包含”当在这里使用时指定所述特征、整体、步骤、操作、元件和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元件、组件或其群组的存在或添加。0067除非另外定义,否则这里使用的全部术语(包括技术术语和科学术语)都。
33、具有本发明构思所属领域的普通技术人员所通常理解的相同意义。还将理解,诸如通常使用的词典中定义的那些术语的术语应当被解释为具有与它们在相关技术中的意义一致的意义,并且除非这里明确定义如此,否则不应当解释为理想化的或者过于形式的意义。0068图1是示出根据发明构思的示例实施例的存储器件的框图。0069参考图1,存储器件1000可以包括存储单元阵列100、行选择电路(RSEL)200、列选择电路(CSEL)300、源极线浮置电路(SLF)400和电压控制电路(VCON)500。0070存储单元阵列100包括以多个行和多个列的矩阵形式排列的多个存储单元MC。存储单元MC耦接在沿行方向X延伸的多个源极线。
34、SL1SLM与沿列方向Y延伸的多个位线BL1BLN之间。存储单元MC被沿行方向X延伸的多个字线WL1WLM逐行选择。0071行选择电路200生成多个经解码的行地址信号,它们将响应于行地址信号RADD被选择性地激活,并且行选择电路200还响应于经解码的行地址信号使能字线WL1WLM当中的一个选定字线。如参考图2和图3所描述的那样,行选择电路200可以包括行解码器、字线驱动电路等等。0072在读操作中,源极线浮置电路400将源极线SL1SLM的一个选定源极线连接到源电压,将除了所述一个选定源极线之外的未选择的源极线从源电压断开连接以将未选择的源极线浮置,其中所述一个选定源极线耦接到被耦接至所述一个。
35、选定字线的存储单元。在下文中,所述源电压假定为地电压,但是所述源电压可以取决于存储器件1000的结构不同地确定。源极线浮置电路400可以利用通过源极线的这种选择性浮置来降低漏电流,以增强读操作的可靠性。0073列选择电路300响应于列地址信号CADD选择位线BL1BLN其中之一。列选择电路300可以包括列解码器、门电路等等。0074图1示出存储单元阵列100的非限制结构,其中为了图解方便起见,一个源极线耦接到与一行相应的存储单元MC,并且本发明构思的选择性浮置不局限于图1的结构。例如,源极线浮置电路可以应用于这样的结构其中,源极线中的每一个共同耦接到一个偶数编号行的存储单元和与所述偶数编号行相。
36、令的一个奇数编号行的存储单元,如图22中所示。0075在部分示例实施例中,存储单元还可以耦接到沿行方向延伸的多个控制线,如图20和图30中所示。而且,存储单元还可以耦接到沿行方向延伸的多个擦除线,如图32中所说明书CN104051001A106/18页11示。0076电压控制电路500可以被配置为根据操作模式提供各种电压,操作模式诸如读操作、写操作、擦除操作等等。具体来说,电压控制电路500可以包括如图26所示的源极线驱动电路510和如图29中所示的驱动信号生成电路520。0077图2是示出根据本发明构思的示例实施例的包括源极线浮置电路的存储器件的电路图。0078参考图2,存储器件1001可以。
37、包括字线驱动电路210、行解码器(XDEC)220、源极线浮置电路401和存储单元阵列100。字线驱动电路210和行解码器220可以包括在图1中的行选择电路200中。图1的部分组件在图2中略去,并且可以略去重复的描述。0079行解码器220可以基于行地址信号RADD生成多个经解码行地址信号DRA1DRAM,以使得可以选择性地仅激活与行地址信号RADD相应的一个经解码的行地址信号。字线驱动电路210可以响应于经解码的行地址信号DRA1、DRA2和DRAM使能字线WL1、WL2和WLM当中的一个选定字线。字线驱动电路210可以包括多个驱动单元211、212和213,并且驱动单元211、212和21。
38、3中的每一个都可以响应于经解码的行地址信号DRA1、DRA2和DRAM中的每一个来驱动每个字线。0080源极线浮置电路401可以包括与源极线SL1、SL2和SLM的数目相应的多个浮置单元411、412和413。浮置单元411、412和413可以直接接收字线WL1、WL2和WLM的电压VWL1、VWL2和VWLM作为浮置控制信号FC1、FC2和FCM以控制源极线SL1、SL2和SLM与诸如地电压VGND这样的源电压之间的电连接。0081当源极线SL1、SL2和SLM中的每一个耦接到一行的存储单元时,如图1和图2中所示,浮置单元411、412和413中的每一个可以包括耦接在相应源极线与源电压VGN。
39、D之间的开关元件NT。例如,开关元件可以用N型金属氧化物半导体(NMOS)晶体管实现。开关元件NT响应于与所述一行相应的浮置控制信号FC1、FC2或者FCM执行开关操作。0082例如,当行地址信号RADD相应于第二字线WL2时,仅第二经解码行地址信号DRA2在逻辑高电平被激活,而其它经解码行地址信号DRA1和DRAM在逻辑低电平被禁止。字线驱动电路210中的驱动单元211、212和213当中,仅第二驱动单元212响应于激活的第二经解码行地址信号DRA2输出字线使能电压(例如,11V),其它驱动单元211和213响应于禁止的经解码行地址信号DRA1和DRAM输出字线禁用电压(例如,0V)。因此,。
40、仅第二浮置单元412中的开关元件NT被导通以将第二源极线SL2连接到源电压VGND,而其它源极线SL1和SLM从源电压VGND断开连接以被浮置。0083图3是示出根据本发明构思的另一示例实施例的包括源极线浮置电路的存储器件的电路图。0084参考图3,存储器件1002可以包括字线驱动电路210、行解码器(XDEC)220、源极线浮置电路402和存储单元阵列100。图3的存储器件1002除了源极线浮置电路402之外,类似于图2的存储器件1001,并且可以略去重复的描述。0085源极线浮置电路402可以包括与源极线SL1、SL2和SLM的数目相应的多个浮置单元411、412和413。浮置单元411、。
41、412和413可以直接接收经解码的行地址信号DRA1、DRA2和DRAM作为浮置控制信号FC1、FC2和FCM以控制源极线SL1、SL2和SLM与源电压之间的电连接。说明书CN104051001A117/18页120086当源极线SL1、SL3和SLM中的每一个耦接到一行的存储单元时,如图1和图3中所示,浮置单元411、413和413中的每一个可以包括耦接在相应源极线与源电压VGND之间的开关元件NT。例如,开关元件可以用NMOS晶体管实现。开关元件NT响应于与所述一行相应的浮置控制信号FC1、FC2或者FCM执行开关操作。0087例如,当行地址信号RADD相应于第二字线WL2时,仅第二经解码。
42、行地址信号DRA2在逻辑高电平被激活,而其它经解码行地址信号DRA1和DRAM在逻辑低电平被禁止。因此,仅第二浮置单元412中的开关元件NT被导通以将第二源极线SL2连接到源电压VGND,并且其它源极线SL1和SLM从源电压VGND断开连接以被浮置。0088如参考图2和图3所描述的那样,根据本发明构思的示例实施例的源极线浮置电路401和402可以直接接收经解码的行地址信号DRA1DRAM或者字线电压VWL1VWLM作为浮置控制信号FC1FCM。源极线浮置电路401和402可以响应于浮置控制信号FC1FCM,分别控制源极线SL1SLM电连接到源电压VGND。通过这样的源极线的选择性浮置降低经过未。
43、选择的存储单元的漏电流,可以增强读操作的可靠性。0089生成经解码的行地址信号DRA1DRAM并且基于经解码的行地址信号DRA1DRAM选择性使能字线WL1WLM是执行读操作不可避免需要的。源极线浮置电路401和402可以执行选择性浮置源极线SL1SLM而无需额外的解码过程,并且因此可以增强读操作的可靠性而不降低读速度。0090图4是示出根据本发明构思的示例实施例的、读取存储器件中的数据的存储器的流程图。0091参考图1至图4,行选择电路200中的行解码器220可以生成多个经解码的行地址信号DRA1、DRA2和DRAM,它们响应于行地址信号RADD被选择性地激活(S100)。经解码的行地址信号。
44、DRA1、DRA2和DRAM的数目可以相应于字线WL1、WL2和WLM的数目。经解码的行地址信号DRA1、DRA2和DRAM当中,与行地址信号RADD相应的一个经解码的行地址信号可以在第一逻辑电平处(例如,逻辑高电平)被激活,其它经解码的行地址信号可以在第二逻辑电平(例如,逻辑低电平)处被禁止。0092字线驱动电路210可以响应于经解码的行地址信号DRA1DRAM使能字线WL1、WL2和WLM当中的一个选定字线(S200)。字线驱动电路210可以包括多个驱动单元211、212和213,并且驱动单元211、212和213中的每一个都可以响应于经解码的行地址信号DRA1、DRA2和DRAM中的每一。
45、个来驱动每个字线。字线驱动电路210中的驱动单元211、212和213当中,字线使能电压(例如,11V)可以被施加于与激活的经解码行地址信号相应的所述一个选定字线,而字线禁用电压(例如,0V)可以施加于其它字线。0093源极线浮置电路400可以接收经解码的行地址信号DRA1、DRA2和DRAM或者字线电压VWL1、VWL2和VWLM作为浮置控制信号FC1、FC2和FCM(S300)。源极线浮置电路401可以接收经解码的行地址信号DRA1、DRA2作为浮置控制信号FC1、FC2和FCM,如图2中所示,或者源极线浮置电路402可以接收字线电压VWL1、VWL2和VWLM作为浮置控制信号FC1、FC。
46、2和FCM,如图3中所示。0094响应于读操作中的浮置控制信号FC1、FC2和FCM,源极线浮置电路400可以将源极线SL1、SL2和SL3的一个选定源极线连接到源电压VGND并且将除了所述一个选定源极线之外的未选择源极线从源电压VGND断开连接以将未选择的源极线浮置(S400)。例如,源说明书CN104051001A128/18页13电压VGND可以具有0V电平,或者除了0V之外的预定电平。0095为此,通过将未选择的源极线浮置,可以降低经过耦接到未选择的源极线的未选择的存储单元的漏电流。0096图5和图6是示出包括在图1中的存储单元阵列中的闪存单元的示例的图。0097图1中的存储单元阵列1。
47、00中的每个存储单元MC可以是闪存单元601,如图5和图6中所示。闪存单元601可以包括耦接在相应位线BLJ和相应源极线SLI之间的快闪单元晶体管FCT。快闪单元晶体管FCT的栅极CG可以耦接到相应字线WLI。图5示出快闪单元晶体管FCT的示例结构的剖视图,图6示出快闪单元晶体管FCT的等效电路。0098为了形成快闪单元晶体管FCT,源极区域S和漏极区域D可以形成在半导体衬底的上部,并且浮置栅极FG和控制栅极CG可以堆叠在源极区域S与漏极区域D之间的衬底上。诸如氧化层/氮化层/氧化层(OXIDE/NITRIDE/OXIDE,ONO)层之类的介电层可以形成在浮置栅极FG与控制栅极CG之间,并且隧。
48、道氧化物层可以形成在浮置栅极CG与衬底的上表面之间。源极区域S、控制栅极CG和漏极区域D可以分别使用垂直触点VC1、VC2和VC3电连接到源极线SLI、字线WLI和位线BLJ。沿列方向延伸的位线(BLJ)可以形成在与沿行方向延伸的源极线SLI和字线WLI不同的金属层中。可以通过控制施加于源极线SLI、字线WLI和位线BLJ的电压来执行闪存单元601的读操作、写操作和擦除操作。0099图7和图8是用于描述根据本发明构思的示例实施例的降低漏电流的图。0100参考图7和图8,位线BLJ用预充电电压VPRE预充电。在页打开操作的情况下,可以相对于多个位线同时执行读操作。在位线BLJ被预充电之后,读电压。
49、VREAD被施加于选定字线WL2,而截至电压VOFF被施加于未选择的字线WL1、WL3和WLM。读电压VREAD具有这样的电压电平使得具有相对较高阈值电压的导通单元(ONCELL)可以被导通,而具有相对较低阈值电压的截止单元(OFFCELL)可以被截止。截止电压VOFF具有使得导通单元和截止单元都可以被截止的电压电平。0101漏电流IK可以流经未选择的存储单元,即使截止电压VOFF被施加于未选择的字线WL1、WL3和WLM以使得未选择的存储单元截止也是如此。大量存储单元被耦接到一个位线BLJ,因此即使经过一个存储单元的每个漏电流IK都足够小到几NA(纳安),漏电流IK的总和也可以增加到几A(微安)。漏电流随着操作温度升高而升高,因此确定选定存储单元是导通单元还是截止单元的可靠性,也就是说,读数据的可靠性可能降低,特别在高温下。0102图8示出根据本发明构思的示例实施例的、当选定的存储单元是导通单元时的第一位线电压CON、当选定的存储单元是截止单元并且所有源极线SL1、SL2、SL3和SLM都连接到源电压时的第二位线电压COFF1、以及当选定的存储单元是截止单元并且仅选定的源极线SL2连接到源电压而未选择的源极线SL1、SL3和SLM被浮置时的第三位线电压COFF2。如图8中所示,通过选择性浮置源极线降低漏电流IK,读感测容限(MARGIN)SM2。