《电路板锁孔EMI防制方法及治具.pdf》由会员分享,可在线阅读,更多相关《电路板锁孔EMI防制方法及治具.pdf(9页珍藏版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 102833958 A (43)申请公布日 2012.12.19 C N 1 0 2 8 3 3 9 5 8 A *CN102833958A* (21)申请号 201110163353.X (22)申请日 2011.06.17 H05K 3/34(2006.01) H05K 9/00(2006.01) (71)申请人纬创资通股份有限公司 地址中国台湾新北市汐止区新台五路一段 88号21楼 (72)发明人周文兵 廖勇军 王强 陈宏哲 (74)专利代理机构北京嘉和天工知识产权代理 事务所(普通合伙) 11269 代理人严慎 (54) 发明名称 电路板锁孔EMI防制方法及治。
2、具 (57) 摘要 一种电路板锁孔EMI防制方法及治具。该电 路板锁孔EMI防制方法包括:提供一电路板,该电 路板包括一板体与多个焊垫,该板体设有多个锁 孔并且具有一第一表面与一相反于该第一表面的 第二表面,该等焊垫设置于该第二表面并且分别 围绕该等锁孔;设置电子组件于该板体的第一表 面;将该电路板定位于一治具上,且该等锁孔周 围的焊垫不受该治具遮蔽;以及将该电路板通过 一锡炉进行波峰焊接,使所述电子组件焊固于该 板体,且焊料附着于该等锁孔周围的焊垫。本发明 可节省工序与成本,并且延长治具的使用寿命。 (51)Int.Cl. 权利要求书1页 说明书3页 附图4页 (19)中华人民共和国国家知识。
3、产权局 (12)发明专利申请 权利要求书 1 页 说明书 3 页 附图 4 页 1/1页 2 1.一种电路板锁孔EMI防制方法,该方法包括: 提供一电路板,该电路板包括一板体与多个焊垫,该板体设有多个锁孔并且具有一第 一表面与一相反于该第一表面的第二表面,该等焊垫设置于该第二表面并且分别围绕该等 锁孔; 设置电子组件于该板体的第一表面; 将该电路板定位于一治具上,且该等锁孔周围的焊垫不受该治具遮蔽;以及 将该电路板通过一锡炉进行波峰焊接,使所述电子组件焊固于该板体,且焊料附着于 该等锁孔周围的焊垫。 2.根据权利要求1所述的电路板锁孔EMI防制方法,其中,该板体还设有多个分别围绕 每一锁孔的孔。
4、洞,该等孔洞分别位于该等焊垫。 3.根据权利要求1所述的电路板锁孔EMI防制方法,其中,每一锁孔周围的焊垫数目为 四个以上。 4.根据权利要求3所述的电路板锁孔EMI防制方法,其中,每一锁孔周围设有八个等角 度分布的焊垫。 5.一种如权利要求1至4其中任一项的电路板锁孔EMI防制方法所述的治具,该治具 呈框状且形成有一透空区,当该电路板定位于该治具上,该电路板的第二表面面向该透空 区且该等锁孔藉该透空区外露。 权 利 要 求 书CN 102833958 A 1/3页 3 电路板锁孔 EMI 防制方法及治具 技术领域 0001 本发明涉及一种EMI(电磁干扰)防制方法及治具,特别是指一种针对电路。
5、板锁孔 的EMI防制方法及治具。 背景技术 0002 一般如计算机的主机板等电路板,设有锁孔可供锁固定位(例如锁固于机壳),且 为提高电路板EMI防制性能,以往是在电路板底面位于锁孔的周围形成焊垫并且利用印刷 上锡的方式使焊垫附着有焊料,藉此提高EMI防制性能,然而,在电路板只有顶面设有电子 组件的情况下,若电路板底面仅为了防EMI而需要再次通过锡膏印刷上锡,其成本较高。 0003 因此,需要提供一种电路板锁孔EMI防制方法及治具,以解决上述问题。 发明内容 0004 因此,本发明目的在于解决前述电路板底面仅为了EMI防制而需要以成本较高的 印刷上锡的问题,进而,本发明提供一种在波峰焊接(wa。
6、ve soldering)过程同时使电路板 锁孔具备EMI防制性能的方法。 0005 本发明的电路板锁孔EMI防制方法(shielding method)包含以下步骤: 0006 提供一电路板,该电路板包括一板体与多个焊垫,该板体设有多个锁孔并且具有 一第一表面与一相反于该第一表面的第二表面,该等焊垫设置于该第二表面并且分别围绕 该等锁孔; 0007 设置电子组件于该板体的第一表面; 0008 将该电路板定位于一治具上,且该等锁孔周围的焊垫不受该治具遮蔽;以及 0009 将该电路板通过一锡炉进行波峰焊接,使所述电子组件焊固于该板体,且焊料附 着于该等锁孔周围的焊垫。 0010 进一步地,该板体。
7、还设有多个分别围绕每一锁孔的孔洞,该等孔洞分别位于该等 焊垫。 0011 进一步地,每一锁孔周围的焊垫数目为四个以上。 0012 进一步地,每一锁孔周围设有八个等角度分布的焊垫。 0013 本发明的另一个功效在于,藉由使该锁孔周围的焊垫呈多点分布,减少每一焊垫 被附着的焊料量,进而可解决该第二表面由于焊垫附着的焊料量过多而产生平整度不一的 问题。 0014 本发明前述所使用的该治具呈框状且形成有一透空区,当该电路板定位于该治具 上,该电路板的第二表面面向该透空区且该等锁孔藉该透空区外露。 0015 本发明藉由使该锁孔周围的焊垫不受该治具的遮蔽,当该电路板通过锡炉进行波 峰焊接时,除了焊固放置在。
8、该第一表面的电子组件,也能同时让该第二表面的焊垫上锡,达 到使该第二表面的锁孔具备EMI防制的效果,且相比印刷上锡的方式,可节省工序与成本。 0016 此外,本发明藉由将该治具设置成框状,使得当治具承载电路板通过锡炉时,可减 说 明 书CN 102833958 A 2/3页 4 少锡炉的高温对治具的影响,进而延长治具的使用寿命。 附图说明 0017 图1是本发明的电路板锁孔EMI防制方法的一个实施例的步骤流程图; 0018 图2是该实施例所使用的电路板的平面示意图; 0019 图3是该实施例所使用的电路板定位于一治具的平面示意图;以及 0020 图4是该电路板的焊垫附着焊料的局部放大示意图。 。
9、0021 主要组件符号说明: 0022 11-14 步骤 23 锁孔 0023 2 电路板 24 孔洞 0024 21 板体 3 治具 0025 211 第一表面 31 透空区 0026 212 第二表面 4 焊料 0027 22 焊垫 具体实施方式 0028 有关本发明的前述及其他技术内容、特点与功效,在以下配合参考附图的一个实 施例的详细说明中,将可清楚的呈现。 0029 参阅图1,本发明的电路板锁孔EMI防制方法的实施例是以一计算机主机板的工 艺为例,其包含以下步骤: 0030 步骤11:提供一电路板2。配合参阅图2,电路板2包括一板体21与多个焊垫22, 板体21设有多个锁孔23并且具。
10、有一供设置电子组件的第一表面211与一相反于第一表面 211的第二表面212,锁孔23为贯穿板体21的穿孔,焊垫22设置于第二表面212并且围绕 每一锁孔23周围。 0031 在本实施例中,所指的电路板2为仅单面可供设置电子组件的电路板,换言之,电 路板2仅第一表面211供放置电子组件。电路板2的板体21位于每一个锁孔23周围设有 八个孔洞24,且第二表面212位于每一锁孔23周围,设有八个焊垫22,该等焊垫22呈等角 度环状分布于锁孔23周围,每两相邻的焊垫22之间夹角45度,每一个孔洞24位于每一焊 垫22内,当然,孔洞24并不必然需要位于焊垫22内。 0032 步骤12:设置电子组件于电。
11、路板2的板体21的第一表面211。此一步骤是将欲焊 设固定在第一表面211的电子组件放置于电路板2上,例如将电子组件的焊脚插设于第一 表面211(即DIP插件)。 0033 步骤13:将电路板2定位于一治具3上。配合参阅图3,本实施例的治具3呈框状 并且形成有一透空区31,当电路板2放置(例如通过卡合或锁固)于治具3上时,电路板2 板体21的第二表面212面向透空区31,且电路板2位于锁孔23周围的焊垫22藉透空区 31外露而不受治具3遮蔽。 0034 步骤14:将电路板2通过一锡炉进行波峰焊接。配合参阅图3、图4,此一步骤中, 将放置于治具3上的电路板2通过一锡炉(图未示)进行波峰焊接,除了。
12、使放置于电路板2 板体21的第一表面211的电子组件焊固于板体21以外,同时也使焊料4附着于该等锁孔 说 明 书CN 102833958 A 3/3页 5 23周围的焊垫22,换言之,在焊垫22附着焊料4以及使电子组件焊固于板体21的动作是 在电路板2通过锡炉时一并完成。 0035 且值得注意的是,当围绕于锁孔23周围的焊垫22数目越多时(例如本案所采取 的八个),每一个焊垫22所占的面积相对减少,当电路板2通过锡炉进行波峰焊接时,每一 个焊垫22可被附着的焊料4便较少,进而,便不易发生当焊料4凝固后,电路板2的板体21 第二表面212由于焊垫22附着的焊料4过多而产生平整度不一的问题。 00。
13、36 补充说明的是,当部分电子组件是需要通过SMT工艺焊固于电路板2的板体21的 第一表面211时,在进行前述步骤12之前,也可以先在电路板2的板体21的第一表面211 进行电子组件表面贴装以及回焊(reflow)的作业。 0037 综上所述,本发明藉由将电路板2定位于治具3时,使锁孔23周围的焊垫22不受 治具3的遮蔽而外露,当电路板2通过锡炉进行波峰焊接时,除了焊接第一表面211的电子 组件,也让第二表面212的焊垫22附着焊料4,达到使第二表面212的锁孔23具备EMI防 制的效果,且此作法相比公知的为使锁孔具备EMI防制性能而单独印刷上锡的方式,也可 节省工序与成本,故确实能达到本发明。
14、的目的。 0038 此外,本发明也藉由锁孔23周围的焊垫22多点分布设计,使每一焊垫22的面积 越小,每一焊垫22被附着的焊料量便可减少,进而能解决第二表面212由于焊垫22附着的 焊料量过多而产生平整度不一的问题。 0039 再者,本发明藉由将治具3设置成框状,使得当治具3承载电路板2通过锡炉时, 可减少锡炉的高温对治具3的影响,进而延长治具3的使用寿命。 0040 惟以上所述者,仅为本发明的实施例而已,应当不能以此限定本发明实施的范围, 即凡是根据本发明权利要求书的范围及发明说明书内容所作的简单的等同变化与修饰,皆 仍属本发明专利涵盖的范围内。 说 明 书CN 102833958 A 1/4页 6 图1 说 明 书 附 图CN 102833958 A 2/4页 7 图2 说 明 书 附 图CN 102833958 A 3/4页 8 图3 说 明 书 附 图CN 102833958 A 4/4页 9 图4 说 明 书 附 图CN 102833958 A 。