《一种台阶电路板图形转移过程中避免漏基材的方法.pdf》由会员分享,可在线阅读,更多相关《一种台阶电路板图形转移过程中避免漏基材的方法.pdf(5页珍藏版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 102523694 A (43)申请公布日 2012.06.27 C N 1 0 2 5 2 3 6 9 4 A *CN102523694A* (21)申请号 201110429642.X (22)申请日 2011.12.20 H05K 3/06(2006.01) (71)申请人广州杰赛科技股份有限公司 地址 510310 广东省广州市新港中路381号 (72)发明人宋小虎 任代学 唐有军 (74)专利代理机构广州粤高专利商标代理有限 公司 44102 代理人禹小明 (54) 发明名称 一种台阶电路板图形转移过程中避免漏基材 的方法 (57) 摘要 本发明涉及一种PC。
2、B板的制作方法,具体涉 及一种台阶电路板图形转移过程中避免漏基材 的方法。一种台阶电路板图形转移过程中避免 漏基材的方法,其中,包括以下步骤:准备PCB基 材,PCB基材上覆盖有导电层;在PCB基材上放置 垫板;在导电层上贴上干膜;干膜上覆盖底片进 行曝光;曝光后进行第一次显影,第一次显影后 取出垫板再进行第二次显影;将显影后的PCB板 进行电镀,PCB板的表面形成电镀层;将电镀后的 PCB板退膜,清洗掉干膜;使用蚀刻PCB板进行图 形转移;再对PCB板进行退锡,形成有效图形。采 用这种方法制作PCB板可较好避免贴膜不牢的现 象,而且可避免露基材的现象。 (51)Int.Cl. 权利要求书1页。
3、 说明书2页 附图1页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 1 页 说明书 2 页 附图 1 页 1/1页 2 1.一种台阶电路板图形转移过程中避免漏基材的方法,其特征在于:包括以下步骤: 准备PCB基材(1),PCB基材(1)上覆盖有导电层(2);在PCB基材(1)上放置垫板(7);在导 电层(2)上贴上干膜(3);干膜(3)上覆盖底片(4)进行曝光;曝光后进行第一次显影,第一 次显影后取出垫板(7)再进行第二次显影;将显影后的PCB板进行电镀,PCB板的表面形成 电镀层(6);将电镀后的PCB板退膜,清洗掉干膜(3);使用蚀刻PCB板进行图形转移;再对 。
4、PCB板进行退锡,形成有效图形(5)。 2.根据权利要求1所述的一种台阶电路板图形转移过程中避免漏基材的方法,其特征 在于:所述的PCB板在第一次显影后取出垫板(7),PCB基材(1)上形成水迹和显影溶液,第 二次显影后去除水迹和显影溶液。 3.根据权利要求1所述的一种台阶电路板图形转移过程中避免漏基材的方法,其特征 在于:所述的导电层(2)为铜箔板。 权 利 要 求 书CN 102523694 A 1/2页 3 一种台阶电路板图形转移过程中避免漏基材的方法 技术领域 0001 本发明涉及一种PCB板的制作方法,具体涉及一种台阶电路板图形转移过程中 避免漏基材的方法。 背景技术 0002 集成。
5、元件PCB(Printed Circuit Board,印刷电路板)是把无源元件,例如电阻、电 容和电感等,分别或综合集成到PCB而制成的。PCB板是电子元件电气连接的提供者,设计 主要是版图设计,优点是大大减少布线的装配的差错,提高了自动化水平和生产劳动率。在 PCB板制作过程中需要放置垫板才可以防止贴膜不良,而显影前需要取下垫板进行显影,这 样在取垫板过程中将垫板和周边的碎膜粘于板内形成两层干膜,容易造成显影余胶,余胶 位置在后续过程中无法镀上铜锡,碱性蚀刻时会造成露基材现象。 发明内容 0003 本发明解决的技术问题是提供一种台阶电路板图形转移过程中避免漏基材的方 法,可在制作过程中避免。
6、露出基材。 0004 为解决上述技术问题,本发明采用的技术方案是:一种台阶电路板图形转移过程 中避免漏基材的方法,其中,包括以下步骤:准备PCB基材,PCB基材上覆盖有导电层;在 PCB基材上放置垫板;在导电层上贴上干膜;干膜上覆盖底片进行曝光;曝光后进行第一次 显影,第一次显影后取出垫板再进行第二次显影;将显影后的PCB板进行电镀,PCB板的表 面形成电镀层;将电镀后的PCB板退膜,清洗掉干膜;使用蚀刻PCB板进行图形转移;再对 PCB板进行退锡,形成有效图形。导电层为铜箔板。 0005 传统的PCB板处理方法是将一层铣出一定大小的槽孔,然后通过另外一层的压合 制造出板内局部连续区域有台阶状。
7、用于安装客户的部分零件。形成台阶状在后续外层线路 的流程制作过程中带来一定的困难,正常流程台阶处贴膜后容易形成起泡,导致显影后干 膜脱落。 0006 用PCB基材材料将被铣去的部分铣出做成垫片垫于板的阶梯处,再贴膜干膜过程 中可避免上述问题,正常做板过程中曝光后在显影前需将这些垫板取出,显影后进行镀铜 锡,之后再进行退膜、蚀刻、退锡最终得到有效图形。 0007 垫板的其中一面上已经贴了干膜的,在取出过程中垫板上部分碎膜和垫板周边上 部分碎膜粘结在了一起,用正常显影的方法是无法显影掉两层干膜的,最后在两层碎膜粘 结处显影后就形成了余胶,余胶位置在后续过程中是无法镀上铜锡,碱性蚀刻时会造成露 基材。
8、现象。 0008 因此,通过贴膜前放置垫板的方法避免了贴膜不牢,同时通过显影前保持垫板在 板内的状态正常显影,第一次显影后取出垫板,但此时垫板和PCB之间有水迹和部分显影 溶液,再次通过第二次显影方可将其去除。 0009 与现有技术相比,有益效果是:本发明的PCB基材上放置垫板,曝光后进行第一次 说 明 书CN 102523694 A 2/2页 4 显影,第一次显影后取出垫板再进行第二次显影。采用这种方法制作PCB板可较好避免贴 膜不牢的现象,而且可避免露基材的现象。 附图说明 0010 图1是本发明的制作流程示意图; 图2是本发明的显影流程示意图; 图3是本发明的导电层和垫板俯视图。 具体实。
9、施方式 0011 如图1所示,一种台阶电路板图形转移过程中避免漏基材的方法,其中,包括以下 步骤:准备PCB基材1,PCB基材1上覆盖有导电层2;在PCB基材1上放置垫板7;在导电 层2上贴上干膜3;干膜3上覆盖底片4进行曝光;曝光后进行第一次显影,第一次显影后 取出垫板7再进行第二次显影;将显影后的PCB板进行电镀,PCB板的表面形成电镀层6; 将电镀后的PCB板退膜,清洗掉干膜3;使用蚀刻PCB板进行图形转移;再对PCB板进行退 锡,形成有效图形5。导电层2为铜箔板。 0012 传统的PCB板处理方法是将一层铣出一定大小的槽孔,然后通过另外一层的压合 制造出板内局部连续区域有台阶状用于安装。
10、客户的部分零件。形成台阶状在后续外层线路 的流程制作过程中带来一定的困难,正常流程台阶处贴膜后容易形成起泡,导致显影后干 膜脱落。用PCB基材材料将被铣去的部分铣出做成垫片垫于板的阶梯处,再贴膜干膜过程 中可避免上述问题,做板过程中曝光后在显影前需将这些垫板取出,显影后进行镀铜锡,之 后再进行退膜、蚀刻、退锡最终得到有效图形。但是,垫板的其中一面上已经贴了干膜的,在 取出过程中垫板上部分碎膜和垫板周边上部分碎膜粘结在了一起,用正常显影的方法是无 法显影掉两层干膜的,最后在两层碎膜粘结处显影后就形成了余胶,余胶位置在后续过程 中是无法镀上铜锡,碱性蚀刻时会造成露基材现象。 0013 如图2所示,。
11、本方案通过贴膜前放置垫板7的方法避免了贴膜不牢,同时通过显 影前保持垫板7在板内的状态正常显影,第一次显影后取出垫板7,但此时垫板和PCB之间 有水迹和部分显影溶液,再次通过第二次显影方可将其去除。且第二次显影过程中只需开 启一个显影缸即可(显影线共计两个显影缸)。而原有操作过程中不放置垫板会贴膜不牢 固,而放置垫板在显影前取出干膜容易粘接到铜面形成较厚干膜层无法显影掉,伴随后续 流程会出现露基材现象。 0014 如图3所示,虚线表示为导电层2中的槽图形,其内部实线表示为垫板7的位置 和图形,从此图中可以清晰的看出两种结构的相对位置和它们的形状,通过相对位置的形 状的设置,可在制作PCB板时较好避免贴膜不牢的现象,而且可避免露基材的现象。 0015 以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人 员来说,在不脱离本发明原理的前提下,对发明的技术方案可以做若干适合实际情况的改 进。因此,本发明的保护范围不限于此,本领域中的技术人员任何基于本发明技术方案上非 实质性变更均包括在本发明保护范围之内。 说 明 书CN 102523694 A 1/1页 5 图1 图2 图3 说 明 书 附 图CN 102523694 A 。