《在三栅极(FINFET)工艺上集成多个栅极电介质晶体管的方法.pdf》由会员分享,可在线阅读,更多相关《在三栅极(FINFET)工艺上集成多个栅极电介质晶体管的方法.pdf(50页珍藏版)》请在专利查询网上搜索。
1、10申请公布号CN104160507A43申请公布日20141119CN104160507A21申请号201180076461122申请日20111228H01L27/088200601H01L27/105200601H01L29/78200601H01L21/33620060171申请人英特尔公司地址美国加利福尼亚72发明人C蔡CH简JYD叶J朴WM哈菲兹74专利代理机构永新专利商标代理有限公司72002代理人张伟王英54发明名称在三栅极(FINFET)工艺上集成多个栅极电介质晶体管的方法57摘要描述了具有不同栅极结构并且形成于单个集成电路上的两种或更多类型的基于鳍状物的晶体管。至少通过多个。
2、栅极电介质层的厚度或成分或者栅极电极中的多个功函数金属层的成分来区分每种类型的晶体管的栅极结构。还提供了用于制造具有至少两种不同类型的基于鳍状物的晶体管的集成电路的方法,其中通过多个栅极电介质层的厚度和成分和/或栅极电极中的功函数金属的厚度和成分来区分所述晶体管类型。85PCT国际申请进入国家阶段日2014082786PCT国际申请的申请数据PCT/US2011/0676812011122887PCT国际申请的公布数据WO2013/101007EN2013070451INTCL权利要求书2页说明书15页附图32页19中华人民共和国国家知识产权局12发明专利申请权利要求书2页说明书15页附图32。
3、页10申请公布号CN104160507ACN104160507A1/2页21一种器件,包括具有多个半导体鳍状物的衬底;第一晶体管,其具有环绕一个或多个所述半导体鳍状物的第一栅极结构,其中所述第一栅极结构包括与所述半导体鳍状物接触的第一栅极电介质结构以及与所述第一栅极电介质结构接触的第一栅极电极结构;以及第二晶体管,其具有环绕一个或多个所述半导体鳍状物的第二栅极结构。2根据权利要求1所述的器件,其中所述第一栅极电介质结构包括第一高K电介质层,并且其中所述第一栅极电极结构包括第一功函数金属层和填充金属。3根据权利要求2所述的器件,其中所述第二栅极结构包括第二栅极电介质结构和所述第一栅极电极结构,并。
4、且其中所述第二栅极电介质结构包括二氧化硅层和所述第一高K电介质层。4根据权利要求2所述的器件,其中所述第二栅极结构包括第三栅极电介质结构和所述第一栅极电极结构,并且其中所述第三栅极电介质结构包括第二高K电介质层和所述第一高K电介质层。5根据权利要求2所述的器件,其中所述第二栅极电介质包括所述第一栅极电介质结构和第二栅极电极结构,并且其中所述第二栅极电极结构包括所述第一功函数金属层和第二功函数金属层。6根据权利要求2所述的器件,还包括第三晶体管,其中所述第三晶体管具有第三栅极结构,所述第三栅极结构包括所述第三栅极电介质结构和所述第一栅极电极结构。7根据权利要求2所述的器件,还包括第三晶体管,其中。
5、所述第三晶体管具有第三栅极结构,所述第三栅极结构包括所述第一栅极电介质结构和所述第二栅极电极结构。8根据权利要求6所述的器件,还包括第四晶体管,其中所述第四晶体管具有第四栅极结构,所述第四栅极结构包括第四栅极电介质结构和所述第一栅极电极结构,其中所述第四栅极电介质结构包括所述二氧化硅层、所述第一高K电介质层、和所述第二高K电介质层。9根据权利要求7所述的器件,还包括第四晶体管,其中所述第四晶体管具有第四栅极结构,所述第四栅极结构包括所述第二栅极电介质结构和所述第二栅极电极结构。10一种方法,包括提供具有多个半导体鳍状物的衬底,每个所述半导体鳍状物具有设置于其中的沟道区,其中第一栅极区跨越一个或。
6、多个所述半导体鳍状物的所述沟道区,并且其中第二栅极区跨越一个或多个所述半导体鳍状物的所述沟道区;在所述第一栅极区和所述第二栅极区内的所述半导体鳍状物上生长第一二氧化硅层;在所述第一栅极区和所述第二栅极区内并且在所述第一二氧化硅层之上均厚沉积嵌入的蚀刻停止层;在所述嵌入的蚀刻停止层之上均厚沉积第二二氧化硅层;利用第一蚀刻工艺进行蚀刻,以从所述第一栅极区去除所述第二二氧化硅层;以及利用第二蚀刻工艺进行蚀刻,以从所述第一栅极区去除所述嵌入的蚀刻停止层和所述第一二氧化硅层,并且从所述第二栅极区去除所述第二二氧化硅层和所述嵌入的蚀刻停止权利要求书CN104160507A2/2页3层。11根据权利要求10。
7、所述的方法,其中所述第二蚀刻工艺包括定时的湿法蚀刻。12根据权利要求11所述的方法,其中所述定时的湿法蚀刻包括HF。13根据权利要求10所述的方法,还包括在所述第一栅极区内形成与所述半导体鳍状物接触的第一虚设栅极结构;在所述第二栅极区内形成与所述第一二氧化硅层接触的第二虚设栅极结构;均厚沉积电介质层;以及抛光所述电介质层,以暴露所述第一虚设栅极和第二虚设栅极。14根据权利要求10所述的方法,其中所述嵌入的蚀刻停止层是氮化硅。15一种方法,包括提供具有多个半导体鳍状物的衬底,每个所述半导体鳍状物具有设置于其中的沟道区,其中第一栅极区跨越一个或多个所述半导体鳍状物的所述沟道区,并且其中第二栅极区跨。
8、越一个或多个所述半导体鳍状物的所述沟道区;在所述第一栅极区和所述第二栅极区内的所述鳍状物之上均厚沉积电介质层;在所述电介质层之上均厚沉积硬掩模层;对所述硬掩模层进行图案化,以从所述第一栅极区去除所述硬掩模层;对所暴露的电介质层进行图案化,以从所述第一栅极区去除所述电介质层;从所述第二栅极区去除所述硬掩模层。16根据权利要求15所述的方法,其中对所述硬掩模进行图案化包括在所述第一栅极区和所述第二栅极区之上形成光致抗蚀剂层;对所述光致抗蚀剂层进行图案化,以暴露所述第一栅极区上的所述硬掩模层;从所述第一栅极区蚀刻所述硬掩模的所暴露的部分;以及去除所述光致抗蚀剂层。17根据权利要求15所述的方法,还包。
9、括在所述第一栅极区内形成与所述半导体鳍状物接触的第一虚设栅极结构;在所述第二栅极区内形成与所述第一二氧化硅层接触的第二虚设栅极结构;均厚沉积电介质层;以及抛光所述电介质层,以暴露所述第一虚设栅极和第二虚设栅极。18根据权利要求17所述的方法,其中所述电介质层是二氧化硅。19根据权利要求15所述的方法,其中已经利用替换栅极工艺形成了所述第一栅极区和第二栅极区。20根据权利要求19所述的方法,其中所述电介质层是高K电介质材料。权利要求书CN104160507A1/15页4在三栅极FINFET工艺上集成多个栅极电介质晶体管的方法技术领域0001本发明总体涉及半导体器件、半导体逻辑器件、和晶体管的制造。
10、。具体而言,本发明的实施例涉及用于在同一芯片上制造具有不同栅极结构的多个基于鳍状物的器件的工艺。背景技术0002对于不断缩小的集成电路IC的期望对用于构造器件的技术和材料提出了极大的要求。IC芯片的部件包括诸如CMOS互补金属氧化物半导体器件之类的固态逻辑器件晶体管。最近开发的基于鳍状物的晶体管使能对应较小器件占用空间的提高的性能。不同的晶体管应用具有不同的结构和性能要求,例如,高速逻辑操作、低功率使用、高电压输入输出I/O、以及超高电压。需要新工艺来使能单个芯片上的多种类型的新的基于鳍状物的晶体管的制造。附图说明0003图1A1D示出双栅极晶体管的实施例,其中每个晶体管具有不同的栅极堆叠体构。
11、造。0004图2A2B示出三栅极晶体管的实施例,其中每个晶体管具有不同的栅极堆叠体构造。0005图3A3B示出四栅极晶体管的实施例,其中每个晶体管具有不同的栅极堆叠体构造。0006图4A4I示出用于形成具有包含不同栅极堆叠体构造的多个晶体管的单个IC的方法。0007图5A5I示出用于形成具有包含不同栅极堆叠体构造的多个晶体管的单个IC的附加的方法。0008图6A6G示出用于形成具有包含不同栅极堆叠体构造的多个晶体管的单个IC的附加的方法。0009图7A7E示出用于形成具有包含不同栅极堆叠体构造的多个晶体管的单个IC的附加的方法。0010图8示出根据本发明的一个实施例的计算设备。具体实施方式00。
12、11描述了包括两个或更多具有不同类型的栅极结构的基于鳍状物的场效应晶体管的集成电路IC结构,并且还描述了用于在单个芯片上形成不同类型的晶体管的方法。为提供对本发明的深入理解,已经针对具体细节对本发明进行了描述。本领域内的技术人员将领会到,可以在没有这些具体细节的情况下实践本发明。在其它实例中,为了不非必要地说明书CN104160507A2/15页5使本发明难以理解,没有具体描述公知的半导体工艺和设备。另外,附图中所示的各种实施例是说明性的表示,并且不必按比例绘制。0012本发明的实施例提供容纳具有不同类型的栅极结构的多个基于鳍状物的晶体管的集成电路,以及用于在单个电路上制造这些不同类型的器件的。
13、方法。形成具有多个晶体管类型的IC可以解决不同的电路要求,例如,诸如高速逻辑操作、低功率使用、高电压输入输出I/O、以及超高电压,其是对片上系统SOC集成电路的部件所期望的属性。片上系统器件将诸如处理器核、模拟功能、以及混合的信号模块之类的多种电路功能集成到单个集成电路芯片上。本发明的实施例提供具有包含不同类型的栅极结构的晶体管的IC,每个栅极结构包括一个或两个高K材料栅极电介质层、氧化物SIO2层、一个或两个功函数金属层、填充金属、以及它们的组合。具有不同栅极结构的晶体管能够提供跨越大范围的操作速度、泄漏特性、以及高电压容差的性能特性。还公开了形成包括具有不同栅极结构的晶体管的电路的方法。0。
14、013图1A1D示出位于集成电路中的基于鳍状物的晶体管的实施例。每个集成电路具有至少两种不同的晶体管类型,至少通过栅极电介质的厚度或成分、和/或栅极电极中所采用的功函数金属的成分来区分不同的晶体管类型。晶体管可以具有其它区分特征。通常,具有多个不同晶体管类型的集成电路将具有以各种格式例如,阵列布置的每种类型的晶体管的大量实例。为简单起见,在图1A1D中,每种类型的晶体管中的一个实例被示出为隔离的晶体管,尽管所示出的晶体管通常出现在它们所处的集成电路芯片中的不同位置和布置中。0014图1A示出形成于同一个IC上的两个晶体管101和102的三维透视图。图1B示出如图1A中所示的晶体管101和102。
15、的沿着线AA截取的穿过沟道区116以及栅极结构111A和111B的截面视图。在实施例中,鳍状物112从半导体衬底110延伸出来,并且蔓延衬底110的整个长度。在实施例中,每个晶体管包括由隔离区114分开的一个或多个鳍状物112。在实施例中,每个晶体管包括限定了沟道区116的栅极结构111,栅极结构111环绕每个鳍状物112的一部分的侧面和顶表面。在实施例中,晶体管101包括栅极结构111A,并且晶体管102包括栅极结构111B,如图1A所示。每个鳍状物112具有设置于沟道区116的相对侧上的一对源极/漏极区118,如由图1A所示出的实施例中所示。对于PMOS器件而言,源极/漏极区是P型掺杂的,。
16、并且沟道区是N型掺杂的。对于NMOS器件而言,源极/漏极区是N型掺杂的,并且沟道区是P型掺杂的。隔离区114上方的鳍状物112的高度在20到的范围内,并且鳍状物112的宽度在5到的范围内。0015每个晶体管栅极结构111A和111B包括栅极电介质113和栅极电极115,如图1A中所示。每个栅极电介质113可以包括一个或多个电介质层,例如,二氧化硅层或高K电介质层。栅极电介质113使沟道区116与栅极电极115绝缘,以减小泄漏并且设置器件阈值电压。每个栅极电极115包括一个或多个功函数金属层,并且还可以包括导电性填充金属140。功函数金属层管理电介质材料与填充金属之间的势垒高度,使金属半导体交界。
17、面处的电阻最小化,并且设置器件的功函数。填充金属承载控制晶体管状态的大部分电荷,并且通常是比起多个功函数金属的低电阻电阻材料。0016图1AD中所示的集成电路具有至少两个不同类型的晶体管101和102,通过晶体管栅极结构中所采用的电介质层的成分来区分每个晶体管。在本发明的实施例中,晶体管说明书CN104160507A3/15页6101的栅极结构包括具有高K电介质层121的栅极电介质、以及具有功函数金属层131和填充金属140的栅极电极,如图1B中所示。晶体管101中的栅极结构的类型使能晶体管在高性能核心中的使用。0017在本发明的实施例中,高K电介质层121与包括晶体管101的鳍状物112和隔。
18、离区114的侧面和顶表面相符合。通常,高K电介质层是介电常数大于二氧化硅的介电常数的电介质材料。二氧化硅的介电常数是39。可以用于高K电介质层121中的示例性高K电介质材料包括二氧化铪HFO2、硅氧化铪、氧化镧、氧化镧铝、二氧化锆ZRO2、硅氧化锆、二氧化钛TIO2、氧化钽、钛酸锶钡、钛酸钡、钛酸锶、氧化镱、氧化铝、铅钪钽氧化物、铌锌酸铅、以及半导体领域内已知的其它材料。高K电介质层121的厚度在10到的范围内。在实施例中,高K电介质层的厚度是0018功函数金属层131与高K电介质层121的表面相符合。可以用于功函数金属层131中的示例性金属包括氮化钛、氮化钨、氮化钽、钛铝、钨、硅化物以及半导。
19、体领域内已知的其它材料。功函数金属层131的厚度在10到的范围内。在实施例中,功函数金属层131的厚度是0019填充金属140填充由功函数金属层131限定的栅极结构开口。填充金属140可以包括包含例如金属栅极材料的材料,所述金属栅极材料例如铪、锆、钛、氮化钛、钽、铝、以及它们的组合。另外的材料包括金属碳化物,例如,碳化钛、碳化锆、碳化钽、碳化铪和碳化铝。可以使用的其它材料包括钌、钯、铂、钴、镍、以及导电性金属氧化物,例如氧化钌。其它材料是可行的。0020在实施例中,晶体管102的栅极结构具有包括二氧化硅层125和高K电介质层121的栅极电介质、以及包括功函数金属层131和填充金属140的栅极电。
20、极。在实施例中,从鳍状物112的表面生长二氧化硅层125。在另一个实施例中,二氧化硅层125共形地沉积在鳍状物112和隔离区114上。二氧化硅层125的厚度可以在5到的范围内。在实施例中,二氧化硅层125的厚度是在实施例中,高K电介质层121覆盖栅极结构内的二氧化硅层125,并且这两层一起形成了栅极电介质。在实施例中,功函数金属131覆盖高K电介质层121,并且填充金属140填充由功函数金属131装衬的开口。与晶体管101中的栅极结构相比较,在栅极电介质中添加二氧化硅层125使能晶体管102在高电压、输入输出I/O电路应用中的使用。0021通常,电介质材料150至少部分地包围晶体管结构101和。
21、102,如图1B中所示。在一些实施例中,电介质材料150是层间电介质ILD材料,例如二氧化硅或低K电介质材料。可以使用的另外的电介质材料包括碳掺杂的氧化物CDO、碳化硅、氮化硅、诸如八氟环丁烷或聚四氟乙烯之类的有机聚合物、氟硅酸盐玻璃FSG、以及诸如倍半硅氧烷、硅氧烷、或有机硅酸盐玻璃之类的有机硅酸盐。0022在实施例中,间隔体135位于栅极结构111的侧壁上。如图1A中所示,间隔体135形成于邻接源极/漏极区118的栅极结构111侧壁上,从而将栅极结构111与鳍状物112上生长的外延材料隔离,并且还在源极/漏极区的重掺杂期间保护沟道区116。间隔体135可以另外形成于每个栅极结构111的端部。
22、上,如图1B中所示。间隔体135可以由适合的电说明书CN104160507A4/15页7介质材料组成,例如,氮化硅、二氧化硅、氮氧化硅、或半导体领域内已知的其它材料。0023本发明的另一个实施例包括至少两个不同类型的基于鳍状物的晶体管101和103,其中通过栅极结构中所采用的电介质层的成分来区分每个晶体管,如图1C中所示。在本发明的实施例中,晶体管101的栅极结构包括具有高K电介质层121的栅极电介质、以及具有功函数金属层131和填充金属140的栅极电极。0024晶体管103的栅极结构包括具有高K电介质层122和高K电介质层121的栅极电介质、以及具有功函数金属层131和填充金属140的栅极电。
23、极。在实施例中,高K电介质层122形成于鳍状物表面上。在实施例中,高K电介质层121覆盖高K电介质层122。在实施例中,功函数金属层131覆盖高K电介质层121。在实施例中,填充金属140通过填充在由功函数金属层131限定的栅极结构开口中来完成栅极结构。在实施例中,高K电介质层122具有与高K电介质层121不同的成分或厚度。与晶体管101中的栅极结构相比较,添加高K电介质材料122在增大了阈值电压的同时减小了栅极泄漏,使能晶体管103用于低功率电路或应用。高K电介质层122可以是以上针对高K电介质层121所列出的材料中的任何材料。高K电介质层122的厚度在10到的范围内。在实施例中,高K电介质。
24、层122的厚度是0025本发明的另一个实施例包括位于单个集成电路上的至少两个不同类型的基于鳍状物的晶体管101和104,其中每个类型的晶体管具有不同的栅极结构,如图1D所示出的。在本发明的实施例中,通过每个栅极电极中所采用的多个功函数金属的成分来区分晶体管101和104。在特定实施例中,晶体管101的栅极结构包括具有高K电介质层121的栅极电介质、以及具有功函数金属层131和填充金属140的栅极电极。0026在实施例中,晶体管104中的栅极结构包括具有高K电介质层121的栅极电介质以及具有功函数金属层132、功函数金属层131和填充金属140的栅极电极。在实施例中,高K电介质层121覆盖鳍状物。
25、112。在实施例中,功函数金属层132覆盖高K电介质层121。在实施例中,功函数金属层131覆盖功函数金属层132。在实施例中,填充金属140填充由功函数金属层131限定的栅极结构开口。在实施例中,晶体管104中的功函数金属层132具有与功函数金属层131不同的功函数。与晶体管101中的栅极结构相比较,添加功函数金属132增大了晶体管104的阈值电压,并且减小了栅极泄漏,使能晶体管104用于低功率电路或应用。功函数金属层132可以是以上针对功函数金属层131所列出的材料中的任何材料。功函数金属层132的厚度可以在10到的范围内。在实施例中,功函数金属层132的厚度是0027图2AB所示出的实施。
26、例包括单个集成电路上的三个或更多类型的基于鳍状物的晶体管,其中每个类型的晶体管具有不同的栅极结构。通常,具有多个不同类型的晶体管的集成电路将具有以各种格式例如,阵列设置的每种类型的晶体管的大量实例。为简单起见,在附图中,晶体管的每种类型的一个实例被示出为隔离的晶体管,尽管所示出的晶体管通常出现在它们所处的集成电路上的不同位置和布置中。0028根据本发明的实施例,图2A中所示的集成电路具有至少三个不同类型的晶体管201、202和203,通过栅极结构中所采用的电介质层的厚度或成分来区分它们。在实施例中,晶体管201中的栅极结构包括具有高K电介质层221的栅极电介质、以及具有功函数说明书CN1041。
27、60507A5/15页8金属层231和填充金属240的栅极电极。晶体管201可以用于高性能处理器核。在实施例中,晶体管202中的栅极结构包括具有鳍状物表面上的二氧化硅层225以及二氧化硅层225上面的高K电介质层221的栅极电介质。在实施例中,晶体管202还包括具有功函数金属层231和填充金属240的栅极电极。与晶体管201相比较,添加二氧化硅层225减小了泄漏,并且增大了阈值电压,使能晶体管202用于高电压输入输出I/O电路或应用。在实施例中,晶体管203的栅极结构包括具有鳍状物212上的高K电介质层222、以及高K层222上面的高电介质层221的栅极电介质。在实施例中,晶体管203还包括具。
28、有功函数金属层231和填充金属240的栅极电极。在实施例中,高K电介质层222具有与高K电介质层221不同的成分。在另一个实施例中,高K电介质层222具有与高K电介质层221不同的厚度。与晶体管201相比较,在栅极结构中添加高K电介质层222减小了泄漏,使能晶体管203用于低功率电路。0029图2B中所示出的集成电路具有至少三个不同类型的晶体管201、202和204,通过晶体管栅极结构中所采用的电介质层的成分或厚度、和/或功函数金属的成分来区分每个晶体管。在实施例中,晶体管201中的栅极结构包括具有高K电介质层221的栅极电介质、以及具有功函数金属层231和填充金属240的栅极电极。晶体管20。
29、1被设计用于高性能处理器核。在实施例中,晶体管202中的栅极结构包括具有鳍状物212上的二氧化硅层225和二氧化硅层225上的高K电介质层221的栅极电介质。在实施例中,晶体管202还包括具有功函数金属层231和填充金属240的栅极电极。与晶体管201相比较,添加二氧化硅层225减小了泄漏,并且增大了阈值电压,使能晶体管202用于高电压输入输出I/O电路或应用。在实施例中,晶体管204的栅极结构包括具有高K电介质层221的栅极电介质以及具有功函数金属层232、功函数金属层232上的功函数金属层231、和填充金属240的栅极电极。在实施例中,功函数金属232具有与功函数金属层231不同的功函数。。
30、与晶体管201相比较,添加功函数金属层232减小了泄漏,使能晶体管204用于低功率电路或应用。0030根据本发明的实施例,图3AC中示出了包括至少四种类型的基于鳍状物的晶体管的电路,其中每种类型的晶体管具有不同的栅极结构。如图3AB中所示出的包括四种类型的晶体管栅极结构的实施例是图2AB中所示出的三种类型的晶体管的实施例的延续,并且可以在不引起附加的加工步骤的情况下制造。0031图3A中所示的集成电路具有至少四个不同类型的晶体管301、302、303和305,通过栅极结构中所采用的电介质层的厚度或成分来区分每个晶体管。在实施例中,晶体管301中的栅极结构包括具有高K电介质层321的栅极电介质、。
31、以及具有功函数金属层331和填充金属340的栅极电极。晶体管301被设计用于高性能处理器核。在实施例中,晶体管302中的栅极结构包括具有生长在鳍状物312上的二氧化硅层325以及二氧化硅层325上面的高K电介质层321的栅极电介质。在实施例中,晶体管302还包括具有功函数金属层331和填充金属340的栅极电极。晶体管302被设计用于高电压输入输出I/O电路。在实施例中,晶体管303中的栅极结构包括具有鳍状物表面上的高K电介质层322和高K电介质层322上面的高K电介质层321的栅极电介质、以及具有功函数金属层331和填充金属340的栅极电极。在实施例中,高K电介质层322的成分与高K电介质层3。
32、21的成分不同。在另一个实施例中,高K电介质层322的厚度与高K电介质层321的厚度不同。晶体管303被设计用于低功率电路。说明书CN104160507A6/15页90032在实施例中,晶体管305的栅极结构包括具有鳍状物上的二氧化硅层325、二氧化硅层325上面的高K电介质层322、以及高K电介质层322上面的高K电介质层321的栅极电介质。在实施例中,高K电介质层322的成分与高K电介质层321的成分不同。在另一个实施例中,高K电介质层322的厚度与高K电介质层321的厚度不同。在实施例中,晶体管305还包括具有功函数金属层331和填充金属340的栅极电极。与晶体管301中的高性能栅极结构。
33、相比较,添加二氧化硅层325和高K电介质层322增大了晶体管305的阈值电压,从而晶体管305可以用于要求超高电压的电路。0033图3B示出具有多种类型的晶体管的电路的另一个实施例。集成电路具有至少四个不同类型的晶体管301、302、304和306,至少通过栅极结构中所采用的电介质层的厚度或成分、和/或功函数金属的成分来区分每个晶体管。在实施例中,晶体管301中的栅极结构包括具有高K电介质层321的栅极电介质、以及具有功函数金属层331和填充金属340的栅极电极。晶体管301被设计用于高性能处理器核。在实施例中,晶体管302中的栅极结构包括具有生长在鳍状物312上的二氧化硅层325以及二氧化硅。
34、层325上面的高K电介质层321的栅极电介质。在实施例中,晶体管302还包括具有功函数金属层331和填充金属340的栅极电极。晶体管302被设计用于高电压输入输出I/O电路。在实施例中,晶体管304中的栅极结构包括具有高K电介质层321的栅极电介质以及具有功函数金属层332层、功函数金属层332层上面的功函数金属层331层、和填充金属340的栅极电极。在实施例中,功函数金属层332具有与功函数金属331不同的功函数。晶体管304被设计用于低功率电路。0034在实施例中,晶体管306中的栅极结构包括具有生长在鳍状物312上的二氧化硅层325以及二氧化硅层325上面的高K电介质层321的栅极电介质。
35、。在实施例中,晶体管306还包括具有功函数金属层332、功函数金属层332上面的功函数金属层331、以及填充金属340的栅极电极。在实施例中,功函数金属层332具有与功函数金属层331不同的功函数。与晶体管301中的高性能栅极结构相比较,添加二氧化硅层325和功函数金属层322增大了晶体管306的阈值电压,从而晶体管306可以用于要求超高电压的电路。0035针对前面所描述的实施例,应该注意的是,还可以改变诸如栅极的宽度、沟道区的宽度、以及源极和漏极的类型之类的用于实现特定晶体管属性的其它器件特性,如本领域技术人员所理解的那样。0036在制造的器件中,材料的层可以在外表上与为清楚起见在本文中提供。
36、的简化说明背离,并且可以例如在某些区域中稍厚或稍薄一些。此外,此处所描述的材料的“层”可以由本质上用作一个层的多个材料层组成。0037图4AI描述了用于形成多种类型的基于鳍状物的晶体管栅极结构的方法的实施例。所述方法对于形成在同一芯片上包括不同类型的基于鳍状物的晶体管的集成电路是有用的,其中晶体管具有至少两种不同的栅极电介质结构。集成电路芯片通常在衬底上的不同位置中包含相同晶体管的多个副本,然而,为清楚起见,图4AI中示出每种类型的晶体管中的一个。0038提供了具有鳍状物412的衬底410。在本发明的实施例中,从体单晶衬底形成鳍状物412。衬底410和鳍状物412可以由任何公知的半导体材料形成。
37、,所述公知的半导体材料例如但不限于硅、锗、硅锗、以及包括GAAS、INSB、GAP、和GASB的化合物。鳍状说明书CN104160507A7/15页10物412的下层部分被隔离区414分开,以防止来自鳍状物的泄漏,如图4A中所示。在实施例中,隔离区414包括诸如二氧化硅之类的电介质材料。在另一个实施例中,从包括下层体衬底、中间的绝缘层、以及顶部单晶层的绝缘体上硅SOI衬底形成鳍状物412。从顶部单晶层形成鳍状物412,并且中间的绝缘层形成隔离区。延伸到隔离区414上方的鳍状物412的高度在20到的范围内。鳍状物412的宽度在5到的范围内。0039接下来,将二氧化硅层425形成于延伸到隔离区41。
38、4上方的鳍状物412的表面上。在实施例中,二氧化硅层425将形成栅极电介质的一部分,用于形成于栅极区492上的晶体管。在实施例中,随后将在形成附加的栅极结构部件之前从栅极区491去除二氧化硅层425。在特定实施例中,从鳍状物412的表面生长二氧化硅层425。在另一个特定实施例中,通过能够实现栅极区中的鳍状物412上的共形沉积的任何方法例如化学气相沉积CVD或原子层沉积ALD来均厚沉积二氧化硅层425。二氧化硅层425可以生长或沉积为均匀的厚度。在实施例中,二氧化硅层425的厚度是0040用于从栅极区491去除二氧化硅层425的随后的蚀刻工艺包含两个牺牲层,所述两个牺牲层保护了将形成栅极区492。
39、中形成的器件的有源部件的二氧化硅层425的部分。在本发明的实施例中,嵌入的蚀刻停止层442均厚沉积在衬底的表面上,并且牺牲二氧化硅层443共形地形成于嵌入的蚀刻停止层442上。在本发明的实施例中,嵌入的蚀刻停止层442和牺牲二氧化硅层443不会形成晶体管的有源部件。可以都通过诸如CVD或ALD之类的适合于形成共形层的任何方法来沉积嵌入的蚀刻停止层442和二氧化硅层443。在实施例中,当通过挑选的化学蚀刻对两者进行蚀刻时,与二氧化硅的蚀刻速率相比较,嵌入的蚀刻停止层442是在较低速率下蚀刻的材料。在实施例中,嵌入的蚀刻停止层442是氮化硅。0041将嵌入的蚀刻停止层442和二氧化硅层443都形成。
40、为均匀的厚度。挑选每个嵌入的蚀刻停止层442和二氧化硅层443的厚度,从而定时的蚀刻将在大致相同的时间内去除每个层。在实施例中,使用HF蚀刻工艺。HF采用比氮化硅快的速率蚀刻二氧化硅,并且因此,在实施例中,牺牲二氧化硅层443比嵌入的蚀刻停止层442厚。在实施例中,牺牲二氧化硅层443与二氧化硅层425的厚度相同。在实施例中,嵌入的蚀刻停止层442的厚度是在实施例中,二氧化硅层443的厚度是0042接下来,利用光刻蚀刻工艺从栅极区491的表面去除牺牲二氧化硅层443。在实施例中,在结构表面上形成光致抗蚀剂。对光致抗蚀剂进行光刻图案化,以便光致抗蚀剂455覆盖随后将形成包括二氧化硅层425的栅极。
41、结构的栅极区492,如图4C中所示。然后从栅极结构491蚀刻二氧化硅层443的暴露的部分。可以通过诸如湿法蚀刻之类的任何适合的蚀刻工艺来蚀刻二氧化硅层443。湿法蚀刻包括例如HF。HF蚀刻可以具有从5012001的浓度。在实施例中,在50秒内,从栅极区491的表面完全或近似完全地蚀刻二氧化硅层443。0043在蚀刻二氧化硅层443之后,从结构表面去除光致抗蚀剂455,如图4D中所示。总的来说,通过半导体产业中公知的工艺来去除光致抗蚀剂。可以例如通过干法等离子体工艺来去除光致抗蚀剂。采用被设计为去除有机残留、通常被称为灰化ASHING的氧气等离子体工艺来去除抗蚀剂。例如,通过微波、RF射频、或U。
42、V臭氧源来产生等离子体。替代说明书CN104160507A108/15页11地,可以利用溶剂或溶剂的混合物来去除光致抗蚀剂。0044接下来,根据图4E中示出的实施例,将牺牲栅极材料454均厚沉积在结构表面上。将牺牲栅极材料454形成为对应栅极高度所期望的厚度。然后对牺牲栅极材料454进行图案化并且进行蚀刻,以在栅极区491和492上形成牺牲栅极结构456,从而随后可以通过栅极替换工艺形成有源栅极结构。牺牲栅极材料的沉积、图案化、和蚀刻是半导体领域内所公知的。牺牲栅极结构456被图案化成相同的形状,并且在将要形成随后形成的栅极电极和栅极电介质的位置的同一位置处。在本发明的实施例中,从诸如氮化硅或。
43、多晶硅之类的材料形成牺牲栅极电极材料。形成牺牲栅极结构456之后,可以例如通过如本领域中所公知的顶端注入或晕环注入来对鳍状物412进行掺杂。0045接下来,如果需要的话,可以在牺牲栅极结构456的侧壁上形成电介质侧壁间隔体435。侧壁间隔体用于隔离栅极结构与可能生长在鳍状物的源极/漏极区上的外延半导体材料,如图1A中所示,但是间隔体材料可以另外形成于栅极结构的其它侧壁上,如图4F中所示。可以通过任何公知的技术来形成侧壁间隔体435,例如,通过在衬底上均厚沉积共形的侧壁间隔体电介质,并且然后进行各向异性地蚀刻,以从水平表面去除电介质间隔体材料,而留下垂直表面上的间隔体材料。间隔体453可以是氮化。
44、硅、二氧化硅、氮氧化硅、碳化硅、CDO或它们的组合。在实施例中,将过蚀刻用于从鳍状物412的侧壁去除间隔体材料,以使能随后的鳍状物表面上的外延层的生长、源极/漏极区的掺杂、和/或源极/漏极接触部的形成。0046接下来,将电介质材料450均厚沉积在衬底上。将电介质材料形成为足够厚度以完全覆盖包括牺牲栅极结构456的衬底。电介质450由能够针对牺牲栅极材料进行选择性蚀刻的材料形成。也就是,电介质由一材料形成,由此可以在不明显蚀刻掉电介质450的情况下去除牺牲栅极结构456。在均厚沉积之后,诸如通过化学机械平坦化CMP之类的方法使电介质材料450平坦化,直到顶表面与牺牲栅极结构456成为平面。004。
45、7然后蚀刻掉牺牲栅极结构456,以使能栅极区491和492中的栅极结构的形成。可以利用湿法或干法蚀刻工艺来去除牺牲栅极结构456。蚀刻工艺暴露了栅极区491上的下层嵌入蚀刻停止层442表面以及栅极区492上的下层牺牲二氧化硅层443表面,如图4G中所示。0048在实施例中,附加的蚀刻工艺从栅极区491去除了嵌入的蚀刻停止层442和二氧化硅层425,并且还从栅极区492去除了牺牲二氧化硅层443和嵌入的蚀刻停止层442。在实施例中,使用了选择性蚀刻。在另一个实施例中,使用了定时湿法蚀刻。在实施例中,定时湿法蚀刻可以包括HF。在特定实施例中,HF在比牺牲二氧化硅443材料更快的速率蚀刻嵌入的蚀刻停。
46、止层442。在实施例中,蚀刻工艺具有31的选择率。HF蚀刻可以具有从5012001的浓度。由于已经基于HF蚀刻材料的速率选择了每个牺牲层的厚度,所以采用与通过HF从栅极区492蚀刻牺牲二氧化硅层443和嵌入的蚀刻停止层442相同的时间,完全或近似完全地蚀刻栅极区491上的嵌入的蚀刻停止层442和二氧化硅层425。0049在实施例中,二氧化硅层425保留在将形成部分栅极电介质的栅极区492上。像这样,在没有可能污染有源器件层的被暴露的光致抗蚀剂的情况下,已经在栅极区492上形成了二氧化硅层425。相对于直接利用光刻工艺对有源层进行图案化的器件而言,未被污染的二氧化硅层的形成将改进器件的性能和可靠。
47、性。说明书CN104160507A119/15页120050接下来,根据本发明的实施例,在衬底表面上以均匀的厚度共形沉积高K电介质层421。在实施例中,高K电介质材料421覆盖栅极区491中的鳍状物412的顶表面和侧壁,并且与栅极区492上的二氧化硅层425表面相符合。在实施例中,高K电介质层421将形成栅极区491和492中形成的栅极结构中的部分栅极电介质。在实施例中,通过诸如CVD或ALD之类的共形工艺来形成高K电介质材料,以确保与栅极区491中的鳍状物表面和栅极区492中的下层二氧化硅层425接触。高K电介质层421可以是任何适合的高K电介质材料,例如以上针对图1A中的高K电介质层121。
48、所描述的。高K电介质层421的厚度可以是10到在实施例中,高K电介质材料421的厚度是0051接下来,在每个栅极区中在栅极电介质上形成栅极电极。栅极电极可以包括一个或多个功函数金属层和填充金属。在实施例中,功函数金属431以均匀的厚度共形沉积在衬底上。功函数金属431设置器件的功函数,并且使栅极电介质与栅极电极之间的金属半导体界面处的电阻最小化。通过诸如CVD或ALD之类的共形工艺来形成功函数金属431,以确保与栅极区491和492两者中的下层高K电介质层421接触。功函数金属层431可以是任何适合的功函数金属,例如以上针对图1A中的功函数金属层131所描述的。功函数金属层431的厚度可以是1。
49、0到在实施例中,功函数金属层431的厚度是0052然后将填充金属440以足够填充栅极区491和492中的栅极结构开口的厚度均厚沉积在功函数金属431上。可以通过诸如CVD、ALD、或物理气相沉积PVD之类的任何适合的工艺来形成金属栅极440。金属栅极材料可以是任何适合的栅极电极材料,例如以上针对图1A所描述的。0053然后将金属栅极440、功函数材料431、和高K电介质层421化学地机械地平坦化,直到露出电介质层450的顶表面,如图4I中所示。一旦将栅极电极材料和栅极电介质材料背面抛光并从顶部电介质材料450去除之后,就形成了栅极结构。0054因此,形成了两个晶体管401和402,每个晶体管具有不同的栅极结构。在实施例中,晶体管401包括具有高K材料421的栅极电介质、以及具有功函数金属431和填充金属440的栅极电极。晶体管401可以用于高性能处理器核。在实施例中,晶体管402包括具有二氧化硅层425和高K电介质层421的栅极电介质、以及具有功函数金属431和填充金属440的栅极电极。与晶体管401的栅极电介质相比较,在栅极电介质中添加二氧化硅层425使能晶体管402用于高电压输入输出I/O电路和应用。0055图5AI示出用于形成包括两种类型的晶体管的集成电路的另一种方法,其中两种类型的晶体管具有不同的栅极结构。集成电路芯片通常在不同位置中包含相同晶体管的多个副本,然而,为。