非易失性存储集成电路.pdf

上传人:1*** 文档编号:196261 上传时间:2018-02-02 格式:PDF 页数:11 大小:388.12KB
返回 下载 相关 举报
摘要
申请专利号:

CN03140637.8

申请日:

2003.05.30

公开号:

CN1553503A

公开日:

2004.12.08

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效|||公开

IPC分类号:

H01L23/50; H01L23/52; G11C14/00

主分类号:

H01L23/50; H01L23/52; G11C14/00

申请人:

群联电子股份有限公司;

发明人:

欧阳志光; 潘建成

地址:

台湾省新竹县竹东镇中兴路四段669号2楼

优先权:

专利代理机构:

中原信达知识产权代理有限责任公司

代理人:

文琦;陈肖梅

PDF下载: PDF下载
内容摘要

本发明涉及一种非易失性存储集成电路,该集成电路为具有通用序列传输接口脚位、控制芯片、NAND型闪存芯片、存储器芯片、I/O控制接口脚位、存储卡接口脚位及存储器接口脚位所构成,而存储器芯片为设定有开机程序码,当集成电路被安装于一电子装置的电路上后,在进行开机时,其控制芯片可从存储器芯片中读取开机程序码,使存储器芯片充当电子装置的基本输出入系统(BIOS)的功能,且电子装置亦可通过集成电路的通用序列传输接口脚位及I/O控制接口脚位来轻易地相连和互动,而不需另安装驱动程序,且集成电路的存储器接口脚位则可轻易地扩充存储容量。

权利要求书

1: 一种非易失性存储集成电路,其特征在于,该集成电路为包 括有控制芯片、NAND型闪存芯片及存储器芯片所封装而成,而控制 芯片中为至少具有通用序列传输接口脚位。
2: 如权利要求1所述的非易失性存储集成电路,其特征在于, 该控制芯片内为进一步设有I/O控制接口脚位。
3: 如权利要求1所述的非易失性存储集成电路,其特征在于, 该控制芯片内为进一步设有存储卡接口脚位。
4: 如权利要求2所述的非易失性存储集成电路,其特征在于, 该集成电路的脚位为进一步包含有存储器接口脚位及I/O控制接口脚 位。
5: 如权利要求3所述的非易失性存储集成电路,其特征在于, 该集成电路的脚位进一步包含有通用序列传输接口脚位及存储器接口 脚位。
6: 如权利要求1所述的非易失性存储集成电路,其特征在于, 该控制芯片内为进一步设有I/O控制接口脚位及存储卡接口电路。
7: 如权利要求6所述的非易失性存储集成电路,其特征在于, 该集成电路的脚位包含存储卡接口脚位、通用序列传输接口脚位及存 储器接口脚位。
8: 如权利要求1所述的非易失性存储集成电路,其特征在于, 该控制芯片为内建有ECC及演算法。
9: 如权利要求1所述的非易失性存储集成电路,其特征在于, 该存储器芯片可为NOR型闪存芯片或SRAM静态随机存储器芯片。
10: 如权利要求1所述的非易失性存储集成电路,其特征在于, 该集成电路封装方式可为芯片尺寸构装(CSP)所制成。
11: 如权利要求1所述的非易失性存储集成电路,其特征在于, 该集成电路封装方式可为球格阵列构装(BGA)技术所制成。

说明书


非易失性存储集成电路

    【技术领域】

    本发明为提供一种非易失性存储集成电路,尤指一种具有通用序列传输接口脚位、控制芯片、NAND型闪存芯片、存储器芯片、I/O控制接口脚位、存储卡接口脚位及存储器接口脚位所构成的集成电路,即为非易失性存储集成电路。

    背景技术

    目前由于通用序列传输接口是PC/NB/IA产品的标准接口,且以上产品已可通过通用序列传输接口的储存媒体来作启动(bootable),更使得硬式磁碟被取代的空间加大,但目前的序列传输接口的储存媒体大多为利用外挂的方式作实际应用,亦会产生许多的不便。

    然而,目前的小型化IA产品如PDA、工业电脑、数码相机等电子产品,为达到多功能的需求,因此都附有操作系统(OperationSystem),比如Win CE/Linux等,而其硬件设计架构上都需一颗CPU再加上一个NOR型闪存(NOR Type的Flash Memory)来储存开机程序,如果需要有数据的储存空间,则需要再加上其它的静态存储器(SRAM)或内建一些NADN型闪存(NAND Flash Memory),但是,以上的三种解决方案都不太算是Win CE/Linux的标准接口,设计者则通常都需要再自行修改这些操作系统的驱动程序或应用程序,如果要具有存取存储卡的功能,便必须另外使用一存储卡存取接口芯片,因此在新产品的开发上常为这些接口花费不少的心力及金钱。

    【发明内容】

    由此,发明人有鉴于现有技术的不便及须花费不少的心力及金钱等缺点,乃依其从事集成电路的制造经验和技术累积,特针对上述缺陷悉心研究各种解决的方法,在经过不断的研究、实验与改良后,终于开发设计出本发明的非易失性存储集成电路,以能克服现有技术地诸多缺陷。

    本发明的主要目的,是将一控制芯片的芯粒与一NAND型闪存芯片的芯粒及一存储器芯片的芯粒封装成一集成电路,其封装的脚位为包括:

    -控制芯片的通用序列传输接口脚位为可供电子装置相连;

    -控制芯片的I/O控制接口脚位为可供电子装置相连;

    -控制芯片的存储卡接口脚位(如SD/MMC、SM、MS、CF/ATAPI)为可与存储卡(如CF卡、SM卡)相连;

    -存储器接口脚位(SRAM静态随机存储器脚位/NOR型闪存芯片脚位)为可使非易失性存储集成电路再外接存储器来增加容量及作为基本输出输入系统(Basic Input Output System,简称BIOS)来使用;

    为使该非易失性存储集成电路保留通用序列传输接口脚位,以便于非易失性存储集成电路内建于电子装置(如个人数位助理(PDA)、工业电脑、数码相机等)时,成为一可以启动(bootable)的硅碟机单芯片,同时亦可以储存程序码及数据,就如同是电脑的硬碟机一般。

    【附图说明】

    图1为本发明较佳实施例的方块示意图;

    图2为本发明另一较佳实施例的方块示意图;

    图3为本发明又一较佳实施例的方块示意图。

    图中符号说明

    10    集成电路 

    11    通用序列传输接口脚位

    12    控制芯片

    13    NAND型闪存芯片

    131   NAND型闪存芯片脚位

    14    存储器芯片

    141   SRAM静态随机存储器芯片

    1411  SRAM静态随机存储器芯片

    142   NOR型闪存芯片

    1421  NOR型闪存芯片脚位

    15    I/O控制接口脚位

    16    存储卡接口脚位

    17    存储器接口脚位

    【具体实施方式】

    为能对于本发明的目的及功效有更进一步的了解,故本发明所采用的技术手段及其构造,兹配合附图和本发明的较佳实施例详加说明如下,以利完全了解。

    请参阅图1所示,为本发明较佳实施例的方块示意图,该集成电路10由通用序列传输接口脚位11、控制芯片12、NAND型闪存芯片13、存储器片14、I/O控制接口脚位15、存储卡接口脚位16、存储器接口脚位17所封装而成,其中,该控制芯片12为内建有ECC及演算法,并可对闪存(Flash Memory)进行存取,而存储器芯片14中则设定有开机程序码,以使集成电路10被安装于一电子装置(如PDA、工业电脑、数码相机…等)的电路上后,当进行开机时,其电子装置的控制器可自集成电路10的存储器芯片14中读取开机程序码,使存储器芯片14充当电子装置的基本输出入系统(Basic Input OutputSystem,简称BIOS)的功能,且电子装置亦可通过集成电路10的通用序列传输接口脚位11及I/O控制接口脚位15来轻易地相连和互动,而不需另安装驱动程序,且集成电路10的存储器接口脚位17为可轻易地扩充存储容量,即一存储器接口脚位17只需将对应的接脚与欲设立的存储器脚位相连,即可利用存储器芯片14来扩充集成电路10的存储容量,且电子装置亦可利用集成电路10的存储卡接口脚位16来与存储卡(如CF卡、SM卡)相连和互动。

    请参阅图1所示,该集成电路10的封装方式,可为芯片尺寸构装(Chip Scale Packages,简称CSP)或球格阵列构装(BGA)技术所构成。

    请参阅图2所示,为本发明另一较佳实施例的方块示意图,该集成电路10的存储器芯片14(请参考图1所示)可为SRAM静态随机存储器芯片141,而该NAND型闪存芯片13则设定有开机程序码,以使集成电路10被安装于一电子装置(如PDA、工业电脑、数码相机…等)的电路上后,于进行开机时,该集成电路10的控制芯片12可自NAND型闪存芯片13中读取开机程序码,并写入SRAM静态随机存储器芯片141中,使SRAM静态随机存储器芯片141可充当电子装置的基本输出入系统(Basic Input Output System,简称BIOS)的功能,且集成电路10的NAND型闪存芯片13及SRAM静态随机存储器芯片141为分别连接有NAND闪存芯片脚位131及SRAM静态随机存储器脚位1411,来使集成电路10可轻易地进行扩充存储容量,亦即一SRAM静态随机存储器脚位1411只需将对应的脚位与欲设立的存储器脚位相连,便可利用存储器芯片来扩充集成电路10的存储容量。

    请参阅图3所示,为本发明又一较佳实施例的方块示意图,该集成电路10的存储器芯片14(请参考图1所示)可为NOR型闪存芯片142,该NOR型闪存芯片142内为设定有开机程序码,当该集成电路10被安装于一电子装置(如PDA、工业电脑、数码相机……等)的电路上后,于进行开机时,其电子装置的控制器可自NOR型闪存芯片142中读取开机程序码,使NOR型闪存芯片142可充当电子装置的基本输出入系统(Basic Input Output System,简称BIOS)的功能,且集成电路10的NAND型闪存芯片13及NOR型闪存芯片142为分别连接有NAND型闪存芯片脚位131及NOR型闪存芯片脚位1421,来使集成电路10可轻易地进行扩充存储容量,亦即一NOR型闪存芯片脚位1421只需将对应的脚位与欲设立的存储器脚位相连,便可利用存储器芯片来扩充集成电路10的存储容量。

    由此,本发明各种操作系统已可以直接支援通用序列传输接口型式的储存媒体,不须额外再发展各种驱动程序,因此可以协助系统厂商缩短产品开发时程,同时,控制芯片12为支援In-System-Programming,即可以直接通过通用序列传输接口脚位11来更新USB控制器内的程序码。

    以上所述,仅为本发明较佳的具体实施例而已,惟本发明的构造特征并不局限于此,任何熟悉该项技术者在本发明领域内可进行的变化或修饰,皆可涵盖在所述的申请专利范围。

    综上所述,本发明上述的非易失性存储集成电路于使用时,为确实能达到其功效及目的,故本发明诚为一实用性优异的创造,为符合发明专利的申请要件,依法提出申请。

非易失性存储集成电路.pdf_第1页
第1页 / 共11页
非易失性存储集成电路.pdf_第2页
第2页 / 共11页
非易失性存储集成电路.pdf_第3页
第3页 / 共11页
点击查看更多>>
资源描述

《非易失性存储集成电路.pdf》由会员分享,可在线阅读,更多相关《非易失性存储集成电路.pdf(11页珍藏版)》请在专利查询网上搜索。

本发明涉及一种非易失性存储集成电路,该集成电路为具有通用序列传输接口脚位、控制芯片、NAND型闪存芯片、存储器芯片、I/O控制接口脚位、存储卡接口脚位及存储器接口脚位所构成,而存储器芯片为设定有开机程序码,当集成电路被安装于一电子装置的电路上后,在进行开机时,其控制芯片可从存储器芯片中读取开机程序码,使存储器芯片充当电子装置的基本输出入系统(BIOS)的功能,且电子装置亦可通过集成电路的通用序列传。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电气元件


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1