高画质液晶显示器像素电路.pdf

上传人:b*** 文档编号:1750687 上传时间:2018-07-09 格式:PDF 页数:12 大小:594.09KB
返回 下载 相关 举报
摘要
申请专利号:

CN201510271833.6

申请日:

2015.05.25

公开号:

CN104834138A

公开日:

2015.08.12

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):G02F 1/1362申请日:20150525|||公开

IPC分类号:

G02F1/1362; G02F1/1368

主分类号:

G02F1/1362

申请人:

深圳市华星光电技术有限公司

发明人:

徐洪远

地址:

518132广东省深圳市光明新区塘明大道9—2号

优先权:

专利代理机构:

深圳市德力知识产权代理事务所44265

代理人:

林才桂

PDF下载: PDF下载
内容摘要

本发明提供一种高画质液晶显示器像素电路,多个子像素呈阵列式排布,每一子像素均分为主区(Main)与次区(Sub),对应每一列子像素分别设置一条数据信号线、一分压单元(10)、与一条走线;第N条数据信号线(D(N))电性连接并提供主数据信号电压至第N列子像素的主区(Main),相应的第N条走线(L(N))由所述分压单元(10)引出,电性连接并提供经分压单元(10)对主数据信号电压进行分压得到的次数据信号电压至下一列第N+1列子像素的次区(Sub);第N条数据信号线(D(N))提供的主数据信号电压与下一条第N+1条数据信号线(D(N+1))提供的主数据信号电压的极性相反。该像素电路能够降低色偏,减少液晶显示面板的闪烁,提高显示画质。

权利要求书

权利要求书
1.  一种高画质液晶显示器像素电路,其特征在于,多个子像素呈阵列式排布,每一子像素均分为主区(Main)与次区(Sub),对应每一行子像素分别设置一条扫描线,对应每一列子像素分别设置一条数据信号线、一分压单元(10)、与一条走线;
设M、N为正整数,第M条扫描线(G(M))同时电性连接并提供扫描信号至第M行子像素的主区(Main)与次区(Sub);第N条数据信号线(D(N))电性连接并提供主数据信号电压至第N列子像素的主区(Main),且所述第N条数据信号线(D(N))经由分压单元(10)电性连接至公共电极线(Com),相应的第N条走线(L(N))由所述分压单元(10)引出,电性连接并提供经分压单元(10)对主数据信号电压进行分压得到的次数据信号电压至下一列第N+1列子像素的次区(Sub);
第N条数据信号线(D(N))提供的主数据信号电压与下一条第N+1条数据信号线(D(N+1))提供的主数据信号电压的极性相反。

2.  如权利要求1所述的高画质液晶显示器像素电路,其特征在于,所述分压单元(10)包括串联的第一电容(C1)与第二电容(C2);所述第一电容(C1)的一端电性连接于数据信号线,另一端电性连接于第二电容(C2)的一端;所述第二电容(C2)的另一端电性连接于公共电极线(Com);所述走线由所述第一电容(C1)与第二电容(C2)之间引出。

3.  如权利要求1所述的高画质液晶显示器像素电路,其特征在于,所述主区(Main)中包括第一薄膜晶体管(T1)、第一液晶电容(Clc1)、及第一存储电容(Cst1);所述次区(Sub)中包括第二薄膜晶体管(T2)、第二液晶电容(Clc2)、及第二存储电容(Cst2);
对于第M行第N列子像素,所述第一薄膜晶体管(T1)的栅极电性连接于第M条扫描线(G(M)),源极电性连接于第N条数据信号线(D(N));所述第一液晶电容(Clc1)与第一存储电容(Cst1)并联后一端电性连接于第一薄膜晶体管(T1)的漏极,另一端电性连接于一恒定电压;所述第二薄膜晶体管(T2)的栅极电性连接于第M条扫描线(G(M)),源极电性连接于对应于上一列第N-1列子像素的第N-1条走线(D(N-1));所述第二液晶电容(Clc2) 与第二存储电容(Cst2)并联后一端电性连接于第二薄膜晶体管(T2)的漏极,另一端电性连接于一恒定电压;
对于第M行第N+1列子像素,所述第一薄膜晶体管(T1)的源极电性连接于第N+1条数据信号线(D(N+1));所述第二薄膜晶体管(T2)的源极电性连接于对应于第N列子像素的第N条走线(D(N))。

4.  如权利要求2所述的高画质液晶显示器像素电路,其特征在于,所述主区(Main)与次区(Sub)分别包括4个畴。

5.  如权利要求4所述的高画质液晶显示器像素电路,其特征在于,所述第N条数据信号线(D(N))向第N列子像素的主区(Main)内的4个畴提供主数据信号电压,所述第N条走线(L(N))向下一列第N+1列子像素的次区(Sub)内的4个畴提供次数据信号电压;在所述第一电容(C1)与第二电容(C2)的分压作用下,所述主数据信号电压与次数据信号电压的关系为:
Vsub=(C1/(C1+C2))×(Vmain-Vcom)+Vcom
其中,Vsub表示次数据信号电压,Vmain表示主数据信号电压,C1表示第一电容,C2表示第二电容,Vcom表示公共电极电压。

6.  如权利要求1所述的高画质液晶显示器像素电路,其特征在于,通过第二金属层与第一金属层形成所述第一电容(C1)、及第二电容(C2)。

7.  如权利要求1所述的高画质液晶显示器像素电路,其特征在于,通过ITO像素电极与第一金属层形成所述第一电容(C1)、及第二电容(C2)。

8.  如权利要求5所述的高画质液晶显示器像素电路,其特征在于,所述第一电容(C1)、第二电容(C2)的大小分别由所述第一电容(C1)、第二电容(C2)的面积确定。

9.  如权利要求8所述的高画质液晶显示器像素电路,其特征在于,通过改变第一电容(C1)与第二电容(C2)的面积来改变主数据信号电压与次数据信号电压的差值。

说明书

说明书高画质液晶显示器像素电路
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种高画质液晶显示器像素电路。
背景技术
液晶显示器(Liquid Crystal Display,LCD)具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。
现有市场上的液晶显示器大部分为背光型液晶显示器,其包括壳体、设于壳体内的液晶显示面板及设于壳体内的背光模组。液晶显示面板是液晶显示器的主要组件,但液晶显示面板本身不发光,需要借由背光模组提供的光源来正常显示影像。
通常液晶显示面板由一彩色滤光片基板(Color Filter,CF)、一薄膜晶体管阵列基板(Thin Film Transistor Array Substrate,TFT Array Substrate)以及一配置于两基板间的液晶层(Liquid Crystal Layer)所构成,并分别在两基板的相对内侧设置像素电极、公共电极,通过施加电压控制液晶分子改变方向,将背光模组的光线折射出来产生画面。
液晶显示器包括扭曲向列(Twisted Nematic,TN)模式、电子控制双折射(Electrically Controlled Birefringence,ECB)模式、垂直配向(Vertical Alignment,VA)等多种显示模式,其中,VA模式是一种具有高对比度、宽视野角、无须摩擦配向等优势的常见显示模式。但由于VA模式采用垂直转动的液晶,液晶分子双折射率的差异比较大,导致大视角下的色偏(color shift)问题比较严重。
降低色偏是VA模式液晶显示器的发展要求。目前解决VA模式液晶显示器 色偏的主流方法是采用多畴(multi domain),如8畴显示的像素设计,使同一个子像素内主区(main)的4个畴与次区(sub)的4个畴的液晶分子转动角度不一样,从而改善色偏。色偏改善技术主要有电容耦合(CC)技术、电荷分享(CS)技术、公共电极电压(Vcom)调制技术、2D1G/2G1D技术等。但多数色偏改善技术使得一个子像素主区与次区的液晶翻转极性都是相同的,没办法实现一个子像素主区与次区在一帧画面内显示相反的极性,导致液晶显示面板的闪烁(flicker)较明显,降低了显示画质。2D1G色偏改善技术虽然能够解决面板闪烁的问题,但需要将数据信号线的数目增加一倍,数据信号线的覆晶薄膜端(Chip on Film,COF)的数目也需增倍,造成面板成本增高。
图1所示为一种现有的改善VA模式液晶显示器色偏问题的像素电路的总体架构图,图2为对应于图1的具体电路图。结合图1与图2,多个子像素呈阵列式排布,每一子像素均分为主区Main与次区Sub,对应每一行子像素分别设置一条扫描线,对应每一列子像素分别设置一条数据信号线、一分压单元100、与一条走线。设M、N为正整数,第M条扫描线G(M)同时电性连接并提供扫描信号至第M行子像素的主区Main与次区Sub;第N条数据信号线D(N)电性连接并提供主数据信号电压至第N列子像素的主区Main,且所述第N条数据信号线D(N)经由分压单元100电性连接至公共电极线Com,相应的第N条走线L(N)由所述分压单元100引出,电性连接并提供不同于主数据信号电压的次数据信号电压至第N列子像素的次区Sub。
具体地,所述分压单元100包括串联的第一电容C1与第二电容C2,第一电容C1的一端电性连接于数据信号线,另一端电性连接于第二电容C2的一端,第二电容C2的另一端电性连接于公共电极线Com。所述第N条走线L(N)由所述一电容C1与第二电容C2之间引出,在所述第一电容C1与第二电容C2的分压作用下,次数据信号电压比主数据信号电压更接近于公共电极电压,即次数据信号电压与公共电压的压差一定小于主数据信号电压与公共电极电压的压差,使得施加给一个像素内主区Main与次区Sub的电压不同,达到改善色偏的目的。
上述现有的像素电路虽然能够解决VA模式液晶显示器的色偏问题,但是,由于对应于第N列子像素的第N条数据信号线D(N)与相应的第N条走线L(N)所提供的主数据信号电压与次数据信号电压的极性相同,使得在同一帧画面 中,施加给一个子像素内主区Main与次区Sub的电压极性相同,仍会造成液晶显示面板的闪烁较明显,显示画质降低。
发明内容
本发明的目的在于提供一种高画质液晶显示器像素电路,在不增加数据信号线条数与COF端数目的前提下,既能够降低VA模式液晶显示器的色偏,又能够实现一个子像素主区与次区在一帧画面内显示相反的极性,减少液晶显示面板的闪烁,提高显示画质。
为实现上述目的,本发明提供了一种高画质液晶显示器像素电路,多个子像素呈阵列式排布,每一子像素均分为主区与次区,对应每一行子像素分别设置一条扫描线,对应每一列子像素分别设置一条数据信号线、一分压单元、与一条走线;
设M、N为正整数,第M条扫描线同时电性连接并提供扫描信号至第M行子像素的主区与次区;第N条数据信号线电性连接并提供主数据信号电压至第N列子像素的主区,且所述第N条数据信号线经由分压单元电性连接至公共电极线,相应的第N条走线由所述分压单元引出,电性连接并提供经分压单元对主数据信号电压进行分压得到的次数据信号电压至下一列第N+1列子像素的次区;
第N条数据信号线提供的主数据信号电压与下一条第N+1条数据信号线提供的主数据信号电压的极性相反。
所述分压单元包括串联的第一电容与第二电容;所述第一电容的一端电性连接于数据信号线,另一端电性连接于第二电容的一端;所述第二电容的另一端电性连接于公共电极线;所述走线由所述第一电容与第二电容之间引出。
所述主区中包括第一薄膜晶体管、第一液晶电容、及第一存储电容;所述次区中包括第二薄膜晶体管、第二液晶电容、及第二存储电容;
对于第M行第N列子像素,所述第一薄膜晶体管的栅极电性连接于第M条扫描线,源极电性连接于第N条数据信号线;所述第一液晶电容与第一存储电容并联后一端电性连接于第一薄膜晶体管的漏极,另一端电性连接于一恒定电压;所述第二薄膜晶体管的栅极电性连接于第M条扫描线,源极电性连接 于对应于上一列第N-1列子像素的第N-1条走线;所述第二液晶电容与第二存储电容并联后一端电性连接于第二薄膜晶体管的漏极,另一端电性连接于一恒定电压;
对于第M行第N+1列子像素,所述第一薄膜晶体管的源极电性连接于第N+1条数据信号线;所述第二薄膜晶体管的源极电性连接于对应于第N列子像素的第N条走线。
所述主区次区分别包括4个畴。
所述第N条数据信号线向第N列子像素的主区内的4个畴提供主数据信号电压,所述第N条走线向下一列第N+1列子像素的次区内的4个畴提供次数据信号电压;在所述第一电容与第二电容的分压作用下,所述主数据信号电压与次数据信号电压的关系为:
Vsub=(C1/(C1+C2))×(Vmain-Vcom)+Vcom
其中,Vsub表示次数据信号电压,Vmain表示主数据信号电压,C1表示第一电容,C2表示第二电容,Vcom表示公共电极电压。
通过第二金属层与第一金属层形成所述第一电容、及第二电容。
通过ITO像素电极与第一金属层形成所述第一电容、及第二电容。
所述第一电容、第二电容的大小分别由所述第一电容、第二电容的面积确定。
通过改变第一电容与第二电容的面积来改变主数据信号电压与次数据信号电压的差值。
本发明的有益效果:本发明提供的一种高画质液晶显示器像素电路,将第N条数据信号线电性连接并提供主数据信号电压至第N列子像素的主区,将相应的第N条走线由分压单元引出,电性连接并提供经分压单元对主数据信号电压进行分压得到的次数据信号电压至下一列第N+1列子像素的次区,并设置第N条数据信号线提供的主数据信号电压与第N+1条数据信号线提供的主数据信号电压的极性相反,实现了在不增加数据信号线条数与COF端数目的前提下,既降低VA模式液晶显示器的色偏,又使得一个子像素主区与次区在一帧画面内显示相反的极性,从而减少液晶显示面板的闪烁,提高显示画质。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
附图中,
图1为一种现有的改善VA模式液晶显示器色偏问题的像素电路的总体架构图;
图2是对应于图1的具体电路图;
图3是本发明高画质液晶显示器像素电路的总体架构图;
图4是对应与图3的具体电路图。
具体实施方式
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
请同时参阅图3与图4,本发明提供一种高画质液晶显示器像素电路:多个子像素呈阵列式排布,每一子像素均分为主区Main与次区Sub,对应每一行子像素分别设置一条扫描线,对应每一列子像素分别设置一条数据信号线、一分压单元10、与一条走线。
设M、N为正整数,第M条扫描线G(M)同时电性连接并提供扫描信号至第M行子像素的主区Main与次区Sub;第N条数据信号线D(N)电性连接并提供主数据信号电压至第N列子像素的主区Main,且所述第N条数据信号线D(N)经由分压单元10电性连接至公共电极线Com,相应的第N条走线L(N)由所述分压单元10引出,电性连接并提供经分压单元10对主数据信号电压进行分压得到的次数据信号电压至下一列第N+1列子像素的次区Sub。即,第1条数据信号线D(1)电性连接并提供主数据信号电压至第1列子像素的主区Main,相应的第1条走线L(1)由所述分压单元10引出,电性连接并提供经分压单元10对主数据信号电压进行分压得到的次数据信号电压至第2列子像素的次区Sub;第2条数据信号线D(2)电性连接并提供主数据信号电压至第2列子像素的主区Main,相应的第2条走线L(2)由所述分压单元10引出,电性连接并提供经分压单元10对主数据信号电压进行分压得到的次数据信号电压至第3列子像素的次区Sub;依次类推。
特别值得一提的是,相邻的两条数据信号线提供的主数据信号电压的极 性相反,设第N条数据信号线D(N)提供的主数据信号电压的极性为负,则第N-1条数据信号线D(N-1)与第N+1条数据信号线D(N+1)提供的主数据信号电压的极性为正。对于第N列子像素,每一个子像素的主区Main接收到的是第N条数据信号线D(N)提供的负极性的主数据信号电压,而次区Sub接收到的则是经分压单元10对第N-1条数据信号线D(N-1)提供的正极性的主数据信号电压进行分压得到的同样为正极性的次数据信号电压;对于第N+1列子像素,每一个子像素的主区Main接收到的是第N+1条数据信号线D(N+1)提供的正极性的主数据信号电压,而次区Sub接收到的则是经分压单元10对第N条数据信号线D(N)提供的负极性的主数据信号电压进行分压得到的同样为负极性的次数据信号电压。由此可见,本发明的像素电路实现了一个子像素主区Main与次区Sub在一帧画面内显示相反的极性,从而能够减少液晶显示面板的闪烁,提高显示画质。
具体地,所述分压单元10包括串联的第一电容C1与第二电容C2。所述第一电容C1的一端电性连接于数据信号线,另一端电性连接于第二电容C2的一端;所述第二电容C2的另一端电性连接于公共电极线Com;所述走线由所述第一电容C1与第二电容C2之间引出。由于液晶显示面板的薄膜晶体管阵列基板包括第一金属层、第二金属层、及氧化铟锡(Indium Tin Oxide,ITO)像素电极,所述第一电容C1、及第二电容C2可以通过第二金属层与第一金属层形成,也可以通过ITO像素电极与第一金属层形成,具体的第一金属层、第二金属层和像素电极的结构及位置为现有技术,此处不再详述。所述第一电容C1、第二电容C2的大小分别由所述第一电容C1、第二电容C2的面积确定。
所述主区Main中包括第一薄膜晶体管T1、第一液晶电容Clc1、及第一存储电容Cst1;所述次区Sub中包括第二薄膜晶体管T2、第二液晶电容Clc2、及第二存储电容Cst2。
对于第M行第N列子像素,所述第一薄膜晶体管T1的栅极电性连接于第M条扫描线G(M),源极电性连接于第N条数据信号线D(N);所述第一液晶电容Clc1与第一存储电容Cst1并联后一端电性连接于第一薄膜晶体管T1的漏极,另一端电性连接于一恒定电压;所述第二薄膜晶体管T2的栅极电性连接于第M条扫描线G(M),源极电性连接于对应于上一列第N-1列子像素的第N-1条走线D(N-1);所述第二液晶电容Clc2与第二存储电容Cst2并联后一端 电性连接于第二薄膜晶体管T2的漏极,另一端电性连接于一恒定电压。
对于第M行第N+1列子像素,所述第一薄膜晶体管T1的源极电性连接于第N+1条数据信号线D(N+1);所述第二薄膜晶体管T2的源极电性连接于对应于第N列子像素的第N条走线D(N)。
进一步地,所述主区Main与次区Sub分别包括多畴,例如所述主区Main与次区Sub分别包括4个畴,所述第N条数据信号线D(N)向第N列子像素的主区Main内的4个畴提供主数据信号电压,所述第N条走线L(N)向下一列第N+1列子像素的次区Sub内的4个畴提供次数据信号电压。在所述第一电容C1与第二电容C2的分压作用下,所述主数据信号电压与次数据信号电压的关系为:
Vsub=(C1/(C1+C2))×(Vmain-Vcom)+Vcom     (1)
其中,Vsub表示次数据信号电压,Vmain表示主数据信号电压,C1表示第一电容,C2表示第二电容,Vcom表示公共电极电压。
由此可见,所述次数据信号电压不同于主数据信号电压,且次数据信号电压比主数据信号电压更接近于公共电极电压,即次数据信号电压与公共电压的压差小于主数据信号电压与公共电极电压的压差,使得施加给第N列子像素的主区Main与施加给第N+1列子像素的次区Sub的电压不同,能够进行多畴显示,改善VA模式液晶显示器的色偏问题,且不增加数据信号线的条数与COF数目,降低液晶显示面板的制造成本。
由于所述第一电容C1、第二电容C2的大小分别由所述第一电容C1、第二电容C2的面积确定,根据(1)式可知:所述主数据信号电压与次数据信号电压之间的差值受到第一电容C1与第二电容C2的大小的影响,可以通过改变第一电容C1与第二电容C2的面积来改变主数据信号电压与次数据信号电压的差值。
综上所述,本发明的高画质液晶显示器像素电路,将第N条数据信号线电性连接并提供主数据信号电压至第N列子像素的主区,将相应的第N条走线由分压单元引出,电性连接并提供经分压单元对主数据信号电压进行分压得到的次数据信号电压至下一列第N+1列子像素的次区,并设置第N条数据信号线提供的主数据信号电压与第N+1条数据信号线提供的主数据信号电压的极性相反,实现了在不增加数据信号线条数与COF端数目的前提下,既降低VA模式液晶显示器的色偏,又使得一个子像素主区与次区在一帧画面内显示相反 的极性,从而减少液晶显示面板的闪烁,提高显示画质。
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。

高画质液晶显示器像素电路.pdf_第1页
第1页 / 共12页
高画质液晶显示器像素电路.pdf_第2页
第2页 / 共12页
高画质液晶显示器像素电路.pdf_第3页
第3页 / 共12页
点击查看更多>>
资源描述

《高画质液晶显示器像素电路.pdf》由会员分享,可在线阅读,更多相关《高画质液晶显示器像素电路.pdf(12页珍藏版)》请在专利查询网上搜索。

本发明提供一种高画质液晶显示器像素电路,多个子像素呈阵列式排布,每一子像素均分为主区(Main)与次区(Sub),对应每一列子像素分别设置一条数据信号线、一分压单元(10)、与一条走线;第N条数据信号线(D(N)电性连接并提供主数据信号电压至第N列子像素的主区(Main),相应的第N条走线(L(N)由所述分压单元(10)引出,电性连接并提供经分压单元(10)对主数据信号电压进行分压得到的次数据信号。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 光学


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1