RDRAM模组连接装置 本发明是关于一种存储器模板连接装置,特别是关于一种RDRAM模板连接装置。
RDRAM是Rambus DRAM的缩写简称,是由Rambus公司所开发出来的一种高速动态随机存取存储器(DRAM)。以目前应用于PC产业中最快速的存储器技术(SDRAM)而言,其传递资料的最快速度约可达到100MHz,但就RDRAM而言却可高达600MHz。
1997年英特尔(Intel)宣布将授权Rambus的存储器技术作为其新一代主机板应用,如此可能使Rambus存储器结构成为一种新的存储器标准。目前RDRAM已经被用以取代VRAM在一些图形加速卡中应用,到1998年或1999年时,可能会广泛地被应用于PC的主动态存储器上。Rambus和Intel也正合作开发Intel PC平台的存储器以符合1999年和往后的应用需求。
新一代的主机板上,已有采取Direct RDRAM的应用,RDRAM是配置在以RIMM模板插槽所构成的连接装置上,而RIMM插槽模板则和工业标准DIMM插槽类似,具有相同的尺寸大小。参照图1为表示RIMM模板应用于系统主动态存储器的示意图。图1中,北桥芯片(aNorth Bridge°Chip)10连接至CPU、PCI扩充汇流槽、图象加速卡端口(AcceleratedGraphics Port;AGP)12,而所使用之主动态存储器(RDRAM)则分别配置于RIMM#1、RIMM#2、RIMM#3插槽模板上。
当RIMM#1、RIMM#2、RIMM#3插槽模板上均配置有RDRAM时,由北桥芯片10所输出的信号流(包括资料、控制信号等,称之为RSL信号)由RIMM#1插槽的第一信号端口A进入RDRAM中,再由其第二信号端口B输出至RIMM#2插槽的第一信号端口A;信号流通过RDRAN之后由RIMM#2插槽的第二信号端口B输出至RIMM#3插槽的第一信号端口A;最后,信号流通过RDRAM后由RIMM#3插槽的第二信号端口B输出至终端装置14。上述终端装置是由多个电阻器所构成,每一电阻器地一端分别耦接至电压源,而另一端则耦接至RIMM#3插槽的第二信号端口B的每一信号线上。
由上述可知,RSL信号在RIMM#1-3上是串接的,也就是说RSL信号经由RIMM#1依序串接RIMM#2、RIMM#3,且最后需要耦接至一终端装置14,如此整体的动作才是正常的。但是一般主机板却不见得会把RIMM#1、RIMM#2、RIMM#3均插满;例如,在仅有RIMM#1有配置RDRAM之情况下,就必须使用两个连续模板(continued module)分别配置于RIMM#2、RIMM#3上,以便将RSL信号串接至终端装置14上,如此RDRAM才能够正常动作。然而,如此一来却只会徒然增加成本,造成浪费。
为此,本发明的目的为提出一种RDRAM模板连接装置,在RIMM插槽未插满的情况下,可不必使用连续模板来串接RSL信号而使RDRAM能够正常动作,以节省成本及降低不必要的浪费。
为了达到上述目的,本发明提出了一种RDRAM模板连接装置,包括:第1至第n插槽,分别用以连接配置RDRAM元件;其中每一上述插槽分别具有一个第一信号端口和一个第二信号端口,上述第x插槽的第二信号端口耦接至上述第(x+1)插槽的第一信号端口,其中2≤x≤n-1;上述第1插槽的第一信号端口则接收例如由存储器控制装置输出的信号流;第1至第n终端装置,分别配置于上述第1至第n插槽的第二信号端口上;以及,第1至第n开关装置,分别配置于上述第1至第n终端装置和多个电压源之间,当RDRAM元件依序由上述第1插槽配置到上述第y插槽时,除了上述第y开关装置将会导通之外,其他之上述开关装置不会导通,使上述的一个电压源得以透过上述第y终端装置而耦接至上述第y插槽的第二信号端口上,促使上述第y终端装置得以发挥其作用,其中y≤n。
上述第1至第n终端装置另一种配置方式为,除了上述第n终端装置配置于上述第n插槽的第二信号端口上之外,上述第1至第(n-1)终端装置分别配置在和上述第2至第n插槽的第一信号端口并连的一端。
为让本发明的上述目的、特征和优点能更明显易懂,下面结合附图进一步说明本发明的技术方案和实施例。
附图说明:
图1表示RIMM模板应用于系统主动态存储器的情况;
图2表示本发明RDRAM模板连接装置实施例之一;
图3表示本发明RDRAM模板连接装置另一实施例;
图4表示终端装置实施例之一。
其符号说明:
10-北桥芯片;12-图象加速卡端口;14-终端装置;
RIMM#1-3-RDRAM插槽;A-第一信号端口;
B-第二信号端口;21-23-终端装置;S1-S3开关装置。
实施例一:
为简便起见,以下实施例中的元件和图1相同者均以相同符号表不。
参照图2为表示本发明RDRAM模板连接装置应用于系统主动态存储器实施例之一。本图中,北桥芯片(aNorth Bridge°Chip)10连接至CPU、PCI扩充汇流槽、图象加速卡端口(Accelerated GraphicsPort;AGP)12、以及本发明之RDRAM模板连接装置。
本发明之RDRAM模板连接装置,包括如下装置。
第1至第3插槽(RIMM#1、RIMM#2、RIMM#3插槽模板),其中每一上述插槽分别具有一个第一信号端口A和一个第二信号端口B。
第1至第3终端装置(21-23),分别配置于上述第一至第三插槽的第二信号端口B上。
第1至第3开关装置(S1-S3),例如由晶体管所构成,分别配置于上述第1至第3终端装置(21-23)和电压源Vcc之间。
如图4所示,上述每一终端装置(21、22、或23)包括有多个电阻器R(其个数等于信号端口上的信号线数目),每一上述电阻器R的一端分别耦接至每一终端装置所对应插槽的第二信号端口B上的各个信号线,每一个上述电阻器R的另一端均耦接至上述终端装置所对应的开关装置S。
当RDRAM元件依序由上述第1插槽配置到上述第y插槽时(y≤3),借由设置于RDRAM上的串列存在探测存储器(serial presence detectmemory;SPD)内的程序运作,可探侦测出RDRAM配置的情况,再据以决定只将上述第y开关装置加以导通。例如,当仅有一条RDRAM设置于第一插槽RIMM#1之上时,SPD探测此一情况,而仅将第1开关装置S1加以导通(S2、S3仍为关闭状态),使得电压源Vcc能够透过第1终端装置21而供给至第一插槽(RIMM#1)的第二信号端口上,使第1终端装置21能够发挥功效。
实施例二:
参照图3,它表示本发明RDRAM模板连接装置应用于系统主动态存储器的另一实施例。本实施例与第一实施例(图2)之差别在于:第1至第3终端装置(21-23),除了上述第3终端装置配置于上述第3插槽(RIMM#3)的第二信号端口B上之外,第1至第2终端装置分别配置在和上述第2至第3插槽的第一信号端口A并连的一端。其他的动作情况则如第一实施例所述。
由上述可知,应用本发明之RDRAM模板连接装置,即使在RIMM插槽模板未完全配置有RDRAM的情况下(如实施例所示仅RIMM#1插有RDRAM),本发明可以自动探测将所有插槽模板最尾端配置有RDRAM的插槽所对应的终端装置发挥作用。使其能达到正常动作之目的。因此,不必如原有技术一般需要使用连续模组来将信号流连接至终端装置,故而可以省去连续模组的成本,避免浪费。
另外,上述实施例中除了可以利用SPD的程序运作方式来进行RDRAM配置情况的探测外,亦可以由使用者依据RDRAM实际配置的情况调整跨接器(jumper)的跨接组状态,以驱动一控制装置将对应的开关装置加以导通;或是,另外配置一探测装置,以测知RDRAM配置的情况,再按此情况将对应的开关装置加以驱动导通。
虽然本发明已以较佳实施例披露如上,但并非用以限定本发明,本发明的保护范围按权利要求书确定。