采用分组式T/H开关的低电压低功耗折叠内插模数转换器.pdf

上传人:111****11 文档编号:1093500 上传时间:2018-03-31 格式:PDF 页数:12 大小:1,015.17KB
返回 下载 相关 举报
摘要
申请专利号:

CN201010557112.9

申请日:

2010.11.24

公开号:

CN102006072A

公开日:

2011.04.06

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):H03M 1/12申请日:20101124|||公开

IPC分类号:

H03M1/12

主分类号:

H03M1/12

申请人:

复旦大学

发明人:

任俊彦; 王明硕; 陈迟晓; 顾蔚如; 王振宇; 叶凡

地址:

200433 上海市杨浦区邯郸路220号

优先权:

专利代理机构:

上海正旦专利代理有限公司 31200

代理人:

陆飞;盛志范

PDF下载: PDF下载
内容摘要

本发明属于集成电路技术领域,具体为一种采用分组式T/H开关的低电压低功耗折叠内插模数转换器。该折叠内插模数转换器包含具有折叠单元模拟预处理模块或者内插模拟预处理模块;分组式T/H开关结构中,每个T/H开关所处理的后级预放大电路的数目至少两个。该模数转换器整体结构是由分组式T/H电路、参考电压电阻串、预放大电路阵列、N级级联的折叠电路、内插电路、比较器和编码电路构成。本发明的折叠模数转换器,可提高跟踪保持开关的高线性度设计,省略传统结构中T/H开关和预放大电路之间的隔离用电压驱动器,减小了模数转换器的功耗。

权利要求书

1.一种采用分组式跟踪保持开关(T/H)的低电压低功耗折叠内插模数转换器,其特征在于由电阻串参考电压产生电路(20)、分组式跟踪保持电路(21)、预放大电路(28)、N级级联折叠内插电路(22~24)、比较器电路(25)和编码电路(26)连接而成;其中:(1)模拟输入信号经过分组式跟踪保持电路(27)得到保持信号;(2)保持信号与参考电压电阻串(20)产生的参考电平作为预放大电路(28)的输入信号,预放大电路(28)的输出为保持信号与参考电平之间的差值放大信号,预放大电路(28)的输出信号为第一级折叠电路(29)的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器(25),一共QC0个输出信号直接成为比较器(25)的输入信号;(3)第一级折叠电路(29)的输入信号为预放大电路(28)的输出信号,第一级折叠电路的输出信号作为第一级内插电路(30)的输入信号,第一级的内插电路的输出信号作为第二级折叠电路(31)的输入信号;其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器(25),一共QC1个输出信号直接成为比较器(25)的输入信号;(4)第二级折叠电路(31)的输入信号为第一级内插电路(30)的输出信号,第二级折叠电路(31)的输出信号作为第二级内插电路(32)的输入信号,第二级的内插电路(32)的输出信号作为第三级折叠电路(33)的输入信号;其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器(25),一共QC2个输出信号直接成为比较器(25)的输入信号;(5)依此类推,第N-1级内插电路的输出信号作为第N级折叠电路(33)的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器(25),一共QCN-1个输出信号直接成为比较器(25)的输入信号;(6)第N级折叠电路(33)的输出信号作为第N级内插电路(34)的输入信号,第N级内插电路(34)的输出信号连接到比较器(25);(7)比较器(25)的输出信号经过编码电路(26)的编码后,得到模数转换器的二进制输出码;N为级级联折叠电路的级数,N>1,F为每一级折叠电路的折叠系数,NP为预放大电路组数,X为每组的预放大电路个数,X>1 ;(Np×X)/F为每一级折叠放大器个数,NP×X为每一级内插放大器个数。2.根据权利要求1所述的折叠内插模数转换器,其特征在于采用分组式跟踪保持电路负责NP×X个预放大电路模块,其中每一个跟踪保持开关负责X个预放大电路。3.根据权利要求1所述的折叠内插模数转换器,其特征在于在分组式跟踪保持电路中:(1)每个子跟踪保持电路各自有独立的采样保持电容CHi(66),i=1~X;(2)每个子跟踪保持电路负责X个预放大电路,X>1;(3)连接方式为第一组的栅压自举开关的正向输出端接第一组的预放大电路正向输入端,而其负向输出端接第NP组的预放大电路的负向输入端;同理第NP组的栅压自举开关的负向输出端接第一组的预放大电路的负向输入端;(4)第二组的栅压自举开关的正向输出端接第二组的预放大电路正向输入端,而其负向输出端接第NP-1组的预放大电路的负向输入端,同理第NP-1组的栅压自举开关的负向输出端接第二组的预放大电路的负向输入端;(5)依此类推,针对于第NP/2组的栅压自举开关则是不进行交叉连接。

说明书

采用分组式T/H开关的低电压低功耗折叠内插模数转换器

技术领域

本发明属于集成电路技术领域,具体涉及一种采用分组式T/H开关的低电压、低功耗折叠内插模数转换器。

背景技术

传统的采用单一跟踪保持电路的折叠内插模数转换器结构示意图如图1所示,主要由单一跟踪保持电路7、电压驱动电路8、电阻串参考电压产生电路1、细子预放大电路2、粗子预放大电路9、折叠电路3、内插电路4、细子比较器电路5、粗子比较器电路10和编码电路6构成。传统的采用分布式跟踪保持电路的折叠内插模数转换器结构示意图如图2所示,主要由电阻串参考电压产生电路11、细子预过零点产生电路12分布式跟踪保持电路13、粗子预放大电路18、折叠电路14、内插电路15、细子比较器电路16、粗子比较器电路19和编码电路构成。

折叠内插模数转换器中普遍采用跟踪保持电路的目的在于消除由于折叠电路所带来的倍频效应,同样的前端的跟踪保持电路的性能决定了整个折叠内插模数转换器的性能。因此对于前端跟踪保持电路的设计尤为重要。传统的单一跟踪保持电路的等效模型如图4所示,该模型图包括单一跟踪保持电路35、电压驱动电路41和预放大电路输入端等效寄生电容42,单一跟踪保持电路35包括栅压自举电路38、理想开关37、等效模拟信号输入36、开关等效导通电阻39和采样保持电容40。根据信号处理的相关知识,可得,由此可得当输入的信号fin一定时,采样保持的输入信号的增益是与导通电阻以及保持电容成反比。传统实现中采用栅压自举电路38的方法保证导通电阻和输入信号幅度的非相关,采用电压驱动电路39隔离的方法实现保持电路和预放大电路输入寄生电容之间的非相关。这其中对于电压驱动电路的设计提出了很高的要求,既要保证很高的线性度还要保证超高速应用中高带宽,这就使得该驱动电路消耗的功耗很大,甚至采用高电源电压,这非常不利于折叠内插模数转换器的芯片集成和低功耗、高精度设计。

同样,对于分布式跟踪保持电路如图5所示,该电路包括模拟信号输入43、预过零点产生电路44和分布式跟踪保持开关49,其中分布式跟踪保持开关49包括栅压自举电路45、理想开关46、开关等效导通电阻47和预放大电路输入端寄生电容48。分布式跟踪保持电路49将预放大电路输入端的寄生电容48作为保持电容,但是由于预放大电路的输入端寄生电容是随着输入管工作状态的不同而变化的。如图6所示,该图中包括预放大电路等效差分输入管M1 54、栅源寄生电容50、栅漏寄生电容51、负载电阻52、漏衬底电容53和尾电流源55。输入寄生电容48主要由栅源寄生电容50和栅漏寄生电容51密勒等效电容构成,随输入管工作状态的变化而变化,从而导致了不同幅度输入时采样值增益的不同,引入非线性从而导致折叠内插模数转换器性能的下降。虽然,分布式跟踪保持开关后端的寄生电容48是单一跟踪保持开关后端的寄生电容42的(1/NP)。但是,对于中高精度的设计还是不够的。此外,分布式跟踪保持电路的面积将会很大,尤其是采用栅压自举的分布式采样开关,这同样是不适合低压、低功耗和可嵌入式设计的。

发明内容

本发明的目的是在降低输入端寄生电容42对保持电容40影响的前提下,省略单一跟踪保持电路中电压驱动电路41,降低功耗同时摒弃分布式跟踪保持开关面积大的缺陷,从而提供一种低电压、低功耗和高精度的折叠内插模数转换器。 

本发明提出了一种应用于折叠内插模数转换器中的分组式跟踪保持开关,首先将预放大电路分为NP组,NP确定的前提是保证在精度允许的范围内输入端寄生电容对保持电容的影响可以忽略,省去了电压驱动电路41,降低了功耗,同时比较分布式跟踪保持电路采用固定的保持电容和较少的子开关,无论是从功耗面积方面还是从开关性能方面都有着很大的提高。

本发明提出的整体折叠内插模数转换器的架构如图3所示,包括电阻串参考电压产生电路20、分组式跟踪保持电路27、预放大电路28、N级级联折叠内插电路22~24、比较器电路25和编码电路26。其中:

(1)模拟输入信号经过分组式跟踪保持电路27得到保持信号。

(2)保持信号与参考电压电阻串20产生的参考电平作为预放大电路28的输入信号,预放大电路的输出为保持信号与参考电平之间的差值放大信号,预放大电路的输出信号为第一级折叠电路29的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器25,一共QC0个输出信号直接成为比较器25的输入信号。

(3)第一级折叠电路29的输入信号为预放大电路28的输出信号,第一级折叠电路的输出信号作为第一级内插电路30的输入信号,第一级的内插电路的输出信号作为第二级折叠电路31的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器25,一共QC1个输出信号直接成为比较器25的输入信号。

(4)第二级折叠电路31的输入信号为第一级内插电路30的输出信号,第二级折叠电路31的输出信号作为第二级内插电路32的输入信号,第二级的内插电路32的输出信号作为第三级折叠电路33的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器25,一共QC2个输出信号直接成为比较器25的输入信号。

(5)依此类推,第N-1级内插电路的输出信号作为第N级折叠电路33的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器25,一共QCN-1个输出信号直接成为比较器25的输入信号。

(6)第N级折叠电路33的输出信号作为第N级内插电路34的输入信号,第N级内插电路34的输出信号连接到比较器25。

(7)比较器25的输出信号经过编码电路26的编码后,得到模数转换器的二进制输出码。

本发明提出的分组式跟踪保持电路27,拥有固定的采样保持电容,同时省略了单一跟踪保持开关中的电压驱动电路8,极大的降低了系统功耗,同时NP<<(NP×X),摒弃了分布式跟踪保持开关面积大的缺陷。

本发明提出的折叠内插模数转换器中,分组式跟踪保持电路采用分组式跟踪保持开关。分组式跟踪保持开关的子开关为NP个,NP为预放大电路组数。将预放大电路分为NP组,NP确定的前提是保证在精度允许的范围内输入端寄生电容对保持电容的影响可以忽略,省去了电压驱动电路41,降低了功耗,同时比较分布式跟踪保持电路采用固定的保持电容和较少的子开关,无论是从功耗面积方面还是从开关性能方面都有着很大的提高。

本发明中,采用分组式跟踪保持电路负责NP×X个预放大电路模块,其中每一个跟踪保持开关负责X个预放大电路。

在分组式跟踪保持电路中:

(1)各个子跟踪保持电路各自有独立的采样保持电容66 CHi,i=1~X;

(2)每个子跟踪保持电路负责X个预放大电路,X>1;

(3)连接方式为第一组的栅压自举开关的正向输出端接第一组的预放大电路正向输入端,而其负向输出端接第NP组的预放大电路的负向输入端;同理第NP组的栅压自举开关的负向输出端接第一组的预放大电路的负向输入端;

(4)第二组的栅压自举开关的正向输出端接第二组的预放大电路正向输入端,而其负向输出端接第NP-1组的预放大电路的负向输入端,同理第NP-1组的栅压自举开关的负向输出端接第二组的预放大电路的负向输入端;

(5)依此类推,针对于第NP/2组的栅压自举开关则是不进行交叉连接。

本发明折叠内插模数转换器的特征为: 模拟输入信号在相同的时钟相位下分别由NP个子开关将信号采样到固定的保持电容上;保持信号与参考电压电阻串产生的参考电平作为预放大电路的输入信号,预放大电路的输出为保持信号与参考电平之间的差值放大信号;预放大电路的输出信号通过级间开关选择一个第一级折叠电路信号路径作为其输入信号,其中一些输出信号直接成为比较器的输入信号;第一级折叠电路的输出信号作为第一级内插电路的输入信号;第一级内插电路的输出信号作为第二级折叠电路信号的输入信号,其中一些输出信号直接成为比较器的输入信号;第二级折叠电路的输出信号作为第二级内插电路的输入信号;第二级内插电路的输出信号作为第三级折叠电路的输入信号,其中一些输出信号直接成为比较器的输入信号;依此类推,第N-1级内插电路的输出信号作为第N级折叠电路的输入信号,其中一些输出信号直接成为比较器的输入信号;第N级折叠电路的输出信号作为第N级内插电路的输入信号,第N级内插电路的输出信号作为比较器的输入信号;比较器的输出信号经过编码电路的编码后,得到模数转换器的二进制输出码。

对于N(N>1)级级联折叠电路,每一级折叠电路的折叠系数为F,内插系数为F,预放大电路有(NP×X),每一级折叠放大器个数为((Np×X)/F),每一级内插放大器个数为(NP×X)。

假设分组式T/H开关数目为NTH,预放大电路阵列数目为NP,这样将实际的量化量程范围缩小为原来的NP/NTH。这将降低预放大阵列的线性度设计要求,同时等效到每个T/H开关保持电容CH上的预放大阵列输入端的寄生电容CP减小为原来的NP/NTH,从而保证了T/H开关中开关采用RC常数的恒定,提高跟踪保持开关的高线性度设计,省略传统结构中T/H开关和预放大电路之间的隔离用电压驱动器,减小了模数转换器的功耗。

附图说明

图1为传统采用单一跟踪保持电路折叠内插模数转换器的架构图。

图2为传统采用分布式跟踪保持电路折叠内插模数转换器的架构图。

图3为采用分组式跟踪保持电路和折叠内插级间开关乱序的模数转换器的架构图。

图4为单一跟踪保持电路等效模型。

图5为分布式跟踪保持电路等效模型。

图6为预放大电路输入端寄生电容等效模型。

图7为分组式跟踪保持电路与预放大电路连接方式。

图中标号:1为折叠内插模数转换器中电阻串参考电压产生电路,2~5为折叠内插模数转换器中细子量化器,6为折叠内插模数转换器中编码电路,7~8为折叠内插模数转换器中带电压驱动器的单一跟踪保持电路,9~10为折叠内插模数转换器中粗子量化器,11为折叠内插模数转换器中电阻串参考电压产生电路,12为折叠内插模数转换器中预过零点产生电路,13为折叠内插模数转换器中分布式跟踪保持电路,14~16为折叠内插模数转换器中细子量化器,17为折叠内插模数转换器中编码电路,18~19为折叠内插模数转换器中粗子量化器,20为折叠内插模数转换器中电阻串参考电压产生电路,21、27~28 为折叠内插模数转换器中分组式跟踪保持电路,66 为分组式跟踪保持电路中独立的采样保持电容,22-24、29-34为折叠内插模数转换器中级联折叠内插电路,25为折叠内插模数转换器中比较器电路,26为折叠内插模数转换器中编码电路,35、36~40为单一跟踪保持电路等效模型,41为电压驱动电路,42为预放大电路输入端寄生电容,43为模拟信号输入,44为预过零点产生电路,49、45~48为分布式跟踪保持电路等效模型,50~55为预放大电路输入端寄生电容等效模型,56~60、61为分组式跟踪保持开关,62为分组式跟踪保持开关和预放大电路连接关系,63~65为差分输入预放大电路,67为分组式跟踪保持电路中独立的保持电容。

具体实施方式

下面结合附图对本发明提出的分组式跟踪保持开关结构进行详细说明。

针对于分组式跟踪保持开关电路,如图7所示,假设预放大电路分为了NP组,每组中包含有一个栅压自举开关61、独立的采样保持电容67和X个差分输入的预放大电路63,该分组式跟踪保持(T/H)电路中,每一组子开关均包括一个固定的采样保持电容,抵消相应的预放大电路输入端寄生电容的影响,稳定相应的采样增益,提高跟踪保持电路的线性度和性能。因为将(NP×X)个预放大电路分成NP组分别交给NP个栅压自举开关61来处理,所以各组等效到保持电容上的可变寄生电容减小为原来的(1/NP),从而保证了采样开关的RC常数近似为恒定值,保证了相应的采样增益恒定。如图7中62所示的连接方式,假设过零点为v1~v(NP×X),当输入信号的正向端使得v1所对应的预放大电路输入管处于饱和区时,相应的输入信号的负向端会使v(NP×X)所对应的预放大电路输入管也处于饱和区,然而相应的输入信号的负向端使v1所对应的预放大电路输入管反而处于线性区;同样的当输入信号的正向端使得 v(NP×X)所对应的预放大电路输入管处于饱和区时,相应的输入信号的负向端会使v1所对应的预放大电路输入管也处于饱和区,然而相应的输入信号的负向端使v(NP×X)所对应的预放大电路输入管反而处于线性区;依此类推,如62所示的连接方式,为了保证差分信号两端看到的寄生电容相同,因此本发明中分组式跟踪保持开关的连接方式为第一组的栅压自举开关的正向输出端接第一组的预放大电路正向输入端,而其负向输出端接第NP组的预放大电路的负向输入端,同理第NP组的栅压自举开关的负向输出端接第一组的预放大电路的负向输入端;第二组的栅压自举开关的正向输出端接第二组的预放大电路正向输入端,而其负向输出端接第NP-1组的预放大电路的负向输入端,同理第NP-1组的栅压自举开关的负向输出端接第二组的预放大电路的负向输入端;依此类推。针对于第(NP/2)组的栅压自举开关则是不进行交叉连接。

本发明提出的整体折叠内插模数转换器的架构如图3所示,架构包括电阻串参考电压产生电路20、分组式跟踪保持电路27、预放大电路28、N级级联折叠内插电路22~24、比较器电路25和编码电路26。其中:

(1)模拟输入信号经过分组式跟踪保持电路27得到保持信号。

(2)保持信号与参考电压电阻串20产生的参考电平作为预放大电路28的输入信号,预放大电路的输出为保持信号与参考电平之间的差值放大信号,预放大电路的输出信号为第一级折叠电路29的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器25,一共QC0个输出信号直接成为比较器25的输入信号。

(3)第一级折叠电路29的输入信号为预放大电路28的输出信号,第一级折叠电路的输出信号作为第一级内插电路30的输入信号,第一级的内插电路的输出信号作为第二级折叠电路31的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器25,一共QC1个输出信号直接成为比较器25的输入信号。

(4)第二级折叠电路31的输入信号为第一级内插电路30的输出信号,第二级折叠电路31的输出信号作为第二级内插电路32的输入信号,第二级的内插电路32的输出信号作为第三级折叠电路33的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器25,一共QC2个输出信号直接成为比较器25的输入信号。

(5)依此类推,第N-1级内插电路的输出信号作为第N级折叠电路33的输入信号,其中,每隔((NP×X)/F)-1个输出取一个输出连接到比较器25,一共QCN-1个输出信号直接成为比较器25的输入信号。

(6)第N级折叠电路33的输出信号作为第N级内插电路34的输入信号,第N级内插电路34的输出信号连接到比较器25。

(7)比较器25的输出信号经过编码电路26的编码后,得到模数转换器的二进制输出码。

本发明提出的分组式跟踪保持电路,拥有固定的采样保持电容,同时省略了单一跟踪保持开关中的电压驱动电路8,极大的降低了系统功耗,同时NP<<(NP×X),摒弃了分布式跟踪保持开关面积大的缺陷。

此外本领域的技术人员可以根据本发明中分组开关理念采用其它相似类型的开关变形,应用于折叠内插模数转换器,因此倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

采用分组式T/H开关的低电压低功耗折叠内插模数转换器.pdf_第1页
第1页 / 共12页
采用分组式T/H开关的低电压低功耗折叠内插模数转换器.pdf_第2页
第2页 / 共12页
采用分组式T/H开关的低电压低功耗折叠内插模数转换器.pdf_第3页
第3页 / 共12页
点击查看更多>>
资源描述

《采用分组式T/H开关的低电压低功耗折叠内插模数转换器.pdf》由会员分享,可在线阅读,更多相关《采用分组式T/H开关的低电压低功耗折叠内插模数转换器.pdf(12页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN102006072A43申请公布日20110406CN102006072ACN102006072A21申请号201010557112922申请日20101124H03M1/1220060171申请人复旦大学地址200433上海市杨浦区邯郸路220号72发明人任俊彦王明硕陈迟晓顾蔚如王振宇叶凡74专利代理机构上海正旦专利代理有限公司31200代理人陆飞盛志范54发明名称采用分组式T/H开关的低电压低功耗折叠内插模数转换器57摘要本发明属于集成电路技术领域,具体为一种采用分组式T/H开关的低电压低功耗折叠内插模数转换器。该折叠内插模数转换器包含具有折叠单元模拟预处理模块或者内插模。

2、拟预处理模块;分组式T/H开关结构中,每个T/H开关所处理的后级预放大电路的数目至少两个。该模数转换器整体结构是由分组式T/H电路、参考电压电阻串、预放大电路阵列、N级级联的折叠电路、内插电路、比较器和编码电路构成。本发明的折叠模数转换器,可提高跟踪保持开关的高线性度设计,省略传统结构中T/H开关和预放大电路之间的隔离用电压驱动器,减小了模数转换器的功耗。51INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书5页附图5页CN102006085A1/1页21一种采用分组式跟踪保持开关(T/H)的低电压低功耗折叠内插模数转换器,其特征在于由电阻串参考电压产生电路(20)。

3、、分组式跟踪保持电路(21)、预放大电路(28)、N级级联折叠内插电路(2224)、比较器电路(25)和编码电路(26)连接而成;其中(1)模拟输入信号经过分组式跟踪保持电路(27)得到保持信号;(2)保持信号与参考电压电阻串(20)产生的参考电平作为预放大电路(28)的输入信号,预放大电路(28)的输出为保持信号与参考电平之间的差值放大信号,预放大电路(28)的输出信号为第一级折叠电路(29)的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器(25),一共QC0个输出信号直接成为比较器(25)的输入信号;(3)第一级折叠电路(29)的输入信号为预放大电路(28)的输出信号,第一级。

4、折叠电路的输出信号作为第一级内插电路(30)的输入信号,第一级的内插电路的输出信号作为第二级折叠电路(31)的输入信号;其中,每隔NPX/F1个输出取一个输出连接到比较器(25),一共QC1个输出信号直接成为比较器(25)的输入信号;(4)第二级折叠电路(31)的输入信号为第一级内插电路(30)的输出信号,第二级折叠电路(31)的输出信号作为第二级内插电路(32)的输入信号,第二级的内插电路(32)的输出信号作为第三级折叠电路(33)的输入信号;其中,每隔NPX/F1个输出取一个输出连接到比较器(25),一共QC2个输出信号直接成为比较器(25)的输入信号;(5)依此类推,第N1级内插电路的输。

5、出信号作为第N级折叠电路(33)的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器(25),一共QCN1个输出信号直接成为比较器(25)的输入信号;(6)第N级折叠电路(33)的输出信号作为第N级内插电路(34)的输入信号,第N级内插电路(34)的输出信号连接到比较器(25);(7)比较器(25)的输出信号经过编码电路(26)的编码后,得到模数转换器的二进制输出码;N为级级联折叠电路的级数,N1,F为每一级折叠电路的折叠系数,NP为预放大电路组数,X为每组的预放大电路个数,X1;NPX/F为每一级折叠放大器个数,NPX为每一级内插放大器个数。2根据权利要求1所述的折叠内插模数转换器。

6、,其特征在于采用分组式跟踪保持电路负责NPX个预放大电路模块,其中每一个跟踪保持开关负责X个预放大电路。3根据权利要求1所述的折叠内插模数转换器,其特征在于在分组式跟踪保持电路中(1)每个子跟踪保持电路各自有独立的采样保持电容CHI(66),I1X;(2)每个子跟踪保持电路负责X个预放大电路,X1;(3)连接方式为第一组的栅压自举开关的正向输出端接第一组的预放大电路正向输入端,而其负向输出端接第NP组的预放大电路的负向输入端;同理第NP组的栅压自举开关的负向输出端接第一组的预放大电路的负向输入端;(4)第二组的栅压自举开关的正向输出端接第二组的预放大电路正向输入端,而其负向输出端接第NP1组的。

7、预放大电路的负向输入端,同理第NP1组的栅压自举开关的负向输出端接第二组的预放大电路的负向输入端;(5)依此类推,针对于第NP/2组的栅压自举开关则是不进行交叉连接。权利要求书CN102006072ACN102006085A1/5页3采用分组式T/H开关的低电压低功耗折叠内插模数转换器技术领域0001本发明属于集成电路技术领域,具体涉及一种采用分组式T/H开关的低电压、低功耗折叠内插模数转换器。背景技术0002传统的采用单一跟踪保持电路的折叠内插模数转换器结构示意图如图1所示,主要由单一跟踪保持电路7、电压驱动电路8、电阻串参考电压产生电路1、细子预放大电路2、粗子预放大电路9、折叠电路3、内。

8、插电路4、细子比较器电路5、粗子比较器电路10和编码电路6构成。传统的采用分布式跟踪保持电路的折叠内插模数转换器结构示意图如图2所示,主要由电阻串参考电压产生电路11、细子预过零点产生电路12分布式跟踪保持电路13、粗子预放大电路18、折叠电路14、内插电路15、细子比较器电路16、粗子比较器电路19和编码电路构成。0003折叠内插模数转换器中普遍采用跟踪保持电路的目的在于消除由于折叠电路所带来的倍频效应,同样的前端的跟踪保持电路的性能决定了整个折叠内插模数转换器的性能。因此对于前端跟踪保持电路的设计尤为重要。传统的单一跟踪保持电路的等效模型如图4所示,该模型图包括单一跟踪保持电路35、电压驱。

9、动电路41和预放大电路输入端等效寄生电容42,单一跟踪保持电路35包括栅压自举电路38、理想开关37、等效模拟信号输入36、开关等效导通电阻39和采样保持电容40。根据信号处理的相关知识,可得,由此可得当输入的信号FIN一定时,采样保持的输入信号的增益是与导通电阻以及保持电容成反比。传统实现中采用栅压自举电路38的方法保证导通电阻和输入信号幅度的非相关,采用电压驱动电路39隔离的方法实现保持电路和预放大电路输入寄生电容之间的非相关。这其中对于电压驱动电路的设计提出了很高的要求,既要保证很高的线性度还要保证超高速应用中高带宽,这就使得该驱动电路消耗的功耗很大,甚至采用高电源电压,这非常不利于折叠。

10、内插模数转换器的芯片集成和低功耗、高精度设计。0004同样,对于分布式跟踪保持电路如图5所示,该电路包括模拟信号输入43、预过零点产生电路44和分布式跟踪保持开关49,其中分布式跟踪保持开关49包括栅压自举电路45、理想开关46、开关等效导通电阻47和预放大电路输入端寄生电容48。分布式跟踪保持电路49将预放大电路输入端的寄生电容48作为保持电容,但是由于预放大电路的输入端寄生电容是随着输入管工作状态的不同而变化的。如图6所示,该图中包括预放大电路等效差分输入管M154、栅源寄生电容50、栅漏寄生电容51、负载电阻52、漏衬底电容53和尾电流源55。输入寄生电容48主要由栅源寄生电容50和栅漏。

11、寄生电容51密勒等效电容构成,随输入管工作状态的变化而变化,从而导致了不同幅度输入时采样值增益的不同,引入非线性从而导致折叠内插模数转换器性能的下降。虽然,分布式跟踪保持开关后端的寄生说明书CN102006072ACN102006085A2/5页4电容48是单一跟踪保持开关后端的寄生电容42的(1/NP)。但是,对于中高精度的设计还是不够的。此外,分布式跟踪保持电路的面积将会很大,尤其是采用栅压自举的分布式采样开关,这同样是不适合低压、低功耗和可嵌入式设计的。发明内容0005本发明的目的是在降低输入端寄生电容42对保持电容40影响的前提下,省略单一跟踪保持电路中电压驱动电路41,降低功耗同时摒。

12、弃分布式跟踪保持开关面积大的缺陷,从而提供一种低电压、低功耗和高精度的折叠内插模数转换器。0006本发明提出了一种应用于折叠内插模数转换器中的分组式跟踪保持开关,首先将预放大电路分为NP组,NP确定的前提是保证在精度允许的范围内输入端寄生电容对保持电容的影响可以忽略,省去了电压驱动电路41,降低了功耗,同时比较分布式跟踪保持电路采用固定的保持电容和较少的子开关,无论是从功耗面积方面还是从开关性能方面都有着很大的提高。0007本发明提出的整体折叠内插模数转换器的架构如图3所示,包括电阻串参考电压产生电路20、分组式跟踪保持电路27、预放大电路28、N级级联折叠内插电路2224、比较器电路25和编。

13、码电路26。其中(1)模拟输入信号经过分组式跟踪保持电路27得到保持信号。0008(2)保持信号与参考电压电阻串20产生的参考电平作为预放大电路28的输入信号,预放大电路的输出为保持信号与参考电平之间的差值放大信号,预放大电路的输出信号为第一级折叠电路29的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器25,一共QC0个输出信号直接成为比较器25的输入信号。0009(3)第一级折叠电路29的输入信号为预放大电路28的输出信号,第一级折叠电路的输出信号作为第一级内插电路30的输入信号,第一级的内插电路的输出信号作为第二级折叠电路31的输入信号,其中,每隔NPX/F1个输出取一个输出。

14、连接到比较器25,一共QC1个输出信号直接成为比较器25的输入信号。0010(4)第二级折叠电路31的输入信号为第一级内插电路30的输出信号,第二级折叠电路31的输出信号作为第二级内插电路32的输入信号,第二级的内插电路32的输出信号作为第三级折叠电路33的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器25,一共QC2个输出信号直接成为比较器25的输入信号。0011(5)依此类推,第N1级内插电路的输出信号作为第N级折叠电路33的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器25,一共QCN1个输出信号直接成为比较器25的输入信号。0012(6)第N级折叠电路33的。

15、输出信号作为第N级内插电路34的输入信号,第N级内插电路34的输出信号连接到比较器25。0013(7)比较器25的输出信号经过编码电路26的编码后,得到模数转换器的二进制输出码。0014本发明提出的分组式跟踪保持电路27,拥有固定的采样保持电容,同时省略了单一跟踪保持开关中的电压驱动电路8,极大的降低了系统功耗,同时NP1;(3)连接方式为第一组的栅压自举开关的正向输出端接第一组的预放大电路正向输入端,而其负向输出端接第NP组的预放大电路的负向输入端;同理第NP组的栅压自举开关的负向输出端接第一组的预放大电路的负向输入端;(4)第二组的栅压自举开关的正向输出端接第二组的预放大电路正向输入端,而。

16、其负向输出端接第NP1组的预放大电路的负向输入端,同理第NP1组的栅压自举开关的负向输出端接第二组的预放大电路的负向输入端;(5)依此类推,针对于第NP/2组的栅压自举开关则是不进行交叉连接。0018本发明折叠内插模数转换器的特征为模拟输入信号在相同的时钟相位下分别由NP个子开关将信号采样到固定的保持电容上;保持信号与参考电压电阻串产生的参考电平作为预放大电路的输入信号,预放大电路的输出为保持信号与参考电平之间的差值放大信号;预放大电路的输出信号通过级间开关选择一个第一级折叠电路信号路径作为其输入信号,其中一些输出信号直接成为比较器的输入信号;第一级折叠电路的输出信号作为第一级内插电路的输入信。

17、号;第一级内插电路的输出信号作为第二级折叠电路信号的输入信号,其中一些输出信号直接成为比较器的输入信号;第二级折叠电路的输出信号作为第二级内插电路的输入信号;第二级内插电路的输出信号作为第三级折叠电路的输入信号,其中一些输出信号直接成为比较器的输入信号;依此类推,第N1级内插电路的输出信号作为第N级折叠电路的输入信号,其中一些输出信号直接成为比较器的输入信号;第N级折叠电路的输出信号作为第N级内插电路的输入信号,第N级内插电路的输出信号作为比较器的输入信号;比较器的输出信号经过编码电路的编码后,得到模数转换器的二进制输出码。0019对于N(N1)级级联折叠电路,每一级折叠电路的折叠系数为F,内。

18、插系数为F,预放大电路有(NPX),每一级折叠放大器个数为NPX/F,每一级内插放大器个数为(NPX)。0020假设分组式T/H开关数目为NTH,预放大电路阵列数目为NP,这样将实际的量化量程范围缩小为原来的NP/NTH。这将降低预放大阵列的线性度设计要求,同时等效到每个T/H开关保持电容CH上的预放大阵列输入端的寄生电容CP减小为原来的NP/NTH,从而保证了T/H开关中开关采用RC常数的恒定,提高跟踪保持开关的高线性度设计,省略传统结构中T/H开关和预放大电路之间的隔离用电压驱动器,减小了模数转换器的功耗。说明书CN102006072ACN102006085A4/5页6附图说明0021图1。

19、为传统采用单一跟踪保持电路折叠内插模数转换器的架构图。0022图2为传统采用分布式跟踪保持电路折叠内插模数转换器的架构图。0023图3为采用分组式跟踪保持电路和折叠内插级间开关乱序的模数转换器的架构图。0024图4为单一跟踪保持电路等效模型。0025图5为分布式跟踪保持电路等效模型。0026图6为预放大电路输入端寄生电容等效模型。0027图7为分组式跟踪保持电路与预放大电路连接方式。0028图中标号1为折叠内插模数转换器中电阻串参考电压产生电路,25为折叠内插模数转换器中细子量化器,6为折叠内插模数转换器中编码电路,78为折叠内插模数转换器中带电压驱动器的单一跟踪保持电路,910为折叠内插模数。

20、转换器中粗子量化器,11为折叠内插模数转换器中电阻串参考电压产生电路,12为折叠内插模数转换器中预过零点产生电路,13为折叠内插模数转换器中分布式跟踪保持电路,1416为折叠内插模数转换器中细子量化器,17为折叠内插模数转换器中编码电路,1819为折叠内插模数转换器中粗子量化器,20为折叠内插模数转换器中电阻串参考电压产生电路,21、2728为折叠内插模数转换器中分组式跟踪保持电路,66为分组式跟踪保持电路中独立的采样保持电容,2224、2934为折叠内插模数转换器中级联折叠内插电路,25为折叠内插模数转换器中比较器电路,26为折叠内插模数转换器中编码电路,35、3640为单一跟踪保持电路等效。

21、模型,41为电压驱动电路,42为预放大电路输入端寄生电容,43为模拟信号输入,44为预过零点产生电路,49、4548为分布式跟踪保持电路等效模型,5055为预放大电路输入端寄生电容等效模型,5660、61为分组式跟踪保持开关,62为分组式跟踪保持开关和预放大电路连接关系,6365为差分输入预放大电路,67为分组式跟踪保持电路中独立的保持电容。具体实施方式0029下面结合附图对本发明提出的分组式跟踪保持开关结构进行详细说明。0030针对于分组式跟踪保持开关电路,如图7所示,假设预放大电路分为了NP组,每组中包含有一个栅压自举开关61、独立的采样保持电容67和X个差分输入的预放大电路63,该分组式。

22、跟踪保持(T/H)电路中,每一组子开关均包括一个固定的采样保持电容,抵消相应的预放大电路输入端寄生电容的影响,稳定相应的采样增益,提高跟踪保持电路的线性度和性能。因为将(NPX)个预放大电路分成NP组分别交给NP个栅压自举开关61来处理,所以各组等效到保持电容上的可变寄生电容减小为原来的(1/NP),从而保证了采样开关的RC常数近似为恒定值,保证了相应的采样增益恒定。如图7中62所示的连接方式,假设过零点为V1V(NPX),当输入信号的正向端使得V1所对应的预放大电路输入管处于饱和区时,相应的输入信号的负向端会使V(NPX)所对应的预放大电路输入管也处于饱和区,然而相应的输入信号的负向端使V1。

23、所对应的预放大电路输入管反而处于线性区;同样的当输入信号的正向端使得V(NPX)所对应的预放大电路输入管处于饱和区时,相应的输入信号的负向端会使V1所对应的预放大电路输入管也处于饱和区,然而相应的输入信号的负向端使V(NPX)所对应的预放大电路输入管反而处于线性区;依此类推,如62所示的连接方式,为了保证说明书CN102006072ACN102006085A5/5页7差分信号两端看到的寄生电容相同,因此本发明中分组式跟踪保持开关的连接方式为第一组的栅压自举开关的正向输出端接第一组的预放大电路正向输入端,而其负向输出端接第NP组的预放大电路的负向输入端,同理第NP组的栅压自举开关的负向输出端接第。

24、一组的预放大电路的负向输入端;第二组的栅压自举开关的正向输出端接第二组的预放大电路正向输入端,而其负向输出端接第NP1组的预放大电路的负向输入端,同理第NP1组的栅压自举开关的负向输出端接第二组的预放大电路的负向输入端;依此类推。针对于第(NP/2)组的栅压自举开关则是不进行交叉连接。0031本发明提出的整体折叠内插模数转换器的架构如图3所示,架构包括电阻串参考电压产生电路20、分组式跟踪保持电路27、预放大电路28、N级级联折叠内插电路2224、比较器电路25和编码电路26。其中(1)模拟输入信号经过分组式跟踪保持电路27得到保持信号。0032(2)保持信号与参考电压电阻串20产生的参考电平。

25、作为预放大电路28的输入信号,预放大电路的输出为保持信号与参考电平之间的差值放大信号,预放大电路的输出信号为第一级折叠电路29的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器25,一共QC0个输出信号直接成为比较器25的输入信号。0033(3)第一级折叠电路29的输入信号为预放大电路28的输出信号,第一级折叠电路的输出信号作为第一级内插电路30的输入信号,第一级的内插电路的输出信号作为第二级折叠电路31的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器25,一共QC1个输出信号直接成为比较器25的输入信号。0034(4)第二级折叠电路31的输入信号为第一级内插电路30。

26、的输出信号,第二级折叠电路31的输出信号作为第二级内插电路32的输入信号,第二级的内插电路32的输出信号作为第三级折叠电路33的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器25,一共QC2个输出信号直接成为比较器25的输入信号。0035(5)依此类推,第N1级内插电路的输出信号作为第N级折叠电路33的输入信号,其中,每隔NPX/F1个输出取一个输出连接到比较器25,一共QCN1个输出信号直接成为比较器25的输入信号。0036(6)第N级折叠电路33的输出信号作为第N级内插电路34的输入信号,第N级内插电路34的输出信号连接到比较器25。0037(7)比较器25的输出信号经过编码。

27、电路26的编码后,得到模数转换器的二进制输出码。0038本发明提出的分组式跟踪保持电路,拥有固定的采样保持电容,同时省略了单一跟踪保持开关中的电压驱动电路8,极大的降低了系统功耗,同时NPNPX,摒弃了分布式跟踪保持开关面积大的缺陷。0039此外本领域的技术人员可以根据本发明中分组开关理念采用其它相似类型的开关变形,应用于折叠内插模数转换器,因此倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。说明书CN102006072ACN102006085A1/5页8图1说明书附图CN102006072ACN102006085A2/5页9图2图3说明书附图CN102006072ACN102006085A3/5页10图4图5说明书附图CN102006072ACN102006085A4/5页11图6说明书附图CN102006072ACN102006085A5/5页12图7说明书附图CN102006072A。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电子电路


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1