采用电阻采样且兼容P、N型功率管的电流采样电路.pdf

上传人:bo****18 文档编号:14524654 上传时间:2024-05-19 格式:PDF 页数:10 大小:847.34KB
收藏 版权申诉 举报 下载
采用电阻采样且兼容P、N型功率管的电流采样电路.pdf_第1页
第1页 / 共10页
采用电阻采样且兼容P、N型功率管的电流采样电路.pdf_第2页
第2页 / 共10页
采用电阻采样且兼容P、N型功率管的电流采样电路.pdf_第3页
第3页 / 共10页
文档描述:

《采用电阻采样且兼容P、N型功率管的电流采样电路.pdf》由会员分享,可在线阅读,更多相关《采用电阻采样且兼容P、N型功率管的电流采样电路.pdf(10页完成版)》请在专利查询网上搜索。

1、(19)国家知识产权局(12)发明专利申请(10)申请公布号 (43)申请公布日 (21)申请号 202410005161.3(22)申请日 2024.01.03(71)申请人 江苏帝奥微电子股份有限公司地址 226000 江苏省南通市崇州大道60号紫琅科技城8号楼6层(72)发明人 林潇垄(74)专利代理机构 南京钟山专利代理有限公司 32252专利代理师 陈亮亮(51)Int.Cl.G01R 19/00(2006.01)G01R 1/20(2006.01)(54)发明名称采用电阻采样且兼容P、N型功率管的电流采样电路(57)摘要本发明公开了一种采用电阻采样且兼容P、N型功率管的电流采样电路。

2、,包含功率管M1、比例管M2、采样电阻R1、采样电阻R2、采样电阻R3、电阻R4、晶体管M3、晶体管M4、晶体管M5、晶体管M6、晶体管M7、晶体管M8、晶体管M9、晶体管M10和晶体管M11。本发明采样精度对钳位运放的Vos不敏感,且采样精度与输出电流无关,具有很好的兼容性。权利要求书1页 说明书5页 附图3页CN 117517753 A2024.02.06CN 117517753 A1.一种采用电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:包含功率管M1、比例管M2、采样电阻R1、采样电阻R2、采样电阻R3、电阻R4、晶体管M3、晶体管M4、晶体管M5、晶体管M6、晶体管M7、晶。

3、体管M8、晶体管M9、晶体管M10和晶体管M11,功率管M1的漏极与采样电阻R1的一端和采样电阻R2的一端连接并连接电源VIN,采样电阻R1的另一端与比例管M2的漏极和采样电阻R3的一端连接,功率管M1的栅极与比例管M2的栅极连接,功率管M1的源极与比例管M2的源极连接并输出信号VOUT,采样电阻R2的另一端与晶体管M3的源极和晶体管M4的源极连接,采样电阻R3的另一端与晶体管M5的源极和晶体管M10的漏极连接,晶体管M4的栅极与晶体管M5的栅极、晶体管M4的漏极和晶体管M6的漏极连接,晶体管M5的漏极与晶体管M7的漏极和晶体管M3的栅极连接,晶体管M3的漏极与电阻R4的一端连接,电阻R4的另。

4、一端输出采样电流ISEN,晶体管M6的栅极与晶体管M7的栅极和晶体管M1O的栅极连接并连接第一偏置电压,晶体管M6的源极与晶体管M8的漏极连接,晶体管M7的源极与晶体管M9的漏极连接,晶体管M10的源极与晶体管M11的漏极连接,晶体管M8的栅极与晶体管M9的栅极和晶体管M11的栅极连接并连接第二偏置电压,晶体管M8的源极与晶体管M9的源极和晶体管M11的源极连接并接地。2.根据权利要求1所述的一种采用电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:还包含偏置电路。3.根据权利要求2所述的一种采用电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:所述偏置电路包含电流源IB、电阻R5。

5、、晶体管M12和晶体管M13,电流源IB的一端连接电源VCC,电流源IB的另一端与电阻R5的一端和晶体管M12的栅极连接并输出第一偏置电压,电阻R5的另一端与晶体管M12的漏极和晶体管M13的栅极连接并输出第二偏置电压,晶体管M12的源极与晶体管M13的漏极连接,晶体管M13的源极接地。4.根据权利要求3所述的一种采用电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:所述晶体管M12和晶体管M13为N型MOS管。5.根据权利要求1所述的一种采用电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:所述采样电阻R2的另一端为节点VA,采样电阻R3的另一端为节点VB。6.根据权利要求1所述。

6、的一种采用电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:所述晶体管M3、晶体管M4和晶体管M5为P型MOS管,晶体管M6、晶体管M7、晶体管M8、晶体管M9、晶体管M10和晶体管M11为N型MOS管。7.根据权利要求1所述的一种采用电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:所述功率管M1和比例管M2为N型MOS管或P型MOS管。8.根据权利要求7所述的一种采用电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:所述功率管M1和比例管M2为N型MOS管,功率管M1的栅极和比例管M2的栅极与电荷泵的一端连接,电荷泵的另一端连接电源VIN。9.根据权利要求7所述的一种采用。

7、电阻采样且兼容P、N型功率管的电流采样电路,其特征在于:所述功率管M1和比例管M2为P型MOS管,功率管M1的栅极和比例管M2的栅极接地。权利要求书1/1 页2CN 117517753 A2采用电阻采样且兼容P、N型功率管的电流采样电路技术领域0001本发明涉及一种电流采样电路,特别是一种采用电阻采样且兼容P、N型功率管的电流采样电路,属于半导体集成电路技术领域。背景技术0002随着科技的不断发展和进步,许多便携式电子产品对功耗的要求越来越高,例如智能手机、相机等,因此对于输出电流的检测精度要求越来越高。0003如图3所示,现有技术的电流采样电路包含功率管M1、采样管M14、调整管M15和运算。

8、放大器,功率管M1和采样管M14的栅极连接,用于提供相同的栅极电压,功率管M1和采样管M14的漏端与电源电压VS连接,用于接收输入电压;功率管M1的源端提供输出电流IOUT,采样管M14的源端提供与IOUT成比例的检测电流ISEN,运算放大器和调整管M15构成负反馈,钳位采样管M14的源端电压和功率管M1的源端电压。0004现有的电流检测电路具有以下的不足:运算放大器的输入失调电压随着电源电压、输入共模电压、工艺、温度等外界环境的变化而变化,从而引起钳位误差,进而影响电流检测精度。工作在线性区的晶体管的IV特性为;其中,I表示晶体管漏端至源端的沟道电流,VDS表示晶体管漏源电压,VGS表示晶体。

9、管栅源电压,VT表示晶体管阈值电压;,其中,Cox表示单位面积栅电容;un表示电子迁移率;W/L表示晶体管宽长比;假设运算放大器的输入失调电压为Vos,功率管M1宽长比是采样管M14宽长比的K倍,则功率管M1的电流IOUT以及采样管M14的电流ISEN可以表示为0005其中1、2分别是功率管M1和采样管M14的值;因此,采样电流可以表示为0006由于Vos2相较于其他项小很多,可忽略不计,化简得说明书1/5 页3CN 117517753 A30007由于工作在线性区的功率管VGSVT往往比VDS大很多(至少大10倍),因此可继续化简为0008结果显示,采样电流ISEN的精度与Vos/VDS相关。

10、,该比值越大,精度越差。工作在线性区的功率管往往导通电阻较小,导致VDS较小,这将恶化采样电流精度;另外,VDS与功率管的输出电流也相关,具体为VDS =VIN IOUT*Ron,这将导致不同的输出电流下引起不同的采样误差。发明内容0009本发明所要解决的技术问题是提供一种采用电阻采样且兼容P、N型功率管的电流采样电路,采样精度不受输出电流的影响。0010为解决上述技术问题,本发明所采用的技术方案是:一种采用电阻采样且兼容P、N型功率管的电流采样电路,包含功率管M1、比例管M2、采样电阻R1、采样电阻R2、采样电阻R3、电阻R4、晶体管M3、晶体管M4、晶体管M5、晶体管M6、晶体管M7、晶体。

11、管M8、晶体管M9、晶体管M10和晶体管M11,功率管M1的漏极与采样电阻R1的一端和采样电阻R2的一端连接并连接电源VIN,采样电阻R1的另一端与比例管M2的漏极和采样电阻R3的一端连接,功率管M1的栅极与比例管M2的栅极连接,功率管M1的源极与比例管M2的源极连接并输出信号VOUT,采样电阻R2的另一端与晶体管M3的源极和晶体管M4的源极连接,采样电阻R3的另一端与晶体管M5的源极和晶体管M10的漏极连接,晶体管M4的栅极与晶体管M5的栅极、晶体管M4的漏极和晶体管M6的漏极连接,晶体管M5的漏极与晶体管M7的漏极和晶体管M3的栅极连接,晶体管M3的漏极与电阻R4的一端连接,电阻R4的另一。

12、端输出采样电流ISEN,晶体管M6的栅极与晶体管M7的栅极和晶体管M1O的栅极连接并连接第一偏置电压,晶体管M6的源极与晶体管M8的漏极连接,晶体管M7的源极与晶体管M9的漏极连接,晶体管M10的源极与晶体管M11的漏极连接,晶体管M8的栅极与晶体管M9的栅极和晶体管M11的栅极连接并连接第二偏置电压,晶体管M8的源极与晶体管M9的源极和晶体管M11的源极连接并接地。0011进一步地,还包含偏置电路。0012进一步地,所述偏置电路包含电流源IB、电阻R5、晶体管M12和晶体管M13,电流源IB的一端连接电源VCC,电流源IB的另一端与电阻R5的一端和晶体管M12的栅极连接并输出第一偏置电压,电。

13、阻R5的另一端与晶体管M12的漏极和晶体管M13的栅极连接并输出第二偏置电压,晶体管M12的源极与晶体管M13的漏极连接,晶体管M13的源极接地。0013进一步地,所述晶体管M12和晶体管M13为N型MOS管。0014进一步地,所述采样电阻R2的另一端为节点VA,采样电阻R3的另一端为节点VB。0015进一步地,所述晶体管M3、晶体管M4和晶体管M5为P型MOS管,晶体管M6、晶体管M7、说明书2/5 页4CN 117517753 A4晶体管M8、晶体管M9、晶体管M10和晶体管M11为N型MOS管。0016进一步地,所述功率管M1和比例管M2为N型MOS管或P型MOS管。0017进一步地,所。

14、述功率管M1和比例管M2为N型MOS管,功率管M1的栅极和比例管M2的栅极与电荷泵的一端连接,电荷泵的另一端连接电源VIN。0018进一步地,所述功率管M1和比例管M2为P型MOS管,功率管M1的栅极和比例管M2的栅极接地。0019本发明与现有技术相比,具有以下优点和效果:本发明提供了一种采用电阻采样且兼容P、N型功率管的电流采样电路,采样精度对钳位运放的Vos不敏感,且采样精度与输出电流无关,具有很好的兼容性。附图说明0020图1是本发明的一种采用电阻采样且兼容P、N型功率管的电流采样电路的实施例1的示意图。0021图2是本发明的一种采用电阻采样且兼容P、N型功率管的电流采样电路的实施例2的。

15、示意图。0022图3是现有技术的采样电路的示意图。具体实施方式0023为了详细阐述本发明为达到预定技术目的而所采取的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清晰、完整地描述,显然,所描述的实施例仅仅是本发明的部分实施例,而不是全部的实施例,并且,在不付出创造性劳动的前提下,本发明的实施例中的技术手段或技术特征可以替换,下面将参考附图并结合实施例来详细说明本发明。0024如图1所示,本发明的一种采用电阻采样且兼容P、N型功率管的电流采样电路,包含功率管M1、比例管M2、采样电阻R1、采样电阻R2、采样电阻R3、电阻R4、晶体管M3、晶体管M4、晶体管M5、晶体管M。

16、6、晶体管M7、晶体管M8、晶体管M9、晶体管M10和晶体管M11。0025功率管M1的漏极与采样电阻R1的一端和采样电阻R2的一端连接并连接电源VIN,采样电阻R1的另一端与比例管M2的漏极和采样电阻R3的一端连接,功率管M1的栅极与比例管M2的栅极连接,用于提供相同的栅极电压。功率管M1的源极与比例管M2的源极连接并输出信号VOUT以及电流IOUT。采样电阻R2的另一端与晶体管M3的源极和晶体管M4的源极连接,采样电阻R3的另一端与晶体管M5的源极和晶体管M10的漏极连接,晶体管M4的栅极与晶体管M5的栅极、晶体管M4的漏极和晶体管M6的漏极连接,晶体管M5的漏极与晶体管M7的漏极和晶体管。

17、M3的栅极连接,晶体管M3的漏极与电阻R4的一端连接,电阻R4的另一端输出采样电流ISEN,晶体管M6的栅极与晶体管M7的栅极和晶体管M1O的栅极连接并连接第一偏置电压,晶体管M6的源极与晶体管M8的漏极连接,晶体管M7的源极与晶体管M9的漏极连接,晶体管M10的源极与晶体管M11的漏极连接,晶体管M8的栅极与晶体管M9的栅极和晶体管M11的栅极连接并连接第二偏置电压,晶体管M8的源极与晶体管M9的源极和晶体管M11的源极连接并接地。0026本发明的采用电阻采样且兼容P、N型功率管的电流采样电路还包含偏置电路。偏说明书3/5 页5CN 117517753 A5置电路包含电流源IB、电阻R5、晶。

18、体管M12和晶体管M13,电流源IB的一端连接电源VCC,电流源IB的另一端与电阻R5的一端和晶体管M12的栅极连接并输出第一偏置电压,电阻R5的另一端与晶体管M12的漏极和晶体管M13的栅极连接并输出第二偏置电压,晶体管M12的源极与晶体管M13的漏极连接,晶体管M13的源极接地。其中,晶体管M12和晶体管M13为N型MOS管。0027采样电阻R2的另一端为节点VA,采样电阻R3的另一端为节点VB。晶体管M3、晶体管M4和晶体管M5为P型MOS管,晶体管M6、晶体管M7、晶体管M8、晶体管M9、晶体管M10和晶体管M11为N型MOS管。0028晶体管M3、晶体管M4、晶体管M5、晶体管M6、。

19、晶体管M7、晶体管M8、晶体管M9和电阻R4构成负反馈,钳位节点VA和节点VB的电压。具体地,当节点VA电压高于节点VB电压时,晶体管M4栅端电压升高,晶体管M3栅端电压降低,从而降低M3源端电压(即节点VA电压),构成负反馈。0029晶体管M10和晶体管M11构成电流源,提供可灵活配置采样电流ISET。0030功率管M1和比例管M2为N型MOS管或P型MOS管。0031如图1所示,功率管M1和比例管M2为N型MOS管,功率管M1的栅极和比例管M2的栅极与电荷泵的一端连接,电荷泵的另一端连接电源VIN。0032如图2所示,功率管M1和比例管M2为P型MOS管,功率管M1的栅极和比例管M2的栅极。

20、接地。0033采样电阻R1、采样电阻R2、采样电阻R3构成带电流采样网络,由于功率管M1的尺寸相比比例管M2大很多,因此导通阻抗比比例管小很多,比例系数K一般几千的数量级,因此输出电流可以近似认为全部从功率管M1经过。假设功率管M1导通阻抗为Ron,则比例管导通阻抗为K*Ron。功率管两端压降为IOUT*Ron。0034假设晶体管M8和晶体管M9提供相同的偏置电流,即I1 =I2 =I,则;其中VA是节点VA的电压,VB是节点VB的电压,VIN是电源VIN的电压,ISEN是采样电流,R1、R2、R3分别是采样电阻R1、采样电阻R2、采样电阻R3的阻值;假设节点VA和节点VB的失调电压为Vos,。

21、则由VA =VB +Vos可得0036为方便设计,一般取R1 =R2 =R3=R(因为电阻的相对精度很高,因此此处误差可以忽略),因此0037由于比例管尺寸较小,导致K*Ron很大,因此可通过设计使得K*Ron远大于R,同时说明书4/5 页6CN 117517753 A6保证Vos/R不引入较大误差,进而等效可得0038通过设计可将配置电流ISET设置为0,可得一般的电流采样公式0039相比传统的MOS管采样加运放钳位结构,其优势在于钳位电路的失调电压对采样电流的影响被衰减了R倍,通过合理的设计K和R,可以在PVT下均实现较高的采样精度,并且采样精度不受输出电流的影响。0040本发明提供了一种。

22、采用电阻采样且兼容P、N型功率管的电流采样电路,采样精度对钳位运放的Vos不敏感,且采样精度与输出电流无关,具有很好的兼容性。0041以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容做出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质,在本发明的精神和原则之内,对以上实施例所作的任何简单的修改、等同替换与改进等,均仍属于本发明技术方案的保护范围之内。说明书5/5 页7CN 117517753 A7图 1说明书附图1/3 页8CN 117517753 A8图 2说明书附图2/3 页9CN 117517753 A9图 3说明书附图3/3 页10CN 117517753 A10。

展开阅读全文
内容关键字: 采用 电阻 采样 兼容 功率管 电流 电路
关于本文
本文标题:采用电阻采样且兼容P、N型功率管的电流采样电路.pdf
链接地址:https://www.zhuanlichaxun.net/pdf/14524654.html
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1 
 


收起
展开