避免数据存储系统的逻辑分区中初始程序加载失败.pdf

上传人:小** 文档编号:998215 上传时间:2018-03-24 格式:PDF 页数:9 大小:409.94KB
返回 下载 相关 举报
摘要
申请专利号:

CN200880101125.6

申请日:

2008.08.05

公开号:

CN101765829A

公开日:

2010.06.30

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):G06F 9/455申请日:20080805|||公开

IPC分类号:

G06F9/455; G06F9/445; G06F11/14; G06F3/06

主分类号:

G06F9/455

申请人:

国际商业机器公司

发明人:

B·克拉克; J·科罗纳多; B·彼得森

地址:

美国纽约

优先权:

2007.08.13 US 11/837,864

专利代理机构:

北京市中咨律师事务所 11247

代理人:

于静;杨晓光

PDF下载: PDF下载
内容摘要

通过建立从存储控制器到逻辑分区(LPAR)的逻辑路径来管理LPAR的初始程序加载(IPL)。当存储控制器从LPAR接收到IPL已经开始的通知时,在数据结构中存储LPAR的地址。在存储控制器启动包改变状态中断之后,将所存储的地址与中断所指向的所有LPAR列表中的地址进行比较。如果地址列表包括所存储的地址,就将所存储的地址从列表中移除。由此,将包改变状态中断仅仅传输到列表中的地址,留下LPAR来完成IPL而不会中断。在存储控制器从LPAR接收到IPL已经完成的通知之后,将LPAR的地址从数据结构中移除。

权利要求书

1.  一种存储控制器,包括:
第一数据结构,用于在从多个逻辑分区(LPAR)中第一LPAR接收到第一LPAR的初始程序加载(IPL)已经开始的第一通知时存储第一LPAR的地址;
第二数据结构,用于存储新启动的包改变状态中断所指向的所有LPAR的地址;
处理器;以及
用于存储处理器可执行的计算机可读代码的存储器,所述代码包括这样的指令,所述指令用于:
将所述第一数据结构中的地址与所述第二数据结构中的地址进行比较;
如果所述第二数据结构包括所述第一LPAR的地址,则将第一LPAR的地址从所述第二数据结构中移除;
将所述包改变状态中断仅仅传输到所述第二数据结构中剩余的地址;以及
在从第一LPAR接收到该第一LPAR的IPL已经完成的第二通知时,将所述第一LPAR的地址从所述第一数据结构中移除。

2.
  根据权利要求1的存储控制器,其中所述第一数据结构包括用于存储LPAR的全球网络节点号的存储器。

3.
  根据权利要求1或2的存储控制器,其中来自第一LPAR的所述第一和第二通知包括具有IPL指示符的单个命令,所述IPL指示符具有第一和第二状态。

4.
  根据权利要求3的存储控制器,其中所述单个命令包括定义的子系统操作命令。

5.
  根据权利要求1至4中任一个的存储控制器,其中来自第一LPAR的所述第一通知包括第一命令,来自第一LPAR的所述第二通知包括第二命令。

6.
  根据权利要求5的存储控制器,其中所述第一和第二命令的每一个包括定义的子系统操作命令。

7.
  一种可用于可编程计算机的计算机可读介质的计算机程序产品,所述计算机程序产品具有包含在其中的计算机可读代码,用于管理在主机中建立的逻辑分区(LPAR)的初始程序加载(IPL),所述计算机可读代码包括这样的指令,所述指令用于:
建立到LPAR的逻辑路径;
从所述LPAR接收LPAR的IPL已经开始的第一通知;
在表明激活的IPL处理的数据结构中存储LPAR的地址;
启动包改变状态中断;
将所存储的地址与所述包改变状态中断所指向的所有LPAR的列表中的地址进行比较;
如果地址列表中包含所存储的地址,则将所存储的地址从所述列表中移除;
将所述包改变状态中断仅仅传输到所述列表中的地址;
从所述LPAR接收LPAR的IPL已经完成的第二通知;以及
将所述LPAR的地址从所述数据结构中移除。

8.
  根据权利要求7的计算机程序产品,其中用于在数据结构中存储地址的指令包括用于在数据结构中存储LPAR的全球网络节点号的指令。

9.
  根据权利要求7或8的计算机程序产品,其中来自第一LPAR的所述第一和第二通知包括具有IPL指示符的单个命令,所述IPL指示符具有第一和第二状态。

10.
  根据权利要求9的计算机程序产品,其中所述单个命令包括定义的子系统操作命令。

11.
  根据权利要求7至10中任一个的计算机程序产品,其中来自第一LPAR的所述第一通知包括第一命令,来自第一LPAR的所述第二通知包括第二命令。

12.
  根据权利要求11的计算机程序产品,其中所述第一和第二命令的每一个包括定义的子系统操作命令。

13.
  一种存储控制器,包括:
接口,通过该接口与主机中的逻辑分区(LPAR)建立路径;
数据结构;
处理器;以及
用于存储处理器可执行的计算机可读代码的存储器,所述代码包括这样的指令,所述指令用于:
通过所述接口从所述LPAR接收LPAR的IPL已经开始的第一定义的子系统操作命令;
在表明激活的IPL处理的数据结构中存储LPAR的全球网络节点号(WWNN);
启动包改变状态中断;
将所存储的WWNN与所述包改变状态中断所指向的所有LPAR的列表中的WWNN进行比较;
如果WWNN列表中包含所存储的WWNN,则将所存储的WWNN从所述列表中移除;
将所述包改变状态中断仅仅传输到所述列表中的WWNN;
从所述LPAR接收LPAR的IPL已经完成的第二定义的子系统操作命令;以及
将所述LPAR的WWNN从所述数据结构中移除。

14.
  根据权利要求13的存储控制器,其中来自LPAR的第一和第二通知包括具有IPL指示符的单个命令,所述IPL指示符具有第一和第二状态。

15.
  根据权利要求13或14的存储控制器,其中来自LPAR的第一通知包括第一命令,来自LPAR的第二通知包括第二命令。

说明书

避免数据存储系统的逻辑分区中初始程序加载失败
技术领域
本发明总体上涉及数据存储系统,具体而言,涉及数据存储系统的逻辑分区中的初始程序加载操作。
背景技术
数据存储系统典型地包括一个或多个存储控制器,其耦合至一个或多个数据存储设备,诸如硬盘驱动器(HDD)。控制器接收来自一个或多个主机的读取和写入请求,处理这样的请求,以及作为响应,从存储设备读取所请求的数据或向其写入(记录)数据。较大的存储系统使得一个物理主机可以被划分为一个或多个逻辑分区(LPAR),这些逻辑分区如同独立的虚拟计算机一样操作。LPAR也可以在不同操作系统下运行,并可以执行不同的应用程序。在LPAR的初始程序加载(IPL)期间,在主机和存储控制器之间建立逻辑路径,使得两者能够相互通信。全球网络节点号(WWNN)用于实现通信设备之间的链接。
在一个LPAR的IPL期间,另一个LPAR可以使用从主机到存储控制器的“冻结(Freeze)”命令,决定改变点对点远程复制(PPRC)设备的状态,例如从“PPRC全双工”改变到“PPRC挂起”。
当执行“冻结”命令时,存储控制器针对PPRC关系中的所有设备,并向所有已知路径和路径组发送包改变或状态改变中断。该中断可能由正经历IPL的LPAR接收。如果发生这样的情况,LPAR会被迫中断IPL,应对包改变中断和相继的验证和查询命令。由于对于状态从“PPRC全双工”改变到“PPRC挂起”的每个设备,每个路径发送了一个包改变中断,大量数目的包改变和要求的命令处理会导致LPAR的IPL花费很长的时间来完成。在一些情况下,IPL会失败。
发明内容
本发明减小由于应对IPL期间接收到的包改变或状态改变中断而引起的对LPAR IPL的性能影响并减小IPL失败的风险。通过建立从存储控制器到逻辑分区(LPAR)的逻辑路径来管理LPAR的初始程序加载(IPL)。当存储控制器从LPAR接收到IPL已经开始的通知,在数据结构中存储LPAR的地址。接下来,在存储控制器启动包改变状态中断之后,将所存储的地址与包改变状态中断所指向的所有LPAR列表中的地址进行比较。如果地址列表包括所存储的地址,就将所存储的地址从列表中移除。由此,包改变状态中断仅仅传输到列表中的地址,留下LPAR来完成IPL而不会中断。在存储控制器从LPAR接收到IPL已经完成的通知之后,将LPAR的地址从数据结构中移除。
本发明提供一种存储控制器,包括第一数据结构和第二数据结构,所述第一数据结构用于在从第一LPAR接收到第一LPAR的IPL已经开始的第一通知时存储多个LPAR中第一LPAR的地址,所述第二数据结构用于存储新启动的包改变状态中断所指向的所有LPAR的地址。所述存储控制器还包括处理器和存储器,所述存储器用于存储处理器可执行的计算机可读代码。所述代码包括这样的指令,该指令用于将所述第一数据结构中的地址与第二数据结构中的地址进行比较,如果所述第二数据结构包括所述第一LPAR的地址,则将第一LPAR的地址从所述第二数据结构中移除,将所述包改变状态中断仅仅传输到所述第二数据结构中剩余的地址,在从第一LPAR接收到该第一LPAR的IPL已经完成的第二通知时,将所述第一LPAR的地址从所述第一数据结构中移除。
附图说明
图1是本发明在其中执行的数据处理系统的框图;
图2是本发明的方法的一个方面的流程图;以及
图3,4,5是本发明的方法的其他方面的流程图。
具体实施方式
图1是本发明在其中执行的数据处理系统100的框图。系统100包括一个或多个主机,共同地由主机110表示,一个或多个存储控制器,共同地由存储控制器120表示,以及一个或多个存储设备,共同地由存储设备140表示。存储设备140可以是任何类型的存储设备,例如硬盘驱动器,或者这样的设备的组合。主机110包括存储器112和处理器114,存储器112用于存储包含程序指令的计算机可读代码,处理器114执行存储器112中存储的指令。主机110可以创建多个逻辑分区(LPAR),其中的两个在图1中被示为116a和116b。每个LPAR 116a,116b分别能够运行一个或多个应用118a,118b。
存储控制器120包括存储器122和处理器124,存储器122用于存储包含程序指令的计算机可读代码,处理器124执行存储器122中存储的指令。存储控制器还包括由主机适配器126表示的主机适配器或接口,通过其进行与主机110的通信,以及由设备适配器128表示的设备适配器或接口,通过其进行与存储设备140的通信。存储控制器120还包括两个数据结构130,132。数据结构130,132中的一个或两者可以存储在存储器122中或可以存储在其他存储器中。
现在将参照图2-5的流程图描述本发明的方法。该方法可以由处理器114,124通过存储器设备112,122中存储的程序指令来执行,可以由硬件,诸如主机110和存储控制器120中的ASIC来执行,或者通过任何组合来执行。LPAR 116a开始初始程序加载(步骤200)并建立与存储控制器120的通信路径(步骤202)。接着LPAR 116a向存储控制器120传输命令(步骤204)通知存储控制器120IPL正在进行。该命令可以是单个命令,具有两个状态,例如具有“设置”和“重置”状态的IPL指示符。替代地,该命令可以是两个独立命令之一,第二个具有如下所述的“IPL完成”指示符。不管是单个命令还是两个命令之一,该命令可以是极端异常条件下准许的新次序的现已定义的系统操作(DSO)命令的一部分或新的z/O命令,例如“保留(Reserve)”,“长期忙碌(Long Busy)”等等。
现在转到图3(步骤206),存储控制器120从LPAR 116a接收到命令,并将LPAR 116a的地址或其他身份特征存储在数据结构130中(步骤302)。优选地,数据结构130足够大来存储正经历IPL的多于一个LPAR的地址。还优选地,LPAR的地址包括LPAR 116a的全球网络节点号(WWNN)。相比而言,世界端口号(WWPN)仅识别主机适配器端口,这不足以特定于本发明。数据结构130可以是寄存器,存储器122中的位置,查找表,或与存储控制器120相关联的、能够存储LPAR 116a的身份特征的任何其他结构。
当存储控制器120启动包改变状态中断(图4,步骤404)时,它在PPRC关系中并向所有已知路径和路径组产生所有设备的地址列表,诸如WWNN列表(步骤406)。该列表可以存储在第二数据结构132中。与第一数据结构130一样,第二数据结构132可以是寄存器,存储器122中的位置,查找表,或与存储控制器120相关联的、能够存储包改变状态中断的接收方的地址的任何其他结构。取代于接着对地址进行排队,存储控制器120首先比较第一数据结构中识别正经历IPL的LPAR的任何地址(步骤408)。如果在数据结构列表132中找到LPAR 116a的地址,将该地址从列表中移除(步骤410)。接下来,或者如果在列表132中没有找到LPAR116a的地址,存储控制器120将132列表中剩余的地址排队,并将包改变状态中断仅仅传输到那些地址(步骤412)。由此,LPAR 116a和正经历IPL的任何其他LPAR将不必应对这样的中断。
当LPAR 116a的IPL完成时(步骤208,图2),LPAR 116a向存储控制器发送命令(步骤210)指示出IPL已完成。移至图5(步骤212),存储控制器120接收该命令(步骤514)。如上所述,该命令是原始命令的第二状态,或者是单独的命令。当存储控制器120已经从LPAR 16a接收到第二命令时,它将LPAR 116a的地址从第一数据结构130中移除(步骤516),允许LPAR 116a接收接下来的包改变状态中断。
重要的是要注意,尽管在全功能的数据处理系统的背景下描述了本发明,但是本领域技术人员将认识到,本发明的方法能够以指令的计算机可读介质的形式和各种形式分布,本发明的适用无关于实际用于执行该分布的特定类型的信号承载介质。计算机可读介质的例子包括可读类型的介质,例如软盘、硬盘驱动器、RAM和CD-ROM,以及传输类型的介质,例如数字和模拟通信链路。
对本发明的描述出于示例和说明的目的而呈现,但并不意图将本发明限制为公开的形式。许多修改和变体对于本领域技术人员将是显而易见的。选择并描述了实施例用以最好地解释本发明的原理、实际应用,并使得本领域技术人员能够理解本发明,因为具有各种修改的各种实施例可以适于考虑到的具体使用。并且,尽管以上关于方法和系统进行了描述,但是利用这样的计算机程序产品或方法也可以满足本领域中的需要,该计算机程序产品包括用于管理在主机中建立的逻辑分区(LPAR)的初始程序加载(IPL)的指令,该方法用于部署计算架构,包括将计算机可读代码集成到计算系统中用于管理在主机中建立的逻辑分区(LPAR)的初始程序加载(IPL)。

避免数据存储系统的逻辑分区中初始程序加载失败.pdf_第1页
第1页 / 共9页
避免数据存储系统的逻辑分区中初始程序加载失败.pdf_第2页
第2页 / 共9页
避免数据存储系统的逻辑分区中初始程序加载失败.pdf_第3页
第3页 / 共9页
点击查看更多>>
资源描述

《避免数据存储系统的逻辑分区中初始程序加载失败.pdf》由会员分享,可在线阅读,更多相关《避免数据存储系统的逻辑分区中初始程序加载失败.pdf(9页珍藏版)》请在专利查询网上搜索。

通过建立从存储控制器到逻辑分区(LPAR)的逻辑路径来管理LPAR的初始程序加载(IPL)。当存储控制器从LPAR接收到IPL已经开始的通知时,在数据结构中存储LPAR的地址。在存储控制器启动包改变状态中断之后,将所存储的地址与中断所指向的所有LPAR列表中的地址进行比较。如果地址列表包括所存储的地址,就将所存储的地址从列表中移除。由此,将包改变状态中断仅仅传输到列表中的地址,留下LPAR来完成I。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 计算;推算;计数


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1