薄膜晶体管液晶显示器的驱动装置.pdf

上传人:62****3 文档编号:970913 上传时间:2018-03-22 格式:PDF 页数:18 大小:1.12MB
返回 下载 相关 举报
摘要
申请专利号:

CN200810056896.X

申请日:

2008.01.25

公开号:

CN101493617A

公开日:

2009.07.29

当前法律状态:

授权

有效性:

有权

法律详情:

专利权的转移IPC(主分类):G02F 1/1362变更事项:专利权人变更前权利人:北京京东方光电科技有限公司变更后权利人:京东方科技集团股份有限公司变更事项:地址变更前权利人:100176 北京市经济技术开发区西环中路8号变更后权利人:100015 北京市朝阳区酒仙桥路10号变更事项:专利权人变更后权利人:北京京东方光电科技有限公司登记生效日:20141212|||授权|||实质审查的生效|||公开

IPC分类号:

G02F1/1362

主分类号:

G02F1/1362

申请人:

北京京东方光电科技有限公司

发明人:

高文宝; 殷新社; 肖向春

地址:

100176北京市经济技术开发区西环中路8号

优先权:

专利代理机构:

北京同立钧成知识产权代理有限公司

代理人:

刘 芳

PDF下载: PDF下载
内容摘要

本发明涉及一种薄膜晶体管液晶显示器的驱动装置,采用栅极信号线与公共电极信号线之间通过TFT形成的三极管连接,即在一帧信号扫描驱动过程中在下一行打开之前插入了高压信号,也就相当于在常白模式下插入黑画面;在一行像素工作时,下一行通过上一行TFT形成的三极管作用对下一行进行黑画面数据的强制插入,该薄膜晶体管液晶显示器的驱动装置通过在TFTLCD像素下一行打开之前,先行强制性地施加高压,以达到插入黑画面的目的,从而有效降低运动图像拖尾现象。

权利要求书

1、  一种薄膜晶体管液晶显示器的驱动装置,其特征在于包括:
外部公共电极信号线,用于提供恒定电压;
数个像素公共电极信号线,用于保持恒定电压;
数个栅极信号线,用于提供栅极信号;
数个数据信号线,与所述数个栅极信号线相交叉排布,用于提供数据信号;
数个像素电极,每个像素电极位于相邻的栅极信号线与相邻的数据信号线之间,与薄膜晶体管的漏极相连接,所述像素电极与所述像素公共电极信号线相重叠形成存储电容;
数个第一薄膜晶体管,所述第一薄膜晶体管的栅极和源极与上一行的栅极信号线的第一端连接,漏极与像素公共电极信号线的第一端连接;
数个第二薄膜晶体管,所述第二薄膜晶体管的栅极与栅极信号线的第一端连接,源极与外部公共电极信号线连接,漏极与像素公共电极信号线的第一端连接。

2、
  根据权利要求1所述的薄膜晶体管液晶显示器的驱动装置,其特征在于还包括:数个第三薄膜晶体管,所述第三薄膜晶体管的栅极与栅极信号线的第二端连接,源极与外部公共电极信号线连接,漏极与像素公共电极信号线的第二端连接。

3、
  根据权利要求1或2所述的薄膜晶体管液晶显示器的驱动装置,其特征在于还包括:数个第四薄膜晶体管,所述第四薄膜晶体管的栅极和源极与上一行的栅极信号线的第二端连接,漏极与像素公共电极信号线的第二端连接。

4、
  一种薄膜晶体管液晶显示器的驱动装置,其特征在于包括:
外部公共电极信号线,用于提供恒定电压;
数个像素公共电极信号线,用于保持恒定电压;
数个栅极信号线,用于提供栅极信号;
数个数据信号线,与所述数个栅极信号线相交叉排布,用于提供数据信号;
数个像素电极,每个像素电极位于相邻的栅极信号线与相邻的数据信号线之间,与薄膜晶体管的漏极相连接,所述像素电极与所述像素公共电极信号线相重叠形成存储电容;
数个第一薄膜晶体管,所述第一薄膜晶体管的栅极和源极与上一行的栅极信号线的第一端连接,漏极与像素公共电极信号线的第一端连接;
数个第三薄膜晶体管,所述第三薄膜晶体管的栅极与栅极信号线的第二端连接,源极与外部公共电极信号线连接,漏极与像素公共电极信号线的第二端连接。

5、
  一种薄膜晶体管液晶显示器的驱动装置,其特征在于包括:
外部公共电极信号线,用于提供恒定电压;
数个像素公共电极信号线,用于保持恒定电压;
数个栅极信号线,用于提供栅极信号;
数个数据信号线,与所述数个栅极信号线相交叉排布,用于提供数据信号;
数个像素电极,每个像素电极位于相邻的栅极信号线与相邻的数据信号线之间,与薄膜晶体管的漏极相连接,所述像素电极与所述像素公共电极信号线相重叠形成存储电容;
数个第二薄膜晶体管,所述第二薄膜晶体管的栅极与栅极信号线的第一端连接,源极与外部公共电极信号线连接,漏极与像素公共电极信号线的第一端连接;
数个第四薄膜晶体管,所述第四薄膜晶体管的栅极和源极与上一行的栅极信号线的第二端连接,漏极与像素公共电极信号线的第二端连接。

说明书

薄膜晶体管液晶显示器的驱动装置
技术领域
本发明涉及一种薄膜晶体管液晶显示器的驱动装置,尤其是涉及一种栅极信号线与公共电极信号线之间通过TFT形成三极管连接的薄膜晶体管液晶显示器的驱动装置。
背景技术
目前的薄膜晶体管液晶显示器(Thin Film transistor liquid crystaldisplay,简称TFT LCD)的驱动装置,通常采用常白模式设计,即在像素电极施加电压时产生黑画面,而在没有施加电压时保持光透过的设计。图8为现有技术TFT LCD驱动等效图,如图8所示,当单个单元像素的栅极打开时,数据信号通过薄膜晶体管(Thin Film Transistor,简称TFT)沟道传到像素电极上,进而此像素电压控制液晶盒内的液晶分子偏转,达到控制光的目的,此时在一帧扫描时间内依靠像素电极与像素公共电极信号线形成的存储电容(Cst)保持这一像素电压,也就是通过在像素公共电极信号线上形成存储电容的方式(Cst on Common)保持这一电压。在TFT LCD驱动过程中,栅极顺序打开的同时,数据信号引入到像素内部,即当第n行栅极施加高压信号(Vgh),像素打开的时候,其他各行像素栅极均施加低压信号(Vg1),以保持TFT关断,维持像素上已经通过Cst存储的电压值。
图9为现有技术TFT LCD设计Cst on Common设计等效图,现有技术的Cst on common的设计方式,像素公共电极信号线4直接与屏周边的外部公共电极信号线3相连,因此在工作状态下,无论此像素打开与否,Cst的电极引线均施加与公共电极相同的电压。在像素电极5充电后,像素上电压(数据)一直保持到下一帧对该像素重新充电时为止,该像素点一直保持着画面数据,当下一帧画面改变时,画面数据在原来的画面基础上刷新,即在第n行驱动之后,第n+1行像素要打开之前,由于第n+1行像素没有及时清除原有的显示信息,造成视觉残留,形成运动图像的拖尾现象。
因此现有的薄膜晶体管液晶显示器的驱动装置的显示效果是在已有灰度的基础上修改画面,会造成视觉残留,形成运动模糊的现象,这一现象也会造成响应速度变慢的感觉,影响了画面的品质。
发明内容
本发明的目的是针对现有的薄膜晶体管液晶显示器的驱动装置的缺陷,提供一种薄膜晶体管液晶显示器的驱动装置,可以有效降低运动画面的视觉残留产生的运动图像模糊的现象。
为实现上述目的,本发明提供了一种薄膜晶体管液晶显示器的驱动装置,包括:外部公共电极信号线,用于提供恒定电压;数个像素公共电极信号线,用于保持恒定电压;数个栅极信号线,用于提供栅极信号;数个数据信号线,与所述数个栅极信号线相交叉排布,用于提供数据信号;数个像素电极,每个像素电极位于相邻的栅极信号线与相邻的数据信号线之间,与薄膜晶体管的漏极相连接,所述像素电极与所述像素公共电极信号线相重叠形成存储电容;数个第一薄膜晶体管,所述第一薄膜晶体管的栅极和源极与上一行的栅极信号线的第一端连接,漏极与像素公共电极信号线的第一端连接;数个第二薄膜晶体管,所述第二薄膜晶体管的栅极与栅极信号线的第一端连接,源极与外部公共电极信号线连接,漏极与像素公共电极信号线的第一端连接。
上述的薄膜晶体管液晶显示器的驱动装置,还包括:数个第三薄膜晶体管,所述第三薄膜晶体管的栅极与栅极信号线的第二端连接,源极与外部公共电极信号线连接,漏极与像素公共电极信号线的第二端连接。
还包括:数个第四薄膜晶体管,所述第四薄膜晶体管的栅极和源极与上一行的栅极信号线的第二端连接,漏极与像素公共电极信号线的第二端连接。
一种薄膜晶体管液晶显示器的驱动装置,包括:外部公共电极信号线,用于提供恒定电压;数个像素公共电极信号线,用于保持恒定电压;数个栅极信号线,用于提供栅极信号;数个数据信号线,与所述数个栅极信号线相交叉排布,用于提供数据信号;数个像素电极,每个像素电极位于相邻的栅极信号线与相邻的数据信号线之间,与薄膜晶体管的漏极相连接,所述像素电极与所述像素公共电极信号线相重叠形成存储电容;数个第一薄膜晶体管,所述第一薄膜晶体管的栅极和源极与上一行的栅极信号线的第一端连接,漏极与像素公共电极信号线的第一端连接;数个第三薄膜晶体管,所述第三薄膜晶体管的栅极与栅极信号线的第二端连接,源极与外部公共电极信号线连接,漏极与像素公共电极信号线的第二端连接。
一种薄膜晶体管液晶显示器的驱动装置,包括:外部公共电极信号线,用于提供恒定电压;数个像素公共电极信号线,用于保持恒定电压;数个栅极信号线,用于提供栅极信号;数个数据信号线,与所述数个栅极信号线相交叉排布,用于提供数据信号;数个像素电极,每个像素电极位于相邻的栅极信号线与相邻的数据信号线之间,与薄膜晶体管的漏极相连接,所述像素电极与所述像素公共电极信号线相重叠形成存储电容;数个第二薄膜晶体管,所述第二薄膜晶体管的栅极与栅极信号线的第一端连接,源极与外部公共电极信号线连接,漏极与像素公共电极信号线的第一端连接;数个第四薄膜晶体管,所述第四薄膜晶体管的栅极和源极与上一行的栅极信号线的第二端连接,漏极与像素公共电极信号线的第二端连接。
本发明采用栅极信号线与公共电极信号线之间通过TFT形成三极管连接,即在一帧信号扫描驱动过程中在下一行打开之前插入了高压信号,也就相当于在常白模式下插入黑画面;在一行像素工作时,下一行未开启之前,通过上一行TFT形成的三极管作用对下一行进行黑画面数据的强制插入;在一行像素工作时,下一行通过上一行TFT形成的三极管作用对下一行进行黑画面数据的强制插入以后,当此下一行工作时,通过外部公共电极信号线与像素公共电极信号线之间的TFT形成的三极管连接后,仍然能够正常充电工作。
本发明通过在TFT LCD像素下一行打开之前,先行强制性地施加高压,以达到插入黑画面的目的,从而有效降低运动图像拖尾现象。
附图说明
图1为本发明薄膜晶体管液晶显示器的驱动装置第一实施例的驱动等效图;
图2为本发明薄膜晶体管液晶显示器的驱动装置第二实施例的驱动等效图;
图3为本发明薄膜晶体管液晶显示器的驱动装置第三实施例的驱动等效图;
图4为本发明薄膜晶体管液晶显示器的驱动装置第四实施例的驱动等效图;
图5为本发明薄膜晶体管液晶显示器的驱动装置第五实施例的驱动等效图;
图6为本发明薄膜晶体管液晶显示器的驱动装置第六实施例的驱动等效图;
图7为本发明薄膜晶体管液晶显示器的驱动装置第七实施例的驱动等效图;
图8为现有技术TFT LCD驱动等效图;
图9为现有技术TFT LCD设计Cst on Common设计等效图。
附图标记说明:
1-栅极信号线            2-数据信号线      3-外部公共电极信号线
4-像素公共电极信号线    5-像素电极        11-第一薄膜晶体管
12-第二薄膜晶体管       13-第三薄膜晶体管 14-第四薄膜晶体管
具体实施方式
下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。
在下述实施例中,所指第一端为靠近栅极驱动器的一端,第二端为远离栅极驱动器的一端。
实施例一
图1为本发明薄膜晶体管液晶显示器的驱动装置实施例一的驱动等效图,如图1所示,该薄膜晶体管液晶显示器的驱动装置包括外部公共电极线号线3,用于提供恒定电压;数个像素公共电极信号线4,用于保持恒定电压;数个栅极信号线1,用于提供栅极信号;数个数据信号线2,与数个栅极信号线相交叉排布,用于提供数据信号;数个像素电极5,每个像素电极5位于相邻的栅极信号线1与相邻的数据信号线2之间,与薄膜晶体管的漏极相连接,像素电极5与像素公共电极信号线4相重叠形成存储电容;数个第一薄膜晶体管11,每个第一薄膜晶体管11的栅极和源极与上一行的栅极信号线1第一端连接,漏极与像素公共电极信号线4第一端连接;数个第二薄膜晶体管12,每个第二薄膜晶体管12的栅极与栅极信号线1第一端连接,源极与外部公共电极信号线3连接,漏极与像素公共电极信号线4第一端连接。
以第n-1,n,n+1行为例进行说明,当第n行开启,也就是栅极信号线1施加高压信号(Vgh)时,第n行的像素电极5引入数据信号线2传来的数据信号,由于其他各行均处于低电压信号(Vgl)控制,因此第n行的第一薄膜晶体管11截止,而第二薄膜晶体管12工作,因此第n行的存储电容(Cst)的像素公共电极信号线4仍然通过第二薄膜晶体管12由外部公共电极3施加公共电压,第n行可以进行正常的充电过程,第n行像素工作,此时,第n+1行的第一薄膜晶体管11工作导通,即第n+1行存储电容(Cst)的像素公共电极信号线4同样被施加高压信号(Vgh),也就是说当第n行工作时,在第n+1行要打开之前,预先由第n行(上一行)对第n+1行(下一行)的存储电容(Cst)的像素公共电极信号线4施加了高压,因此在第n+1行的像素工作之前会形成黑画面,由此可以降低运动模糊现象。
通过本发明的逐行插黑数据的驱动方式来驱动LCD显示模块,可以在一行像素画面刷新之前,先进行画面“清零”,也就是从灰色图像到黑色图像复位,这样能消除原有画面对将要显示画面的视觉残留引起的拖尾现象。
实施例二
图2为本发明薄膜晶体管液晶显示器的驱动装置实施例二的驱动等效图,如图2所示,区别于实施例一,进一步地,本发明的薄膜晶体管液晶显示器的驱动装置还包括:数个第三薄膜晶体管13,每个第三薄膜晶体管13的栅极与栅极信号线1第二端连接,源极与外部公共电极信号线3连接,漏极与像素公共电极信号线4第二端连接。
以第n-1,n,n+1行为例进行说明,当第n行开启,也就是栅极信号线1施加高压信号(Vgh)时,第n行的像素电极5引入数据信号线2传来的数据信号,由于其他各行均处于低电压信号(Vgl)控制,因此第n行的第一薄膜晶体管11截止,而第二薄膜晶体管12和第三薄膜晶体管13工作,因此第n行的存储电容(Cst)的像素公共电极信号线4通过第二薄膜晶体管12、第三薄膜晶体管13由外部公共电极3施加公共电压,第n行可以进行正常的充电过程,第n行像素工作,此时,第n+1行的第一薄膜晶体管11工作导通,即第n+1行存储电容(Cst)的像素公共电极信号线4同样被施加高压信号(Vgh),也就是说当第n行工作时,在第n+1行要打开之前,预先由第n行(上一行)对第n+1行(下一行)的存储电容(Cst)的像素公共电极信号线4施加了高压,因此在第n+1行的像素工作之前会形成黑画面,由此可以降低运动模糊现象。
本发明的逐行插黑数据的驱动方式来驱动LCD显示模块,可以在一行像素画面刷新之前,先进行画面“清零”,也就是从灰色图像到黑色图像复位,这样能消除原有画面对将要显示画面的视觉残留引起的拖尾现象。
实施例三
图3为本发明薄膜晶体管液晶显示器的驱动装置实施例三的驱动等效图,如图3所示,区别于实施例一,进一步地,本发明的薄膜晶体管液晶显示器的驱动装置还包括:数个第四薄膜晶体管14,每个第四薄膜晶体管14的栅极和源极与上一行的栅极信号线1第二端连接,漏极与像素公共电极信号线4第二端连接。
以第n-1,n,n+1行为例进行说明,当第n行开启,也就是栅极信号线1施加高压信号(Vgh)时,第n行的像素电极5引入数据信号线2传来的数据信号,由于其他各行均处于低电压信号(Vgl)控制,因此第n行的第一薄膜晶体管11和第四薄膜晶体管14截止,而第二薄膜晶体管12工作,因此第n行的存储电容(Cst)的像素公共电极信号线4通过第二薄膜晶体管12由外部公共电极3施加公共电压,第n行可以进行正常的充电过程,第n行像素工作,此时,第n+1行的第一薄膜晶体管11和第四薄膜晶体管14工作导通,即第n+1行存储电容(Cst)的像素公共电极信号线4同样被施加高压信号(Vgh),也就是说当第n行工作时,在第n+1行要打开之前,预先由第n行(上一行)对第n+1行(下一行)的存储电容(Cst)的像素公共电极信号线4施加了高压,因此在第n+1行的像素工作之前会形成黑画面,由此可以降低运动模糊现象。
本发明的逐行插黑数据的驱动方式来驱动LCD显示模块,可以在一行像素画面刷新之前,先进行画面“清零”,也就是从灰色图像到黑色图像复位,这样能消除原有画面对将要显示画面的视觉残留引起的拖尾现象。
实施例四
图4为本发明薄膜晶体管液晶显示器的驱动装置实施例四的驱动等效图,如图4所示,区别于实施例一,进一步地,本发明的薄膜晶体管液晶显示器的驱动装置还包括:数个第三薄膜晶体管13,每个第三薄膜晶体管13的栅极与栅极信号线1第二端连接,源极与外部公共电极信号线3连接,漏极与像素公共电极信号线4第二端连接;数个第四薄膜晶体管14,每个第四薄膜晶体管14的栅极和源极与上一行的栅极信号线1第二端连接,漏极与像素公共电极信号线4第二端连接。
以第n-1,n,n+1行为例进行说明,当第n行开启,也就是栅极信号线1施加高压信号(Vgh)时,第n行的像素电极5引入数据信号线2传来的数据信号,由于其他各行均处于低电压信号(Vgl)控制,因此第n行的第一薄膜晶体管11和第四薄膜晶体管14截止,而第二薄膜晶体管12和第三薄膜晶体管13工作,因此第n行的存储电容(Cst)的像素公共电极信号线4仍然通过第二薄膜晶体管12、第三薄膜晶体管13由外部公共电极3施加公共电压,第n行可以进行正常的充电过程,第n行像素工作,此时,第n+1行的第一薄膜晶体管11和第四薄膜晶体管14工作导通,即第n+1行存储电容(Cst)的像素公共电极信号线4同样被施加高压信号(Vgh),也就是说当第n行工作时,在第n+1行要打开之前,预先由第n行(上一行)对第n+1行(下一行)的存储电容(Cst)的像素公共电极信号线4施加了高压,因此在第n+1行的像素工作之前会形成黑画面,由此可以降低运动模糊现象。
过本发明的逐行插黑数据的驱动方式来驱动LCD显示模块,可以在一行像素画面刷新之前,先进行画面“清零”,也就是从灰色图像到黑色图像复位,这样能消除原有画面对将要显示画面的视觉残留引起的拖尾现象。
实施例五
图5为本发明薄膜晶体管液晶显示器的驱动装置实施例五的驱动等效图,如图5所示,该薄膜晶体管液晶显示器的驱动装置包括外部公共电极线号线3,用于提供恒定电压;数个像素公共电极信号线4,用于保持恒定电压;数个栅极信号线1,用于提供栅极信号;数个数据信号线2,与数个栅极信号线相交叉排布,用于提供数据信号;数个像素电极5,每个像素电极5位于相邻的栅极信号线1与相邻的数据信号线2之间,与薄膜晶体管的漏极相连接,像素电极5与像素公共电极信号线4相重叠形成存储电容;数个第一薄膜晶体管11,每个第一薄膜晶体管11的栅极和源极与上一行的栅极信号线1第一端连接,漏极与像素公共电极信号线4第一端连接;数个第三薄膜晶体管13,每个第三薄膜晶体管13的栅极与栅极信号线1第二端连接,源极与外部公共电极信号线3连接,漏极与像素公共电极信号线4第二端连接。
以第n-1,n,n+1行为例进行说明,当第n行开启,第n行的第一薄膜晶体管11截止,而第三薄膜晶体管13工作,因此第n行的存储电容(Cst)的像素公共电极信号线4通过第三薄膜晶体管13由外部公共电极3施加公共电压,第n行可以进行正常的充电过程,第n行像素工作,此时,第n+1行的第一薄膜晶体管11工作导通,即第n+1行存储电容(Cst)的像素公共电极信号线4同样被施加高压信号(Vgh),也就是说当第n行工作时,在第n+1行要打开之前,预先由第n行(上一行)对第n+1行(下一行)的存储电容(Cst)的像素公共电极信号线4施加了高压,因此在第n+1行的像素工作之前会形成黑画面,由此可以降低运动模糊现象。
实施例六
图6为本发明薄膜晶体管液晶显示器的驱动装置实施例六的驱动等效图,如图6所示,该薄膜晶体管液晶显示器的驱动装置包括外部公共电极线号线3,用于提供恒定电压;数个像素公共电极信号线4,用于保持恒定电压;数个栅极信号线1,用于提供栅极信号;数个数据信号线2,与数个栅极信号线相交叉排布,用于提供数据信号;数个像素电极5,每个像素电极5位于相邻的栅极信号线1与相邻的数据信号线2之间,与薄膜晶体管的漏极相连接,像素电极5与像素公共电极信号线4相重叠形成存储电容;数个第二薄膜晶体管12,每个第二薄膜晶体管12的栅极与栅极信号线1第一端连接,源极与外部公共电极信号线3连接,漏极与像素公共电极信号线4第一端连接;数个第四薄膜晶体管14,每个第四薄膜晶体管14的栅极和源极与上一行的栅极信号线1第二端连接,漏极与像素公共电极信号线4第二端连接。
以第n-1,n,n+1行为例进行说明,当第n行开启,第n行的第四薄膜晶体管14截止,而第二薄膜晶体管12工作,因此第n行的存储电容(Cst)的像素公共电极信号线4通过第二薄膜晶体管12由外部公共电极3施加公共电压,第n行可以进行正常的充电过程,第n行像素工作,此时,第n+1行的第四薄膜晶体管14工作导通,即第n+1行存储电容(Cst)的像素公共电极信号线4同样被施加高压信号(Vgh),也就是说当第n行工作时,在第n+1行要打开之前,预先由第n行(上一行)对第n+1行(下一行)的存储电容(Cst)的像素公共电极信号线4施加了高压,因此在第n+1行的像素工作之前会形成黑画面,由此可以降低运动模糊现象。
实施例七
图7为本发明薄膜晶体管液晶显示器的驱动装置实施例七的驱动等效图,如图7所示,区别于实施例四,本实施例只采用第三薄膜晶体管13和第四薄膜晶体管14,而不采用第一薄膜晶体管11和第二薄膜晶体管12,同样可以实现在一行像素画面刷新之前,先进行画面“清零”,也就是从灰色图像到黑色图像复位,消除原有画面对将要显示画面的视觉残留引起的拖尾现象。但是由于第三薄膜晶体管13和第四薄膜晶体管14远离栅极驱动器,像素公共电极信号线4引线由于布线距离的增加会造成信号延迟,因此,本实施例的技术方案虽然可以工作,但是可能造成画面闪烁的现象。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

薄膜晶体管液晶显示器的驱动装置.pdf_第1页
第1页 / 共18页
薄膜晶体管液晶显示器的驱动装置.pdf_第2页
第2页 / 共18页
薄膜晶体管液晶显示器的驱动装置.pdf_第3页
第3页 / 共18页
点击查看更多>>
资源描述

《薄膜晶体管液晶显示器的驱动装置.pdf》由会员分享,可在线阅读,更多相关《薄膜晶体管液晶显示器的驱动装置.pdf(18页珍藏版)》请在专利查询网上搜索。

本发明涉及一种薄膜晶体管液晶显示器的驱动装置,采用栅极信号线与公共电极信号线之间通过TFT形成的三极管连接,即在一帧信号扫描驱动过程中在下一行打开之前插入了高压信号,也就相当于在常白模式下插入黑画面;在一行像素工作时,下一行通过上一行TFT形成的三极管作用对下一行进行黑画面数据的强制插入,该薄膜晶体管液晶显示器的驱动装置通过在TFTLCD像素下一行打开之前,先行强制性地施加高压,以达到插入黑画面的。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 光学


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1