一种减小SDRAM产生辐射的方法.pdf

上传人:r7 文档编号:852308 上传时间:2018-03-15 格式:PDF 页数:6 大小:226.54KB
返回 下载 相关 举报
摘要
申请专利号:

CN200910110471.7

申请日:

2009.11.03

公开号:

CN101727970A

公开日:

2010.06.09

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||著录事项变更IPC(主分类):G11C 11/409变更事项:申请人变更前:深圳市共进电子有限公司变更后:深圳市共进电子股份有限公司变更事项:地址变更前:518052 广东省深圳市南山区南海大道新能源大厦二楼变更后:518000 广东省深圳市南山区蛇口南海大道1019号百盈医疗器械园二楼|||实质审查的生效IPC(主分类):G11C 11/409申请日:20091103|||公开

IPC分类号:

G11C11/409

主分类号:

G11C11/409

申请人:

深圳市共进电子有限公司

发明人:

黄德斌; 王志波; 邓永坚; 郭小东

地址:

518052 广东省深圳市南山区南海大道新能源大厦二楼

优先权:

专利代理机构:

深圳市智科友专利商标事务所 44241

代理人:

曲家彬

PDF下载: PDF下载
内容摘要

一种减小SDRAM产生辐射的方法,解决减小SDRAM与其它处理器芯片连接布线所产生辐射的技术问题,采用的技术方案是,以上方法是将SDRAM与处理器芯片之间的时钟信号引脚、控制信号引脚、地址信号引脚进行配套连接,以及SDRAM与处理器芯片之间的数据信号引脚借助分布在至少两层的金属线和过线孔进行连接,上述的布线方法是将SDRAM与处理器芯片之间的数据信号引脚根据引脚对应的物理位置、借助同一布线层的平行金属线对应连接,再借助翻译管理软件对数据的引脚编码顺序进行翻译处理,保证数据存、读的正确性。本发明的优点是保证数据信号线在同一布线层内平行分布,减少过线孔的数量,保证了地平面的完整性,同时有效地减少了SDRAM的辐射现象,成本低廉。

权利要求书

1: 一种减小SDRAM产生辐射的方法,以上方法是将SDRAM与处理器芯片(U)之间的时钟信号引脚、控制信号引脚、地址信号引脚进行配套连接,以及SDRAM与处理器芯片(U)之间的数据信号引脚借助分布在至少两层的金属线和过线孔(via)进行连接,其特征在于:所述的方法具体步骤是: 首先将SDRAM与处理器芯片(U)之间的数据信号引脚根据引脚对应的物理位置、借助同一布线层内的平行金属线对应连接; 其次借助处理器芯片(U)中存储的引脚编码顺序翻译软件,在向SDRAM中存或读数据时,对数据的引脚编码顺序进行翻译处理,保证数据存、读的正确性。
2: 根据权利要求1所述的一种减小SDRAM产生辐射的方法,其特征在于:所述的SDRAM与处理器芯片(U)之间的时钟信号引脚对齐,保证时钟信号引脚之间直线连接。
3: 根据权利要求1所述的一种减小SDRAM产生辐射的方法,其特征在于:所述的处理器芯片(U)是DSP处理芯片。

说明书


一种减小SDRAM产生辐射的方法

    【技术领域】

    本发明属于电子技术以及电路板的布线技术领域,涉及到一种改良的布线方法,特别是可以减小同步动态随机存取存储器SDRAM产生辐射的布线方法。

    背景技术

    随着电子科学技术的发展,和电子设备的广泛使用,电磁兼容设计变得越来越重要。其中广泛使用的同步动态随机存取存储器SDRAM在与其它芯片进行连接布线时,由于集成程度越来越高,运行速度越来越快,在电路板设计时的布线越来越密,在器件之间没有很好的镜像电流回路所以比较容易产生辐射。产生辐射后不仅影响本设备的可靠运行,也会影响周边电子设备的正常运行甚至功能失效,产品无法满足电磁兼容性标准的要求。

    在实际操作中往往受到元器件体积、元器件线序的排列、走线空间等因素的限制而无法实现满足辐射指标要求的布线。由于同步动态随机存取存储器SDRAM和其它处理器芯片的线序不一致,在布线时必然存在布线的交叉连接,不可避免地需要使用过线孔,参看图1,而过线孔是需要空间的,不仅影响元件间的排列间距,同时它也会产生寄生电感、破坏地层的完整性。在本领域技术工作中,电路原理图的设计通常由一个人或团队来完成,而电路板的布线又是由另外一个人或团队来完成,由于分工不同所以专业知识面也不同,而且分属不同的部门,往往缺少沟通,不能有效的进行讨论减少辐射的改进方案。

    现有技术在没有成本控制压力的前提下,考虑本问题时一般都采取规避方式,即通过增加电路板的布线层来避免密集的布线带来的辐射问题,但在集成度越来越高时,增加的布线层也就越来越多,虽然能改善减小辐射的效果,但其生产成本的增加也是非常明显的。在电子技术行业中,企业对研发或生产的成本是非常关注的,因此,在减小辐射、满足电磁兼容性要求的同时降低成本,对提高产品的竞争力、企业的经济效益和社会效益都有很重要的意义。

    【发明内容】

    本发明的目的是为了解决减小SDRAM与其它处理器芯片连接布线所产生辐射的技术问题,设计了一种减小SDRAM产生辐射的方法,在对SDRAM的内部结构进行分析并试验验证后,同一组字节内交换使用数据线不会影响原功能的实现,利用这点对SDRAM与处理器芯片之间的数据信号连接关系加以调整,减少过线孔是关键因素,同时保证地平面的完整性。

    本发明实现发明目的采用的技术方案是,一种减小SDRAM产生辐射的方法,以上方法是将SDRAM与处理器芯片之间的时钟信号引脚、控制信号引脚、地址信号引脚进行配套连接,以及SDRAM与处理器芯片之间的数据信号引脚借助分布在至少两层的金属线和过线孔进行连接,上述的方法具体步骤是:

    首先将SDRAM与处理器芯片之间的数据信号引脚根据引脚对应的物理位置、借助同一布线层内的平行金属线对应连接;

    其次借助处理器芯片中存储的引脚编码顺序翻译软件,在向SDRAM中存或读数据时,对数据的引脚编码顺序进行翻译处理,保证数据存、与读的正确性。

    本发明以保证时钟信号线最短为原则,根据布局的需要调整数据信号线的连接关系,在同一组字节内改变引脚的对应关系,引脚的对应采取物理位置进行对应,使数据信号线在同一布线层直接连接,连接不产生过线孔,同时也保证了地平面的完整性。

    本发明地有益效果是:在同一组数据信号内改变引脚的对应关系,引脚的对应采取物理位置进行对应,保证数据信号线在同一布线层内平行分布,减少过线孔的数量,保证了地平面的完整性,同时有效地减少了SDRAM存储器的辐射现象;减少电路板布线层,节省了成本。

    下面结合附图对本发明进行详细说明。

    【附图说明】

    图1是现有技术中SDRAM与处理器芯片的连接布线示意图。

    图2是本发明的SDRAM与处理器芯片的连接布线示意图。

    附图中,U是处理器芯片,via是过线孔,C代表时钟信号引脚,A代表地址信号线,K代表控制信号线,D0、D1、D2、D3代表数据信号引脚。

    【具体实施方式】

    参看图2,一种减小SDRAM产生辐射的方法,以上方法是将SDRAM与处理器芯片U之间的时钟信号引脚、控制信号引脚、地址信号引脚进行配套连接,以及SDRAM与处理器芯片U之间的数据信号引脚借助分布在至少两层的金属线和过线孔via进行连接,上述的方法具体步骤是:

    首先将SDRAM与处理器芯片U之间的数据信号引脚根据引脚对应的物理位置、借助同一布线层内的平行金属线对应连接;

    其次借助处理器芯片U中存储的引脚编码顺序翻译软件,在向SDRAM中存或读数据时,对数据的引脚编码顺序进行翻译处理,保证数据存、与读的正确性。

    为了进一步减少辐射,上述的SDRAM与处理器芯片U之间的时钟信号引脚对齐,保证时钟信号引脚之间直线连接。

    上述的处理器芯片U是DSP处理芯片。

    现举出本发明的最佳实施例,参看图2,以4位的数据信号为例,示意说明本发明的实施过程。首先将SDRAM移动位置,保证SDRAM和处理器芯片U的时钟信号线C的信号传输路径最短,在图2中为SDRAM和处理器芯片U的垂直线最短,减小时钟线路长度是减小辐射的重要措施。

    其次,数据信号引脚D0-D3为同一组数据信号的引脚,本发明将原本匹配的引脚进行调整,使物理位置对应的引脚之间进行直接连接,在图2中可以明显看出,与图1所示的现有技术相比,减少了过线孔via,并且所有数据信号线都在同一布线层,减小过线孔数量、保证地平面的完整性也是减小辐射的重要措施。

    本发明的关键就在于对数据信号线的调整,在进行了对SDRAM内部结构的分析以及大量实验验证后,得出了可以在同一组数据信号改变引脚的连接排序不影响功能的实现这一理论依据。

一种减小SDRAM产生辐射的方法.pdf_第1页
第1页 / 共6页
一种减小SDRAM产生辐射的方法.pdf_第2页
第2页 / 共6页
一种减小SDRAM产生辐射的方法.pdf_第3页
第3页 / 共6页
点击查看更多>>
资源描述

《一种减小SDRAM产生辐射的方法.pdf》由会员分享,可在线阅读,更多相关《一种减小SDRAM产生辐射的方法.pdf(6页珍藏版)》请在专利查询网上搜索。

一种减小SDRAM产生辐射的方法,解决减小SDRAM与其它处理器芯片连接布线所产生辐射的技术问题,采用的技术方案是,以上方法是将SDRAM与处理器芯片之间的时钟信号引脚、控制信号引脚、地址信号引脚进行配套连接,以及SDRAM与处理器芯片之间的数据信号引脚借助分布在至少两层的金属线和过线孔进行连接,上述的布线方法是将SDRAM与处理器芯片之间的数据信号引脚根据引脚对应的物理位置、借助同一布线层的平行。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 信息存储


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1