《射频感应锁及其读卡模块.pdf》由会员分享,可在线阅读,更多相关《射频感应锁及其读卡模块.pdf(7页珍藏版)》请在专利查询网上搜索。
1、10申请公布号CN102231182A43申请公布日20111102CN102231182ACN102231182A21申请号201010238624922申请日20100728G06K7/00200601E05B49/0020060171申请人广东顶固集创家居股份有限公司地址528425广东省中山市东凤镇东阜三路429号72发明人林新达74专利代理机构北京市立方律师事务所11330代理人闵磊54发明名称射频感应锁及其读卡模块57摘要本发明公开一种射频感应锁及其读卡模块,包括微处理器,用于输出特定频率的载波信号和处理接收到的数据信号;谐振电路,用于产生与该载波信号相谐振的正弦阻尼衰减信号;天线。
2、,用于向空中辐射该正弦阻尼衰减信号以激活无源卡片,并接收无源卡片反馈的数据信号;检波电路,用于对天线接收的数据信号进行检波处理;滤波电路,用于对检波后的数据信号进行滤波处理;放大电路,用于对检波滤波后的数据信号进行功率放大,以传输给所述微处理器。本发明选用造价低廉的电子元器件及微处理芯片结合合理的电路和可行的程序共同实现了与专用基站芯片同等的技术效果。51INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书3页附图2页CN102231184A1/1页21一种射频感应锁的读卡模块,其特征在于,其包括微处理器,用于输出特定频率的载波信号和处理接收到的数据信号;谐振电路,用。
3、于产生与该载波信号相谐振的正弦阻尼衰减信号;天线,用于向空中辐射该正弦阻尼衰减信号以激活无源卡片,并接收无源卡片反馈的数据信号;检波电路,用于对天线接收的数据信号进行检波处理;滤波电路,用于对检波后的数据信号进行滤波处理;放大电路,用于对检波滤波后的数据信号进行功率放大,以传输给所述微处理器。2根据权利要求1所述的射频感应锁的读卡模块,其特征在于所述谐振电路与微处理器之间串接有用于限流的电阻R14。3根据权利要求2所述的射频感应锁的读卡模块,其特征在于所述谐振电路包括电感ANT1和电容C8,该电感ANT1同时作为所述天线使用。4根据权利要求1所述的射频感应锁的读卡模块,其特征在于该模块还包括一。
4、反相电路,串接于放大电路与微处理器之间用于对放大后的数据信号进行反相。5根据权利要求1至4中任意一项所述的射频感应锁的读卡模块,其特征在于所述谐振电路、检波电路、滤波电路、放大电路或反相电路包括至少一个电子元器件。6根据权利要求1至4中任意一项所述的射频感应锁的读卡模块,其特征在于所述微处理器输出的载波信号的频率被定义为125KHZ。7根据权利要求1至4中任意一项所述的射频感应锁的读卡模块,其特征在于所述微处理器为单片机芯片。8根据权利要求1至4中任意一项所述的射频感应锁的读卡模块,其特征在于所述微处理器用于输出特定频率载波信号的端口为其定时器端口。9一种射频感应锁,包括读卡模块及无源卡片,其。
5、特征在于,所述读卡模块采用如权利要求1至8中任意一种所述的读卡模块,读卡模块发送一个载波信号用于激活无源卡片工作并向读卡模块反馈数据信号。权利要求书CN102231182ACN102231184A1/3页3射频感应锁及其读卡模块【技术领域】0001本发明涉及一种应用于酒店、宾馆、高档住宅小区等场合的射频感应锁,尤其涉及其中的读卡模块。【技术背景】0002国内市场上,射频感应锁的读卡模块产生载波的技术被国外先行者所垄断,技术核心主要掌握在美国ATMEL与瑞士EMI两家公司手中,前者生产的型号为U2270B的专用集成电路专用基站芯片及后者生产的型号为EM4095的专用集成电路专用基站芯片均可实现读。
6、卡功能,且均工作在125KHZ频点上,目前占据绝大部分的国内外市场。0003显然,垄断的结果导致产品价格的高企,由此也导致国内锁业生产商的制造成本高居不下,而且,由于前述两家公司的生产力不足,常出现断货现象,严重影响了依赖于这些芯片的相关行业的正常生产。0004高度集成的电路尽管有其便利之处,却带来制造成本的提高以及生产上的供不应求,显然不符合市场规律。0005在技术上,该两家公司在先申请的专利构成的壁垒以及集成电路高集成度的复杂性影响了国内同行的加入,因此,直接自行研发能产生125KHZ载波信号的专用集成电路既属重复劳动,也不符合市场的竞争要求。业内倾向于寻找一种可替代该类专用集成电路的低成。
7、本方案。【发明内容】0006本发明的目的正在于提供一种射频感应锁的读卡模块,争取以较低的成本实现与已有公知技术同等的技术效果;0007本发明的另一目的在于提供一种射频感应锁,使其成本相对降低,且所实现的功能不变。0008为实现该目的,本发明采用如下技术方案0009本发明的射频感应锁的读卡模块,包括微处理器,用于输出特定频率的载波信号和处理接收到的数据信号;谐振电路,用于产生与该载波信号相谐振的正弦阻尼衰减信号;天线,用于向空中辐射该正弦阻尼衰减信号以激活无源卡片,并接收无源卡片反馈的数据信号;检波电路,用于对天线接收的数据信号进行检波处理;滤波电路,用于对检波后的数据信号进行滤波处理;放大电路。
8、,用于对检波滤波后的数据信号进行功率放大,以传输给所述微处理器。0010具体的,所述谐振电路与微处理器之间串接有用于限流的电阻R14。所述谐振电路包括电感ANT1和电容C8,该电感ANT1同时作为所述天线使用。0011较佳的,该模块还包括一反相电路,串接于放大电路与微处理器之间用于对放大后的数据信号进行反相。0012为降低成本,所述谐振电路、检波电路、滤波电路、放大电路或反相电路包括至少说明书CN102231182ACN102231184A2/3页4一个电子元器件。所述微处理器为单片机芯片。0013为加强适应性,所述微处理器输出的载波信号的频率被定义为125KHZ。0014为便于实现,所述微处。
9、理器用于输出特定频率载波信号的端口为其定时器端口。0015本发明的射频感应锁,包括前述的读卡模块及无源卡片,读卡模块发送一个载波信号用于激活无源卡片工作并向读卡模块反馈数据信号,读卡模块进一步处理该数据信号。0016与现有技术相比,本发明具有如下优点本发明结构简单,易于实现,通过采用单片机结合公知电子元器件二极管、三极管、电阻、电感及电容等之类的经济型产品,结合针对单片机的程序设计即可实现与国外专用基站芯片同等的功能,不仅克服了生产条件严苛的缺点,也大大降低了生产成本,使得基于射频技术的射频感应锁及相应的其它设备的整体成本大大降低。【附图说明】0017图1为本发明首要实施例的射频感应锁的读卡模。
10、块的电路图;0018图2为本发明另一实施例的射频感应锁的读卡模块的电路图。【具体实施方式】0019下面结合附图和实施例对本发明作进一步的说明0020参阅图1,其示出了本发明射频感应锁的读卡模块的电路结构,应用于公知的射频感应锁中,通过该读卡模块向空中辐射载波信号激活无源卡片,无源卡片在一定的时间周期了通过将数据信号反馈给读卡模块实现自身及读卡模块之间的数据读写,由此实现读卡模块与无源卡片之间的非接触信号交互。0021图1的微处理器采用菲利浦公司生产的型号为87LPC767的单片机芯片,其I/O口支持低电平驱动,即支持灌电流驱动。适应此一特性设计该读卡模块,该读卡模块由该微处理器和限流电阻、谐振。
11、电路、天线、检波电路、滤波电路、放大电路以及反相电路等构成。0022微处理器集成有相应的程序,用于通过其定时器端口标记为P07产生一个频率为125KHZ的方波载波信号。0023限流电阻R14一端与微处理器的定时器端口连接,另一端与谐振电路相连接,起限流作用。所述谐振电路由与限流电阻R14串接的电感ANT1和电容C8组成,电容C8另一端接地。适当调整电感ANT1的电阻值和选取适当的电容C8,可以使由此组成的LC串联谐振电路在频率为125KHZ时达到谐振,从而产生频率为125KHZ的正弦阻尼衰减载波信号,经过电感ANT1向空中辐射以便激活无源卡片。0024由此可见,电感ANT1除了与电容C8共同构。
12、成串联谐振电路外,还独立担当天线以与无源卡片实现交互的作用。该天线不仅具有向空中辐射微处理器产生的载波信号的功能,而且可用于接收无源卡片被激活后反馈的数据信号。0025通过天线ANT1接收的数据信号被检波电路进一步处理,检波电路由检波二极管D3,D4、限流电阻R13以及电容C3共同组成,由检波电路解调出从天线ANT1接收到的微弱的电磁波中解调出来自无源卡片的数据信号。被解调后的数据信号进一步被由电阻R17和C9共同组成的滤波电路滤除杂散干扰,继而,滤波后的数据信号被一放大电路放大,该放大说明书CN102231182ACN102231184A3/3页5电路由耦合电容C7、限流电阻R18、第一级放。
13、大三极管P3及其偏置电阻R19和R20共同构成,放大电路将该滤波后数据信号放大到适当的大小,以便提供给微处理器进一步处理。0026适应微处理器选用的87LPC767号单片机芯片的I/O口支持低电平驱动的特性,利用一反相三极管N1作为反相电路将放大后的数据信号反相之后才传输到微处理器的P05端口,可以将来自无源卡片的数据信号传送给微处理器进行曼彻斯特码解码,以便微处理器最终输出相应的状态指令以实施进一步的控制。0027据示波器测得的图谱表明,本实施例的读卡模块在100KHZ150KHZ频率范围内,具体在125KHZ附近时,天线ANT1的发射功率达到最大值。0028可见,由于本发明采用价格低廉的电。
14、子元器件和单片机芯片替代了目前市面上的专用基站芯片,可以使基于此种读卡模块的包括射频感应锁在内的之类产品的成本得以降低,市场竞争力由此得以提升。0029图2进一步揭示了本发明的另一实施例,其不同于前一实施例之处在于本实施例的微处理器采用了AVR公司生产的型号为ATMEGA8的单片机,其I/O口特性是支持高电平驱动,即支持拉电流驱动,因此,省略了前一实施例所揭示的反相电路。0030尽管图2所揭示的实施例中,电子元器件的标号及具体连接端口名称略有不同,但不影响本领域技术人员的阅读,该实施例中电路原理依然同于前一实施例,并不超脱本发明的实质精神。0031综上所述,本发明选用造价低廉的电子元器件及微处理芯片结合合理的电路和可行的程序共同实现了与专用基站芯片同等的技术效果。0032以上实施例仅用以说明本发明而并非限制本发明所描述的技术方案,因此,尽管本说明书参照上述的各个实施例对本发明已进行了详细的说明,但是,本领域的普通技术人员应当理解,仍然可以对本发明进行修改或者等同替换;而一切不脱离本发明的精神和范围的技术方案及其改进,其均应涵盖在本发明的权利要求范围当中。说明书CN102231182ACN102231184A1/2页6图1说明书附图CN102231182ACN102231184A2/2页7图2说明书附图CN102231182A。