具有半摆幅轨对轨结构的用于输出缓冲的设备.pdf

上传人:1520****312 文档编号:664265 上传时间:2018-03-02 格式:PDF 页数:28 大小:2.51MB
返回 下载 相关 举报
摘要
申请专利号:

CN201410157871.4

申请日:

2014.04.18

公开号:

CN104113320A

公开日:

2014.10.22

当前法律状态:

实审

有效性:

审中

法律详情:

实质审查的生效IPC(主分类):H03K 19/00申请日:20140418|||公开

IPC分类号:

H03K19/00; G09G3/36

主分类号:

H03K19/00

申请人:

美格纳半导体有限公司

发明人:

安昌镐; 南炳在; 朴相炫; 高在弘; 申贤镇

地址:

韩国忠清北道清州市

优先权:

2013.04.19 KR 10-2013-0043759

专利代理机构:

北京铭硕知识产权代理有限公司 11286

代理人:

王兆赓;韩素云

PDF下载: PDF下载
内容摘要

提供了一种具有半摆幅轨对轨结构的用于输出缓冲的设备。该设备通过使用开关结构提供输出缓冲,以实现高转换速率和低功率特性,从而降低电流消耗。提供的具有半摆幅轨对轨结构的用于输出缓冲的设备包括:第一输出缓冲器,在第一电压轨和第二电压轨之间被驱动并且响应于第一输入信号和第二输入信号而输出第一输出信号;第二输出缓冲器,在第一电压轨和第二电压轨和第三电压轨之间被驱动并且响应于第三输入信号和第四输入信号而输出第二输出信号。

权利要求书

1.  一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括:
第一输出缓冲器,被构造为:
在第一电压轨和第二电压轨之间被驱动,
响应于第一输入信号和第二输入信号而输出第一输出信号;
第二输出缓冲器,被构造为:
在第一电压轨、第二电压轨和第三电压轨之间被驱动,
响应于第三输入信号和第四输入信号而输出第二输出信号。

2.
  如权利要求1所述的设备,其中,第二输出缓冲器包括:
输入级,被构造为:
分别从第二电压轨和第三电压轨接收输入高电源电压和输入低电源电压,
产生对应于第三输入信号和第四输入信号的第一传递信号;
输出级,被构造为:
分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,
输出对应于第一传递信号的第二输出信号。

3.
  如权利要求2所述的设备,
其中,输出高电源电压的电压电平高于输入高电源电压的电压电平,
其中,输出低电源电压的电压电平等于输入高电源电压的电压电平。

4.
  如权利要求1所述的设备,其中,第一输出缓冲器包括:
输入级,被构造为:
分别从第一电压轨和第二电压轨接收输入高电源电压和输入低电源电压,
产生对应于第一输入信号和第二输入信号的第二传递信号;
输出级,被构造为:
分别从第一电压轨和第二电压轨接收输出高电源电压和输出低电源电压,
产生对应于第二传递信号的第一输出信号。

5.
  如权利要求4所述的设备,
其中,输出高电源电压的电压电平等于输入高电源电压的电压电平,
其中,输出低电源电压的电压电平等于输入低电源电压的电压电平。

6.
  如权利要求1所述的设备,
其中,第二电压轨的电压值是第一电压轨和第三电压轨之间的一半电压值。

7.
  一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括:
第一输出缓冲器,被构造为:
在第一电压轨和第二电压轨之间被驱动,
响应于第一输入信号和第二输入信号而输出第一输出信号;
第十一开关,被构造为将第一输入信号提供给第一输出缓冲器的第一输入端子;
第十二开关,被构造为将第二输入信号提供给第一输出缓冲器的第二输入端子;
第二输出缓冲器,被构造为:
在第一电压轨、第二电压轨和第三电压轨之间被驱动,
响应于第三输入信号和第四输入信号而输出第二输出信号;
第十三开关,被构造为将第三输入信号提供给第二输出缓冲器的第一输入端子;
第十四开关,被构造为将第四输入信号提供给第二输出缓冲器的第二输入端子。

8.
  如权利要求7所述的设备,还包括:
第二十一开关,被构造为将第一输出信号反馈给第一输出缓冲器的第一输入端子;
第二十二开关,被构造为将第一输出信号反馈给向第一输出缓冲器的第二输入端子;
第二十三开关,被构造为将第二输出信号反馈给第二输出缓冲器的第一输入端子;和
第二十四开关,被构造为将第二输出信号反馈给第二输出缓冲器的第二输入端子。

9.
  如权利要求8所述的设备,还包括:
第三十一开关,被构造为将第一输出信号提供给第一面板;
第三十三开关,被构造为将第一输出信号提供给第二面板;
第三十二开关,被构造为将第二输出信号提供给第一面板;
第三十四开关,被构造为将第二输出信号提供给第二面板。

10.
  如权利要求9所述的设备,其中,第十一开关、第十二开关、第十三开关和第十四开关、第二十一开关、第二十二开关、第二十三开关和第二十四开关、第三十一开关、第三十二开关、第三十三开关和第三十四开关中的每个开关被正解码器和负解码器提供来自第一电压轨和第二电压轨的电压作为控制开关的闭合和断开的控制信号,
第十一开关和第十二开关二者被正解码器提供来自第一电压轨或第二电压轨的电压并且第二十一开关和第二十二开关二者被正解码器提供来自第一电压轨或第二电压轨的电压,
第十三开关和第十四开关二者被负解码器提供来自第一电压轨或第二电压轨的电压并且第二十三开关和第二十四开关二者被负解码器提供来自第一电压轨或第二电压轨的电压,
第三十一开关和第三十二开关二者被正解码器提供来自第一电压轨的电压,第三十三开关和第三十四开关二者被负解码器提供来自第一电压轨的电压。

11.
  如权利要求9所述的设备,还包括:
第四十开关,被构造为使第一面板和第二面板彼此分开。

12.
  如权利要求7所述的设备,还包括:
多个调节器,形成在外部印刷电路板或集成电路上,并联连接以将驱动电压选择性提供给第一电压轨、第二电压轨和第三电压轨。

13.
  一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括:
第一输出缓冲器,被构造为:
在第一电压轨和第二电压轨、第三电压轨之间被驱动,
响应于第一输入信号和第二输入信号而输出第一输出信号;
第二输出缓冲器,被构造为:
在第二电压轨和第三电压轨之间被驱动,
响应于第三输入信号和第四输入信号而输出第二输出信号。

14.
  如权利要求13所述的设备,其中,第一输出缓冲器包括:
输入级,被构造为:
分别从第一电压轨和第二电压轨接收输入高电源电压和输入低电源电压,
产生对应于第一输入信号和第二输入信号的第一传递信号;
输出级,被构造为:
分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,
输出对应于第一传递信号的第二输出信号。

15.
  如权利要求14所述的设备,
其中,输出高电源电压的电压电平等于输入高电源电压的电压电平,
其中,输出低电源电压的电压电平低于输入低电源电压的电压电平。

16.
  如权利要求13所述的设备,
其中,第二输出缓冲器包括:
输入级,被构造为:
从第二电压轨和第三电压轨接收输入高电源电压和输入低电源电压,
产生对应于第三输入信号和第四输入信号的第二传递信号;
输出级,被构造为:
从第二电压轨和第三电压轨接收输出高电源电压和输出低电源电压,
输出对应于第二传递信号的第二输出信号。

17.
  如权利要求16所述的设备,
其中,输出高电源电压的电压电平等于输入高电源电压的电压电平,
其中,输出低电源电压的电压电平等于输入低电源电压的电压电平。

18.
  如权利要求13所述的设备,
其中,第二电压轨的电压值是第一电压轨和第三电压轨之间的一半电压值。

19.
  一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括:
第一输出缓冲器,被构造为:
在第一电压轨、第二电压轨和第三电压轨之间被驱动,
响应于第一输入信号和第二输入信号而输出第一输出信号;
第五十一开关,被构造为将第一输入信号提供给第一输出缓冲器的第一 输入端子;
第五十二开关,被构造为将第二输入信号提供给第一输出缓冲器的第二输入端子;
第二输出缓冲器,被构造为:
在第二电压轨和第三电压轨之间被驱动,
响应于第三输入信号和第四输入信号而输出第二输出信号;
第五十三开关,被构造为将第三输入信号提供给第二输出缓冲器的第一输入端子;
第五十四开关,被构造为将第四输入信号提供给第二输出缓冲器的第二输入端子。

20.
  如权利要求19所述的设备,还包括:
第六十一开关,被构造为将第一输出信号反馈给第一输出缓冲器的第一输入端子;
第六十二开关,被构造为将第一输出信号反馈给第一输出缓冲器的第二输入端子;
第六十三开关,被构造为将第二输出信号反馈给第二输出缓冲器的第一输入端子;和
第六十四开关,被构造为将第二输出信号反馈给第二输出缓冲器的第二输入端子。

21.
  如权利要求20所述的设备,还包括:
第七十一开关,被构造为将第一输出信号提供给第一面板;
第七十三开关,被构造为将第一输出信号提供给第二面板;
第七十二开关,被构造为将第二输出信号提供给第一面板;
第七十四开关,被构造为将第二输出信号提供给第二面板。

22.
  如权利要求20所述的设备,其中,第五十一开关、第五十二开关、第五十三开关和第五十四开关、第六十一开关、第六十二开关、第六十三开关和第六十四开关、第七十一开关、第七十二开关、第七十三开关和第七十四开关中的每个开关被正解码器和负解码器提供来自第一电压轨和第二电压轨的电压作为用于控制开关的闭合和断开的控制信号,
第五十一开关和第五十二开关二者被正解码器提供来自第一电压轨或第二电压轨的电压并且第六十一开关和第六十二开关二者被正解码器提供来自 第一电压轨或第二电压轨的电压,
第五十三开关和第五十四开关二者被负解码器提供来自第一电压轨或第二电压轨的电压并且第六十三开关和第六十四开关二者被负解码器提供来自第一电压轨或第二电压轨的电压,
第七十一开关和第七十二开关二者被正解码器提供来自第一电压轨的电压,第七十三开关和第七十四开关二者被负解码器提供来自第一电压轨的电压。

23.
  如权利要求20所述的设备,还包括:
第八十开关,被构造为使第一面板和第二面板彼此分开。

24.
  如权利要求19所述的设备,还包括:
第一调节器和第二调节器,形成在外部印刷电路板或集成电路上,且被构造为:
将驱动电压选择性提供给第一电压轨、第二电压轨和第三电压轨。

说明书

具有半摆幅轨对轨结构的用于输出缓冲的设备
本申请要求于2013年4月19日在韩国知识产权局提交的第10-2013-0043759号韩国专利申请的权益,该申请的全部公开出于所有目的通过引用包含于此。
技术领域
下面的描述涉及具有半摆幅轨对轨结构(half-swing rail-to-rail structure)的用于输出缓冲的设备,更具体地,涉及特点在于高转换速率和低功耗的具有半摆幅轨对轨结构的用于输出缓冲的设备。
背景技术
通常,对于用于驱动显示器装置的面板的集成电路(IC),由于负载电容的增大和根据所述增大的水平周期的缩短,导致转换速率正成为集成电路操作中的重要因素。在电子器件中,转换速率被定义为每单位时间的输出电压的最大改变速率。这种集成电路可被称为显示器驱动器IC(DDI)或显示器驱动器装置。
另外,从面板DDI的安装环境的观点来看,传统上,源IC被构造为驱动一个液晶。最近,源IC可驱动三个液晶,这要求IC再多驱动两个液晶。由于这些增加了针对DDI设置的需求,导致实现快速转换时间变得必要。
另外,由于实现快速转换时间和期间的低功耗也是显示器驱动器装置的设计目标,所以显示器驱动器装置可被设计成特点在于电流消耗的减少、高转换速率、快速转换时间或快速稳定时间,。
图1示出指示液晶显示装置的平面图。
液晶显示器装置(LCD)提供诸如小型化、纤薄和低功耗的优点。因此,LCD技术用于例如笔记本计算机的LCD屏幕面板和LCD TV。具体地,有源矩阵类型的LCD装置使用薄膜晶体管(TFT)作为开关元件并且是适于显示运动图像的显示技术。
当参照图1时,液晶显示器装置(LCD)1包括液晶面板2、分别具有许 多源极线(SL)的源极驱动器(SD)和分别具有许多栅极线(GL)的栅极驱动器(GD)。源极线(SL)可被称为数据线或数据通道。
源极驱动器(SD)中的每个驱动布置在液晶面板2上的源极线(SL)。栅极驱动器(GD)中的每个驱动布置在液晶面板2上布置的栅极线(GL)。
液晶面板2包括许多像素3。像素3中的每个包括开关晶体管(TR)、用于减少液晶的漏电的存储电容器(CST)、液晶电容器(CLC)。开关晶体管(TR)响应于驱动栅极线(GL)的信号导通和截止。通过来自栅极线(GL)的信号而导通和截止的开关晶体管(TR)的端子连接到源极线(SL)。
存储电容器(CST)连接在开关晶体管(TR)的另一个端子和接地电压(VSS)之间,液晶电容器(CLC)连接在开关晶体管(TR)的另一个端子和公共电压(VCOM)之间。在示例中,公共电压(VCOM)是电源电压(诸如,VDD/2)。
可通过使用寄生电阻器和寄生电容器表达与布置在液晶面板2上的像素3连接的源极线(SL)中的每条的负载来对其进行建模。
图2示出指示用于输出缓冲的设备的示意图。
当参照图2时,源极驱动器50包括与源极线连接的输出缓冲器10、输出开关11、输出保护电阻器12和负载13。输出缓冲器10将模拟运动图像信号传递到对应的输出开关11,以进行放大。响应于控制输出开关11(诸如,开关(OSW)和/或开关(OSWB))的信号的激活,输出开关11将经放大的模拟运动图像信号作为驱动源极线的信号而输出。驱动源极线的信号被提供给连接到源极线的负载13。如图2中所示,负载13被建模为寄生电阻器(RL1至RL5)和寄生电容器(CL1至CL5),使得寄生电阻器(RL1至RL5)和寄生电容器(CL1至CL5)以梯型结构连接。
然而,根据这种示例方法,输出开关11具有多个传输开关。因此,由于因使用多个传输开关造成的电阻成分,导致转换速率变低。因此,转换时间增加,这有可能干扰装置的功能。另外,出现的另一个问题在于,转换速率升高有可能增加电流消耗,这对于装置的功能也会是有害的。
发明内容
提供本发明内容是为了以简化形式介绍以下在具体实施方式中被进一步描述的构思的选择。本发明内容不意图标识要求保护的主题的重要特征或必 要特征,它也不意图用于辅助确定要求保护的主题的范围。
本发明的目的在于提供一种具有半摆幅轨对轨结构的用于输出缓冲的设备,该设备被构造为通过改善设备的开关结构和输出缓冲器来表现高转换速率和低功耗的特征。
在一个总体方面,一种具有半摆幅轨对轨结构的用于输出缓冲的设备包括:第一输出缓冲器,被构造为在第一电压轨和第二电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第二输出缓冲器,被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号输出第二输出信号。
第二输出缓冲器可包括:输入级,被构造为分别从第二电压轨和第三电压轨接收输入高电源电压和输入低电源电压,产生对应于输入信号的传递信号;输出级,被构造为:分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于传递信号的第二输出信号。
输出高电源电压的电压电平可高于输入高电源电压的电压电平,输出低电源电压的电压电平可等于输入低电源电压的电压电平。
第一输出缓冲器可包括:输入级,被构造为分别从第一电压轨和第二电压轨接收输入高电源电压和输入低电源电压,产生对应于输入信号的传递信号;输出级,被构造为分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于传递信号的第一输出信号。
输出高电源电压的电压电平可等于输入高电源电压的电压电平,输出低电源电压的电压电平可等于输入低电源电压的电压电平。
第二电压轨的电压值可以是第一电压轨和第三电压轨之间的一半电压值。
在另一个总体方面,一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括:第一输出缓冲器,被构造为在第一电压轨和第二电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第十一开关,被构造将第一输入提供给第一输出缓冲器的第一输入端子;第十二开关,被构造为将第二输入信号提供给第一输出缓冲器的第二输入端子;第二输出缓冲器,被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号;第十三开关,被构造为将第三输入信号提供给第二输出缓冲器的第一输入端子;第十四开关,被构 造为将第四输入信号提供给第二输出缓冲器的第二输入端子。
所述设备还可包括:第二十一开关,被构造为将第一输出信号反馈给第一输出缓冲器的第一输入端子;第二十二开关,被构造为将第一输出信号反馈给第一输出缓冲器的第二输入端子;第二十三开关,被构造为将第二输出信号反馈给第二输出缓冲器的第一输入端子;第二十四开关,被构造为将第二输出信号反馈给第二输出缓冲器的第二输入端子。
所述设备还可包括:第三十一开关,被构造为将第一输出信号提供给第一面板;第三十三开关,被构造为将第一输出信号提供给第二面板;第三十二开关,被构造为将第二输出信号提供给第一面板;第三十四开关,被构造为将第二输出信号提供给第二面板。
第十一开关、第十二开关、第十三开关和第十四开关、第二十一开关、第二十二开关、第二十三开关和第二十四开关、第三十一开关、第三十二开关、第三十三开关和第三十四开关中的每个开关可被正解码器和负解码器提供来自第一电压轨和第二电压轨的电压,第十一开关和第十二开关二者可被正解码器提供来自第一电压轨或第二电压轨的电压并且第二十一开关和第二十二开关二者可被正解码器提供来自第一电压轨或第二电压轨的电压,第十三开关和第十四开关二者可被负解码器提供来自第一电压轨或第二电压轨的电压并且第二十三开关和第二十四开关二者可被负解码器提供来自第一电压轨或第二电压轨的电压,第三十一开关和第三十二开关二者可被正解码器提供来自第一电压轨的电压,第三十三开关和第三十四开关二者可被负解码器提供来自第一电压轨的电压。
因此,第一开关组至第三开关组中的每个开关可按以下表1中示出的组合被选择性地提供来自第一电压轨或第二电压轨的电压。
所述设备还可包括:第四十开关,被构造为使第一面板和第二面板彼此分开。
所述设备还可包括多个调节器,所述多个调节器形成在外部印刷电路板(PCB)或集成电路(IC)上,并联连接将驱动电压选择性提供给第一电压轨、第二电压轨和第三电压轨。
在另一个总体方面,一种具有半摆幅轨对轨结构的用于输出缓冲的设备包括:第一输出缓冲器,被构造为在第一电压轨和第二电压轨、第三电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第 二输出缓冲器,被构造为在第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号。
第一输出缓冲器可包括:输入级,被构造为分别从第一电压轨和第二电压轨接收输入高电源电压和输入低电源电压,产生对应于输入信号的传递信号;输出级,被构造为分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于传递信号的第二输出信号。
输出高电源电压的电压电平可等于输入高电源电压的电压电平,输出低电源电压的电压电平可低于输入低电源电压的电压电平。
第二输出缓冲器可包括:输入级,被构造为从第二电压轨和第三电压轨接收输入高电源电压和输入低电源电压,产生对应于输入信号的传递信号;输出级,被构造为从第二电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于传递信号的第二输出信号。
输出高电源电压的电压电平可等于输入高电源电压的电压电平,输出低电源电压的电压电平可等于输入低电源电压的电压电平。
第二电压轨的电压值是第一电压轨和第三电压轨之间的一半电压值。
在另一个总体方面,一种具有半摆幅轨对轨结构的用于输出缓冲的设备包括:第一输出缓冲器,被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第五十一开关,被构造为将第一输入信号提供给第一输出缓冲器的第一输入端子;第五十二开关,被构造为第二输入信号提供给第一输出缓冲器的第二输入端子;第二输出缓冲器,被构造为在第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号;第五十三开关,被构造为将第三输入信号提供给第二输出缓冲器的第一输入端子;第五十四开关,被构造为将第四输入信号提供给第二输出缓冲器的第二输入端子。
所述设备还可包括:第六十一开关,被构造为将第一输出信号反馈给第一输出缓冲器的第一输入端子;第六十二开关,被构造为将第一输出信号反馈给第一输出缓冲器的第二输入端子;第六十三开关,被构造为将第二输出信号反馈给第二输出缓冲器的第一输入端子;第六十四开关,被构造为将第二输出信号反馈给第二输出缓冲器的第二输入端子。
所述设备还可包括:第七十一开关,被构造为将第一输出信号提供给第一面板提供;第七十三开关,被构造为将第一输出信号提供给第二面板;第 七十二开关,被构造为将第二输出信号提供给第一面板;第七十四开关,被构造为将第二输出信号提供给第二面板。
第五十一开关、第五十二开关、第五十三开关和第五十四开关、第六十一开关、第六十二开关、第六十三开关和第六十四开关、第七十一开关、第七十二开关、第七十三开关和第七十四开关中的每个开关可被正解码器和负解码器提供来自第一电压轨和第二电压轨的电压,第五十一开关和第五十二开关二者可被正解码器提供来自第一电压轨或第二电压轨的电压并且第六十一开关和第六十二开关二者可被正解码器提供来自第一电压轨或第二电压轨的电压,第五十三开关和第五十四开关二者可被负解码器提供来自第一电压轨或第二电压轨的电压并且第六十三开关和第六十四开关二者可被负解码器提供来自第一电压轨或第二电压轨的电压,第七十一开关和第七十二开关二者可被正解码器提供来自第一电压轨的电压,第七十三开关和第七十四开关二者可被负解码器提供来自第一电压轨的电压。
因此,第五开关组、第六开关组和第七开关组中的每个开关可按以下表2中示出的组合被选择性地提供来自第一电压轨和第二电压轨的电压。
所述设备还可包括:第八十开关,被构造为使第一面板和第二面板彼此分开。
所述设备还可包括:第一调节器和第二调节器,形成在外部印刷电路板(PCB)或集成电路(IC)上,被构造为将驱动电压选择性提供给第一电压轨、第二电压轨和第三电压轨。
根据如上所述的本公开的具有半摆幅轨对轨结构的用于输出缓冲的设备,提供以下效果:可通过改善用于向输出缓冲器供应电压的结构并且改善与输出缓冲器连接的外部开关结构,减少电流消耗,从而针对第一电压、第二电压和第三电压选择性驱动开关结构,因此可增强高转换速率和低功耗特征。
附图说明
图1示出指示液晶显示器装置的平面图。
图2示出指示用于输出缓冲的设备的示意图。
图3示出根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备的平面图。
图4示出根据实施例的在图3中示出的用于输出缓冲的设备中添加了用于偏移消除的开关结构的设备的平面图。
图5示出根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备的平面图。
图6示出根据实施例的在图5中示出的用于输出缓冲的设备中添加了用于偏移消除的开关结构的设备的平面图。
图7示出根据实施例的根据图3中示出的用于输出缓冲的设备的电源结构的平面图。
图8示出根据实施例的根据图5中示出的用于输出缓冲的设备的电源结构的平面图。
在整个附图和具体实施方式中,除非另外描述或提供,否则相同的附图参考标号将被理解为是指相同的元件、特征和结构。附图可不成比例,为了清晰、图示和方便起见,可夸大附图中的相对尺寸、比例和描述。
具体实施方式
提供下面的具体描述来辅助读者获得对这里描述的方法、设备和/或系统的全面理解。然而,对于本领域的普通技术人员,这里描述的系统、设备和/或方法的各种改变、修改和等同物将是明显的。所描述的处理步骤和/或操作的进程是示例;然而,步骤和/或操作的顺序不限于这里阐述的步骤和/或操作的顺序并且可如本领域已知地改变,除了必须以特点序出现的步骤和/或操作之外。另外,为了更加清晰和简明,可省略对本领域的普通技术人员熟知的功能和结构的描述。
这里描述的特征可按不同形式实施,将不被理解为限于这里描述的示例。相反,这里描述的示例已经被提供,使得本公开将是彻底和完全的,并且将把本公开的整个范围传达给本领域的普通技术人员。
图3示出根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备的平面图。
如所示出的,根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备包括两个缓冲器。所述两个缓冲器中的一个缓冲器是具有第一输入信号VIN01、第二输入信号VIN02和第一输出信号VOUT01的第一输出缓冲器100。另一个缓冲器是具有第三输入信号VIN03、第四输入信号VIN04和第二输出信 号VOUT02的第二输出缓冲器200。
第一输出缓冲器100和第二输出缓冲器200由第一电压轨VDD01、第二电压轨VDD02和第三电压轨VSS03提供的一个或更多个电压中的任一个驱动。
因此,第一输出缓冲器100在第一电压轨VDD01和第二电压轨VDD02之间被驱动,并且响应于第一输入信号VIN01和第二输入信号VIN02而输出第一输出信号VOUT01
此外,第二输出缓冲器200在第一电压轨VDD01、第二电压轨VDD02和第三电压轨VSS03之间被驱动,并且响应于第三输入信号VIN03和第四输入信号VIN04而输出第二输出信号VOUT02
例如,第二输出缓冲器200包括多个构成元件。在示例中,构成元件包括输入级210和输出级220。
输入级210被构造为从第二电压轨VDD02和第三电压轨VSS03接收输入高电源电压和输入低电源电压并且产生对应于输入信号的传递信号。
输出级220被构造为成从第一电压轨VDD01和第三电压轨VSS03接收输出高电源电压和输出低电源电压,并且输出对应于传递信号的第二输出信号。
因此,在示例中,输出高电源电压的电压电平高于输入高电源电压的电压电平,输出低电源电压的电压电平等于输入低电源电压的电压电平。
另外,第一输出缓冲器100包括两级,输入级110和输出级120。输入级110被构造为从第一电压轨VDD01和第二电压轨VDD02接收输入高电源电压和输入低电源电压,并且产生对应于输入信号的传递信号。
输出级120被构造为从第一电压轨VDD01和第二电压轨VDD02接收输出高电源电压和输出低电源电压,并且产生对应于传递信号的第一输出信号。
因此,在示例中,输出高电源电压的电压电平等于输入高电源电压的电压电平,输出低电源电压的电压电平等于输入低电源电压的电压电平。
另外,在另一个示例中,第二电压轨VDD02的电压值是第一电压轨VDD01的电压值和第三电压轨VSS03的电压值之间的一半电压值。
作为示例,当第一电压轨VDD01是+10V并且第三电压轨VSS03是0V时,第二电压轨VDD02是5V。可选地,当第一电压轨VDD01是+10V并且第三电压轨VSS03是-10V时,第二电压轨VDD02是0V。
图4示出根据实施例的在图3中示出的用于输出缓冲的设备中添加了用于偏移消除的开关结构的设备的平面图。
如所示出的,在各种示例中,通过在第一输出缓冲器100和第二输出缓冲器200中添加第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14和第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24来构造用于供应电压和用于反馈的电路。
如图3中所示,第一输出缓冲器100在第一电压轨VDD01和第二电压轨VDD02之间被驱动。第一输出缓冲器100响应于第一输入信号VIN01和第二输入信号VIN02而输出第一输出信号VOUT01
因此,第十一开关SW11将第一输入信号VIN01提供给第一输出缓冲器100的第一输入端子(+)1,第十二开关SW12将第二输入信号VIN02提供给第一输出缓冲器100的第二输入端子(-)。
另外,如图3中所示,第二输出缓冲器200在第一电压轨VDD01、第二电压轨VDD02和第三电压轨VSS03之间被驱动。第二输出缓冲器200响应于第三输入信号VIN03和第四输入信号VIN04而输出第二输出信号VOUT02
因此,第十三开关SW13将第三输入信号VIN03提供给第二输出缓冲器200的第一输入端子(+)。另外,第十四开关SW14将第四输入信号VIN04提供给第二输出缓冲器200的第二输入端子(-)。
另外,第二十一开关SW21将第一输出信号VOUT01反馈给第一输出缓冲器100的第一输入端子(+)。第二十二开关SW22将第一输出信号VOUT01反馈给第一输出缓冲器100的第二输入端子(-),第二十三开关SW23将第二输出信号VOUT02反馈给第二输出缓冲器200的第一输入端子(+),第二十四开关SW24将第二输出信号VOUT02反馈给第二输出缓冲器200的第二输入端子(+)。
此外,具有半摆幅轨对轨结构的用于输出缓冲的设备包括另外的开关。所述设备包括:第三十一开关SW31,将第一输出信号VOUT01提供给第一面板102;第三十三开关SW33,将第一输出信号VOUT01提供给第二面板202;第三十二开关SW32,将第二输出信号VOUT02提供给第一面板102;第三十四开关SW34,将第二输出信号VOUT02提供给第二面板202。
具有半摆幅轨对轨结构的用于输出缓冲的设备还包括第四十开关SW40,第四十开关SW40使第一面板102和第二面板202彼此分开。
在各种示例中,开关中的每个被选择性提供来自第一电压轨VDD01和第二电压轨VDD02的电压作为控制开关的闭合和断开的控制信号。以下表1中 表示了根据各种实施例的输入电压的可供应组合。
表1

在表1中,HV表示第一电压轨VDD01提供的电源电压,并且MV表示第二电压轨VDD02提供的电源电压。
在实施例中,某些开关SW11、SW12、SW21、SW22、SW31、SW32被选择性提供来自正解码器101的第一电压轨VDD01和第二电压轨VDD02的电源电压。另外,某些其它开关SW13、SW14、SW23、SW24、SW33、SW34被选择性 提供来自负解码器201的第一电压轨VDD01和第二电压轨VDD01的电源电压。
因此,如表1的实施例1A中所示,在第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供HV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24可被一次全部地提供HV。
另外,如表1的实施例1B中所示,在如上所述第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供HV的状况下,第二十一开关SW21和第二十二开关SW22被提供来自正解码器101的HV并且第二十三开关SW23和第二十四开关SW24被选择性提供来自负解码器201的MV。
作为另一个替代方式,如表1的实施例1C中所示,在第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供HV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供MV。
在这些实施例中,第三十一开关SW31、第三十二开关SW32、第三十三开关SW33、第三十四开关SW34被一直提供HV。
另外,如表1的实施例2A中所示,在第十一开关SW11和第十二开关SW12被提供来自正解码器101的HV并且第十三开关SW13和第十四开关SW14被选择性提供来自负解码器201的MV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供HV。
另外,如表1的实施例2B中所示,在第十一开关SW11和第十二开关SW12被提供来自正解码器101的HV并且第十三开关SW13和第十四开关SW14被选择性提供来自负解码器201的MV的状况下,第二十一开关SW21和第二十二开关SW22被提供来自正解码器101的HV并且第二十三开关SW23和第二十四开关SW24可被选择性提供来自负解码器201的MV。
作为另一个替代方式,如表1的实施例2C中所示,在第十一开关SW11和第十二开关SW12被提供来自正解码器101的HV并且第十三开关SW13和第十四开关SW14被选择性提供来自负解码器201的MV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24 被一次全部地提供MV。
在这些实施例中,第三十一开关SW31、第三十二开关SW32、第三十三开关SW33、第三十四开关SW34被一直提供HV。
另外,如表1的实施例3A中所示,在第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供MV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供HV。
另外,如表1的实施例3B中所示,在如上所述地第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供MV的状况下,第二十一开关SW21和第二十二开关SW22被提供来自正解码器101的HV并且第二十三开关SW23和第二十四开关SW24被选择性提供来自负解码器201的MV。
作为另一个替代方式,如表1的实施例3C中所示,在第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供MV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供MV。
在这些实施例中,第三十一开关SW31、第三十二开关SW32、第三十三开关SW33、第三十四开关SW34被一直提供HV。
另外,第一开关组SW10、第二开关组SW20和第三开关组SW30中的每个开关可被构造成晶体管的传输门的组合或者单个晶体管的组合。
因此,本申请包括被构造为没有扩大显示器驱动器装置的布局面积并且特点在于高转换速率而电流消耗没有增大的技术。这个目标是通过使用构造改进的输出缓冲器和开关来实现的。例如,各种实施例允许选择每个开关的输入电压并且进行另外的选择和相关操作和动作来实现以上益处。
图5示出根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备的平面图。
如所示出的,具有半摆幅轨对轨结构的用于输出缓冲的设备包括第一输出缓冲器300和第二输出缓冲器400。在这个示例中,第一输出缓冲器300包括第一输入信号VIN11、第二输入信号VIN12和第一输出信号VOUT11。另外,在这个示例中,第二输出缓冲器400具有第三输入信号VIN13、第四输入信号VIN14和第二输出信号VOUT12
第一输出缓冲器300和第二输出缓冲器400由来自第一电压轨VDD11、第二电压轨VDD12和第三电压轨VSS13的一个或多个电压驱动,并且第一输出缓冲器300和第二输出缓冲器400使用与图3的实施例中描述的结构不同地构成的操作结构进行操作。
因此,第一输出缓冲器300在第一电压轨VDD11与第二电压轨VDD12和第三电压轨VSS13之间被驱动,并且响应于第一输入信号VIN11和第二输入信号VIN12而输出第一输出信号VOUT11。此外,第二输出缓冲器200在第二电压轨VDD12和第三电压轨VSS13之间被驱动并且响应于第三输入信号VIN13和第四输入信号VIN14而输出第二输出信号VOUT12
在这个实施例中,第一输出缓冲器110包括输入级310和输出级320。输入级310被构造为从第一电压轨VDD11和第二电压轨VDD12接收输入高电源电压和输入低电源电压,并且产生对应于输入信号的传递信号。输出级320被构造为从第一电压轨VDD11和第三电压轨VSS13接收输出高电源电压和输出低电源电压,并且产生对应于传递信号的第一输出信号。
因此,在各种示例中,输出高电源电压的电压电平等于输入高电源电压的电压电平,输出低电源电压的电压电平低于输入低电源电压的电压电平。
第二输出缓冲器400包括输入级410和输出级420。输入级410被构造为从第二电压轨VDD12和第三电压轨VSS12接收输入高电源电压和输入低电源电压并且产生对应于输入信号的传递信号。输出级120被构造为从第二电压轨VDD12和第三电压轨VSS13接收输出高电源电压和输出低电源电压并且输出对应于传递信号的第二输出信号。
因此,在这个示例中,输出高电源电压的电压电平等于输入高电源电压的电压电平,输出低电源电压的电压电平等于输入低电源电压的电压电平。
在示例中,第二电压轨VDD12的电压值是介于第一电压轨VDD11和第三电压轨VSS13之间的一半电压值。
图6示出根据实施例的在图5中示出的用于输出缓冲的设备中添加了用于偏移消除的开关结构的设备的平面图。
如所示出的,通过在第一输出缓冲器300和第二输出缓冲器400中添加第五十一开关SW51、第五十二开关SW52、第五十三开关SW53、第五十四开关SW54和第六十一开关SW61、第六十二开关SW62、第六十三开关SW63、第六十四开关SW64来构造用于供应电压和反馈的电路。
如关于图5说明的,第一输出缓冲器300在第一电压轨VDD11与第二电压轨VDD12和第三电压轨VSS13之间被驱动,第一输出缓冲器300响应于第一输入信号VIN11和第二输入信号VIN12而输出第一输出信号VOUT11
因此,第五十一开关SW51将第一输入信号VIN11提供给第一输出缓冲器300的第一输入端子(+)。第五十二开关SW52将第二输入信号VIN12提供给第一输出缓冲器300的第二输入端子(-)。
另外,如针对图5说明的,第二输出缓冲器200在第二电压轨VDD12和第三电压轨VSS03之间被驱动,并且响应于第三输入信号VIN13和第四输入信号VIN14而输出第二输出信号VOUT12
另外,第五十三开关SW53将第三输入信号VIN03提供给第二输出缓冲器400的第一输入端子(+)。另外,第五十四开关SW54将第四输入信号VIN04提供给第二输出缓冲器210的第二输入端子(-)。
此外,第六十一开关SW61将第一输出信号VOUT01反馈给第一输出缓冲器300的第一输入端子(+),第六十二开关SW62将第一输出信号VOUT01反馈给第一输出缓冲器300的第二输入端子(-),第六十三开关SW63将第二输出信号VOUT02反馈给第二输出缓冲器400的第一输入端子(+),第六十四开关SW64将第二输出信号VOUT02反馈给第二输出缓冲器400的第二输入端子(-)。
另外,第七十一开关SW71将第一输出信号VOUT01提供给第一面板302,第七十三开关SW73将第一输出信号VOUT01提供给第二面板402,第七十二开关SW72将第二输出信号VOUT02提供给第一面板302,第七十四开关SW74将第二输出信号VOUT02提供给第二面板402。
另外,第八十开关SW80使第一面板302和第二面板302彼此分开,使得它们接收单独的信号。
在这个示例中,开关中的每个被选择性提供来自第一电压轨VDD01和第二电压轨VDD02的电压作为控制开关的闭合和断开的控制信号。以下表2中表示了根据各种实施例的输入电压的可供应组合。
表2


在表2中,HV表示第一电压轨VDD01提供的电源电压并且MV表示第二电压轨VDD02提供的电源电压。
因此,在示例中,开关SW51、SW52、SW61、SW62、SW71、SW72被选择性提供来自正解码器101的第一电压轨VDD01和第二电压轨VDD02的电源电压,开关SW53、SW54、SW63、SW64、SW73、SW74被选择性提供来自负解码器201的第一电压轨VDD01和第二电压轨VDD01的电源电压。
因此,如表2的实施例4A中所示,在第五十一开关SW51、第五十二开关SW52、第五十三开关SW53、第五十四开关SW54被提供HV的状况下,第六十一开关SW61、第六十二开关SW62、第六十三开关SW63、第六十四开关SW64可被一次全部地提供HV。
同时,如表2的实施例4B中所示,在如上所述地第五十一开关SW51、 第五十二开关SW52、第五十三开关SW53、第五十四开关SW54被提供HV的状况下,第六十一开关SW61和第六十二开关SW62被提供来自正解码器301的HV并且第六十三开关SW63和第六十四开关SW64被选择性提供来自负解码器401的MV。
在另一个示例中,如表2的实施例4C中所示,在第五十一开关SW51、第五十二开关SW52、第五十三开关SW53、第五十四开关SW54被提供HV的状况下,第六十一开关SW61、第六十二开关SW62、第六十三开关SW63、第六十四开关SW64被一次全部地提供MV。
在这些实施例中,第七十一开关SW71、第七十二开关SW72、第七十三开关SW73、第七十四开关SW74被一直提供HV。
另外,如表2的实施例5A中所示,在第五十一开关SW51和第五十二开关SW52被提供来自正解码器301的HV并且第五十三开关SW53和第五十四开关SW54被选择性提供来自负解码器401的MV的状况下,第六十一开关SW61、第六十二开关SW62、第六十三开关SW63、第六十四开关SW64被一次全部地提供HV。
作为另一个示例,如表2的实施例5B中所示,在第五十一开关SW51和第五十二开关SW52被提供来自正解码器301的HV并且第五十三开关SW53和第五十四开关SW54被选择性提供来自负解码器401的MV的状况下,第六十一开关SW61和第六十二开关SW62被提供来自正解码器301的HV并且第六十三开关SW63和第六十四开关SW64被选择性提供来自负解码器401的MV。
在另一个示例中,如表2的实施例5C中所示,在第五十一开关SW51和第五十二开关SW52被提供来自正解码器301的HV并且第五十三开关SW53和第五十四开关SW54被选择性提供来自负解码器401的MV的状况下,第六十一开关SW61、第六十二开关SW62、第六十三开关SW63、第六十四开关SW64被一次全部地提供MV。
在这些实施例中,第七十一开关SW71、第七十二开关SW72、第七十三开关SW73、第七十四开关SW74被一直提供HV。
可选地,如表2的实施例6A中所示,在第五十一开关SW51、第五十二开关SW52、第五十三开关SW53、第五十四开关SW54被提供MV的状况下,第六十一开关SW61、第六十二开关SW62、第六十三开关SW63、第六十四开 关SW64被一次全部地提供HV。
同时,如表2的实施例6B中所示,在如上所述地第五十一开关SW51、第五十二开关SW52、第五十三开关SW53、第五十四开关SW54被提供MV的状况下,第六十一开关SW61和第六十二开关SW62被提供来自正解码器301的HV并且第六十三开关SW63和第六十四开关SW64被选择性提供来自负解码器401的MV。
在另一个示例中,如表2的实施例6C中所示,在第五十一开关SW51、第五十二开关SW52、第五十三开关SW53、第五十四开关SW54被提供MV的状况下,第六十一开关SW61、第六十二开关SW62、第六十三开关SW63、第六十四开关SW64被一次全部地提供MV。
在这些实施例中,第七十一开关SW71、第七十二开关SW72、第七十三开关SW73、第七十四开关SW74被一直提供HV。
另外,第五开关组SW50、第六开关组SW60和第七开关组SW70中的每个开关可被构造成晶体管的传输门的组合或者单个晶体管的组合。
因此,各种实施例被构造为没有扩大显示器驱动器装置的布局面积。因此,各种实施例的特点能够在于高转换速率而电流消耗没有增大,因为如实施例中提供地,输出缓冲器及其开关结构被改善了。
图7示出根据实施例的根据图3中示出的用于输出缓冲的设备的电源结构的平面图。
如所示出的,向根据本公开的具有半摆幅轨对轨结构的用于输出缓冲的设备供电的结构通过为输出缓冲器选择性提供来自源自形成在外部印刷电路板(PCB)(未示出)或IC上的第一调节器103和/或第二调制器104的第一电压轨V01、第二电压轨V02和第三电压轨V03的电压,来驱动第二输出缓冲器200和第一输出缓冲器100。
图8示出根据实施例的根据图5中示出的用于输出缓冲的设备的电源结构的平面图。
如所示出的,根据本公开的具有半摆幅轨对轨结构的用于输出缓冲的设备的电源结构通过将来自形成在外部印刷电路板(PCB)(未示出)或IC上的第一调节器303和第二调制器304的第一电压轨VDD11、第二电压轨VDD12和第三电压轨VDD13的电压选择性提供给第二输出缓冲器400和第一输出缓冲器300,来驱动第二输出缓冲器400和第一输出缓冲器300。
图像显示器设备可被实现为液晶显示器(LCD)、发光二极管(LED)显示器、等离子体显示面板(PDP)、屏幕、终端等。屏幕可以是包括一个或多个硬件组件的物理结构,这些组件提供呈现用户界面和/或接收用户输入的能力。屏幕可涵盖显示区、手势捕获区、触摸感应显示器和/或可配置区的任意组合。屏幕可被嵌入硬件中或者可以是可安装到设备且从设备拆卸的的外部外围装置。显示器可以是单屏幕或多屏幕显示器。单个物理屏幕可包括多个显示器,这些显示器被作为单独的逻辑显示器管理,从而允许在各个显示器(尽管是同一物理屏幕的部分)上显示不同的内容。
可使用硬件组件实现这里描述的设备和单元。硬件组件可包括例如控制器、传感器、处理器、发生器、驱动器和其它等价电子组件。可使用一个或多个通用或专用计算机(诸如(例如)处理器、控制器和算术逻辑单元)、数字信号处理器、微计算机、现场可编程阵列、可编程逻辑单元、微处理器或者能够以限定方式响应并且执行指令的任何其它装置来实现硬件组件。硬件组件可运行操作系统(OS)和在OS上运行的一个或多个软件应用。硬件组件还可响应于软件的执行访问、存储、操纵、处理和形成数据。出于简单的目的,对处理装置的描述按照单数使用的;然而,本领域的技术人员将理解,处理装置可包括多个处理元件和多种类型的处理元件。例如,硬件组件可包括多个处理器或者处理器和控制器。另外,不同的处理配置(诸如,并行处理器)是可能的。
上述方法可被编写为计算机程序、一条代码、指令或它们的一些组合,以独立地或者一起指示或配置处理装置根据需要进行操作。软件和数据可被永久或暂时地嵌入任何类型的机器、组件、实体或虚拟设备、计算机存储介质或能够将指令或数据提供到处理装置或者能够被处理装置翻译的计算机存储介质或装置中。软件还可被分布于联网的计算机系统,使得软件以分布方式存储和执行。具体地,软件和数据可由一个或多个非暂态计算机可读记录介质来存储。介质还可包括单独的或与软件程序指令组合的数据文件、数据结构等。非暂态计算机可读记录介质可包括可存储此后可由计算机系统或处理装置读取的数据的任何数据存储装置。非暂态计算机可读记录介质的示例包括只读存储器(ROM)、随机存取存储器(RAM)、光盘只读存储器(CD-ROM)、磁盘、USB、软盘、硬盘、光学记录介质(例如,CD-ROM或DVD)和PC接口(例如,PCI、PCI-express、WiFi等)。另外,本领域熟练 的编程人员可基于附图的流程图和框图和这里提供的对其对应的描述来理解用于实现这里公开的示例的功能程序、代码和代码段。
仅仅作为非排他性的例证,这里描述的终端/装置/单元可指移动装置,诸如(例如)手机、智能电话、可穿戴智能装置(诸如(例如)戒指、手表、一副眼镜、手镯、脚镯、皮带、项链、耳环、头巾、头盔、嵌入衣物的装置等)、个人计算机(PC)、平板个人计算机(平板)、平板手机、个人数字助理(PDA)、数码相机、便携式游戏控制台、MP3播放器、便携式/个人多媒体播放器(PMP)、手持电子书、超移动个人计算机(UMPC)、便携式笔记本PC、全球定位系统(GPS)导航、和诸如高清晰度电视(HDTV)、光盘播放器、DVD播放器、蓝光播放器、机顶盒的装置、或能够进行与这里公开的无线通信或网络通信一致的无线通信或网络通信的任何其它装置。在非排他性示例中,可穿戴装置可被自安装在用户的身体(诸如(例如)眼镜或手镯)上。在另一个非排他性示例中,可穿戴装置可通过附接装置安装到用户的身体上,诸如(例如)所述附接装置使用臂带将智能电话或平板附接到用户的手臂,或者使用系锁将可穿戴装置挂到用户的脖子上。
计算系统或计算机可包括电连接到总线的微处理器、用户界面和存储器控制器,并且还可包括闪速存储装置。闪速存储装置可借助存储器控制器存储N位数据。N位数据可以是已经被微处理器处理和/或将被微处理器处理的数据,N可以是等于或大于1的整数。如果计算系统或计算机是移动装置,则可提供电池来供电,以操作计算系统或计算机。本领域的普通技术人员将清楚,计算系统或计算机还可包括应用芯片组、相机图像处理器、移动动态随机存取存储器(DRAM)和本领域的普通技术人员已知的将被包括在计算系统或计算机中的任何其它装置。存储器控制器和闪速存储装置可构成使用非易失性存储器存储数据的固态驱动器或盘(SSD)。
虽然本公开包括具体示例,但本领域的普通技术人员将清楚,可在不脱离权利要求书及其等同物的精神和范围的情况下,在这些示例中进行形式和细节上的各种变化。这里描述的示例将被视为只是描述含义的,而不是目的在于限制。对每个示例中的特征或方面的描述将被视为可应用于其它示例中的类似特征或方面。如果所描述技术以不同次序执行,和/或如果所描述系统、构架、装置或电路中的组件以不同方式组合和/或被其它组件或它们的等同物取代或补充,则可实现合适的结果。因此,本公开的范围不受具体实施方式 限定,而是受权利要求书及其等同物限定,并且在权利要求书及其等同物的范围内的所有变形将被理解为被包括在本公开中。

具有半摆幅轨对轨结构的用于输出缓冲的设备.pdf_第1页
第1页 / 共28页
具有半摆幅轨对轨结构的用于输出缓冲的设备.pdf_第2页
第2页 / 共28页
具有半摆幅轨对轨结构的用于输出缓冲的设备.pdf_第3页
第3页 / 共28页
点击查看更多>>
资源描述

《具有半摆幅轨对轨结构的用于输出缓冲的设备.pdf》由会员分享,可在线阅读,更多相关《具有半摆幅轨对轨结构的用于输出缓冲的设备.pdf(28页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN104113320A43申请公布日20141022CN104113320A21申请号201410157871422申请日20140418102013004375920130419KRH03K19/00200601G09G3/3620060171申请人美格纳半导体有限公司地址韩国忠清北道清州市72发明人安昌镐南炳在朴相炫高在弘申贤镇74专利代理机构北京铭硕知识产权代理有限公司11286代理人王兆赓韩素云54发明名称具有半摆幅轨对轨结构的用于输出缓冲的设备57摘要提供了一种具有半摆幅轨对轨结构的用于输出缓冲的设备。该设备通过使用开关结构提供输出缓冲,以实现高转换速率和低功率特性,。

2、从而降低电流消耗。提供的具有半摆幅轨对轨结构的用于输出缓冲的设备包括第一输出缓冲器,在第一电压轨和第二电压轨之间被驱动并且响应于第一输入信号和第二输入信号而输出第一输出信号;第二输出缓冲器,在第一电压轨和第二电压轨和第三电压轨之间被驱动并且响应于第三输入信号和第四输入信号而输出第二输出信号。30优先权数据51INTCL权利要求书4页说明书15页附图8页19中华人民共和国国家知识产权局12发明专利申请权利要求书4页说明书15页附图8页10申请公布号CN104113320ACN104113320A1/4页21一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括第一输出缓冲器,被构造为在第一电压轨和第。

3、二电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第二输出缓冲器,被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号。2如权利要求1所述的设备,其中,第二输出缓冲器包括输入级,被构造为分别从第二电压轨和第三电压轨接收输入高电源电压和输入低电源电压,产生对应于第三输入信号和第四输入信号的第一传递信号;输出级,被构造为分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于第一传递信号的第二输出信号。3如权利要求2所述的设备,其中,输出高电源电压的电压电平高于输入高电源电压的电压电平,其中,输出低电源电。

4、压的电压电平等于输入高电源电压的电压电平。4如权利要求1所述的设备,其中,第一输出缓冲器包括输入级,被构造为分别从第一电压轨和第二电压轨接收输入高电源电压和输入低电源电压,产生对应于第一输入信号和第二输入信号的第二传递信号;输出级,被构造为分别从第一电压轨和第二电压轨接收输出高电源电压和输出低电源电压,产生对应于第二传递信号的第一输出信号。5如权利要求4所述的设备,其中,输出高电源电压的电压电平等于输入高电源电压的电压电平,其中,输出低电源电压的电压电平等于输入低电源电压的电压电平。6如权利要求1所述的设备,其中,第二电压轨的电压值是第一电压轨和第三电压轨之间的一半电压值。7一种具有半摆幅轨对。

5、轨结构的用于输出缓冲的设备,包括第一输出缓冲器,被构造为在第一电压轨和第二电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第十一开关,被构造为将第一输入信号提供给第一输出缓冲器的第一输入端子;第十二开关,被构造为将第二输入信号提供给第一输出缓冲器的第二输入端子;第二输出缓冲器,被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号;第十三开关,被构造为将第三输入信号提供给第二输出缓冲器的第一输入端子;权利要求书CN104113320A2/4页3第十四开关,被构造为将第四输入信号提供给第二输出缓冲器的第二输入端子。8如权利。

6、要求7所述的设备,还包括第二十一开关,被构造为将第一输出信号反馈给第一输出缓冲器的第一输入端子;第二十二开关,被构造为将第一输出信号反馈给向第一输出缓冲器的第二输入端子;第二十三开关,被构造为将第二输出信号反馈给第二输出缓冲器的第一输入端子;和第二十四开关,被构造为将第二输出信号反馈给第二输出缓冲器的第二输入端子。9如权利要求8所述的设备,还包括第三十一开关,被构造为将第一输出信号提供给第一面板;第三十三开关,被构造为将第一输出信号提供给第二面板;第三十二开关,被构造为将第二输出信号提供给第一面板;第三十四开关,被构造为将第二输出信号提供给第二面板。10如权利要求9所述的设备,其中,第十一开关。

7、、第十二开关、第十三开关和第十四开关、第二十一开关、第二十二开关、第二十三开关和第二十四开关、第三十一开关、第三十二开关、第三十三开关和第三十四开关中的每个开关被正解码器和负解码器提供来自第一电压轨和第二电压轨的电压作为控制开关的闭合和断开的控制信号,第十一开关和第十二开关二者被正解码器提供来自第一电压轨或第二电压轨的电压并且第二十一开关和第二十二开关二者被正解码器提供来自第一电压轨或第二电压轨的电压,第十三开关和第十四开关二者被负解码器提供来自第一电压轨或第二电压轨的电压并且第二十三开关和第二十四开关二者被负解码器提供来自第一电压轨或第二电压轨的电压,第三十一开关和第三十二开关二者被正解码器。

8、提供来自第一电压轨的电压,第三十三开关和第三十四开关二者被负解码器提供来自第一电压轨的电压。11如权利要求9所述的设备,还包括第四十开关,被构造为使第一面板和第二面板彼此分开。12如权利要求7所述的设备,还包括多个调节器,形成在外部印刷电路板或集成电路上,并联连接以将驱动电压选择性提供给第一电压轨、第二电压轨和第三电压轨。13一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括第一输出缓冲器,被构造为在第一电压轨和第二电压轨、第三电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第二输出缓冲器,被构造为在第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出。

9、第二输出信号。14如权利要求13所述的设备,其中,第一输出缓冲器包括输入级,被构造为分别从第一电压轨和第二电压轨接收输入高电源电压和输入低电源电压,产生对应于第一输入信号和第二输入信号的第一传递信号;权利要求书CN104113320A3/4页4输出级,被构造为分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于第一传递信号的第二输出信号。15如权利要求14所述的设备,其中,输出高电源电压的电压电平等于输入高电源电压的电压电平,其中,输出低电源电压的电压电平低于输入低电源电压的电压电平。16如权利要求13所述的设备,其中,第二输出缓冲器包括输入级,被构造为从第二电压轨和第三。

10、电压轨接收输入高电源电压和输入低电源电压,产生对应于第三输入信号和第四输入信号的第二传递信号;输出级,被构造为从第二电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于第二传递信号的第二输出信号。17如权利要求16所述的设备,其中,输出高电源电压的电压电平等于输入高电源电压的电压电平,其中,输出低电源电压的电压电平等于输入低电源电压的电压电平。18如权利要求13所述的设备,其中,第二电压轨的电压值是第一电压轨和第三电压轨之间的一半电压值。19一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括第一输出缓冲器,被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第一输入信号和。

11、第二输入信号而输出第一输出信号;第五十一开关,被构造为将第一输入信号提供给第一输出缓冲器的第一输入端子;第五十二开关,被构造为将第二输入信号提供给第一输出缓冲器的第二输入端子;第二输出缓冲器,被构造为在第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号;第五十三开关,被构造为将第三输入信号提供给第二输出缓冲器的第一输入端子;第五十四开关,被构造为将第四输入信号提供给第二输出缓冲器的第二输入端子。20如权利要求19所述的设备,还包括第六十一开关,被构造为将第一输出信号反馈给第一输出缓冲器的第一输入端子;第六十二开关,被构造为将第一输出信号反馈给第一输出缓冲器的第。

12、二输入端子;第六十三开关,被构造为将第二输出信号反馈给第二输出缓冲器的第一输入端子;和第六十四开关,被构造为将第二输出信号反馈给第二输出缓冲器的第二输入端子。21如权利要求20所述的设备,还包括第七十一开关,被构造为将第一输出信号提供给第一面板;第七十三开关,被构造为将第一输出信号提供给第二面板;第七十二开关,被构造为将第二输出信号提供给第一面板;权利要求书CN104113320A4/4页5第七十四开关,被构造为将第二输出信号提供给第二面板。22如权利要求20所述的设备,其中,第五十一开关、第五十二开关、第五十三开关和第五十四开关、第六十一开关、第六十二开关、第六十三开关和第六十四开关、第七十。

13、一开关、第七十二开关、第七十三开关和第七十四开关中的每个开关被正解码器和负解码器提供来自第一电压轨和第二电压轨的电压作为用于控制开关的闭合和断开的控制信号,第五十一开关和第五十二开关二者被正解码器提供来自第一电压轨或第二电压轨的电压并且第六十一开关和第六十二开关二者被正解码器提供来自第一电压轨或第二电压轨的电压,第五十三开关和第五十四开关二者被负解码器提供来自第一电压轨或第二电压轨的电压并且第六十三开关和第六十四开关二者被负解码器提供来自第一电压轨或第二电压轨的电压,第七十一开关和第七十二开关二者被正解码器提供来自第一电压轨的电压,第七十三开关和第七十四开关二者被负解码器提供来自第一电压轨的电。

14、压。23如权利要求20所述的设备,还包括第八十开关,被构造为使第一面板和第二面板彼此分开。24如权利要求19所述的设备,还包括第一调节器和第二调节器,形成在外部印刷电路板或集成电路上,且被构造为将驱动电压选择性提供给第一电压轨、第二电压轨和第三电压轨。权利要求书CN104113320A1/15页6具有半摆幅轨对轨结构的用于输出缓冲的设备0001本申请要求于2013年4月19日在韩国知识产权局提交的第1020130043759号韩国专利申请的权益,该申请的全部公开出于所有目的通过引用包含于此。技术领域0002下面的描述涉及具有半摆幅轨对轨结构(HALFSWINGRAILTORAILSTRUCTU。

15、RE)的用于输出缓冲的设备,更具体地,涉及特点在于高转换速率和低功耗的具有半摆幅轨对轨结构的用于输出缓冲的设备。背景技术0003通常,对于用于驱动显示器装置的面板的集成电路(IC),由于负载电容的增大和根据所述增大的水平周期的缩短,导致转换速率正成为集成电路操作中的重要因素。在电子器件中,转换速率被定义为每单位时间的输出电压的最大改变速率。这种集成电路可被称为显示器驱动器IC(DDI)或显示器驱动器装置。0004另外,从面板DDI的安装环境的观点来看,传统上,源IC被构造为驱动一个液晶。最近,源IC可驱动三个液晶,这要求IC再多驱动两个液晶。由于这些增加了针对DDI设置的需求,导致实现快速转换。

16、时间变得必要。0005另外,由于实现快速转换时间和期间的低功耗也是显示器驱动器装置的设计目标,所以显示器驱动器装置可被设计成特点在于电流消耗的减少、高转换速率、快速转换时间或快速稳定时间,。0006图1示出指示液晶显示装置的平面图。0007液晶显示器装置(LCD)提供诸如小型化、纤薄和低功耗的优点。因此,LCD技术用于例如笔记本计算机的LCD屏幕面板和LCDTV。具体地,有源矩阵类型的LCD装置使用薄膜晶体管(TFT)作为开关元件并且是适于显示运动图像的显示技术。0008当参照图1时,液晶显示器装置(LCD)1包括液晶面板2、分别具有许多源极线(SL)的源极驱动器(SD)和分别具有许多栅极线(。

17、GL)的栅极驱动器(GD)。源极线(SL)可被称为数据线或数据通道。0009源极驱动器(SD)中的每个驱动布置在液晶面板2上的源极线(SL)。栅极驱动器(GD)中的每个驱动布置在液晶面板2上布置的栅极线(GL)。0010液晶面板2包括许多像素3。像素3中的每个包括开关晶体管(TR)、用于减少液晶的漏电的存储电容器(CST)、液晶电容器(CLC)。开关晶体管(TR)响应于驱动栅极线(GL)的信号导通和截止。通过来自栅极线(GL)的信号而导通和截止的开关晶体管(TR)的端子连接到源极线(SL)。0011存储电容器(CST)连接在开关晶体管(TR)的另一个端子和接地电压(VSS)之间,液晶电容器(C。

18、LC)连接在开关晶体管(TR)的另一个端子和公共电压(VCOM)之间。在示例中,公共电压(VCOM)是电源电压(诸如,VDD/2)。0012可通过使用寄生电阻器和寄生电容器表达与布置在液晶面板2上的像素3连接的说明书CN104113320A2/15页7源极线(SL)中的每条的负载来对其进行建模。0013图2示出指示用于输出缓冲的设备的示意图。0014当参照图2时,源极驱动器50包括与源极线连接的输出缓冲器10、输出开关11、输出保护电阻器12和负载13。输出缓冲器10将模拟运动图像信号传递到对应的输出开关11,以进行放大。响应于控制输出开关11(诸如,开关(OSW)和/或开关(OSWB)的信号。

19、的激活,输出开关11将经放大的模拟运动图像信号作为驱动源极线的信号而输出。驱动源极线的信号被提供给连接到源极线的负载13。如图2中所示,负载13被建模为寄生电阻器(RL1至RL5)和寄生电容器(CL1至CL5),使得寄生电阻器(RL1至RL5)和寄生电容器(CL1至CL5)以梯型结构连接。0015然而,根据这种示例方法,输出开关11具有多个传输开关。因此,由于因使用多个传输开关造成的电阻成分,导致转换速率变低。因此,转换时间增加,这有可能干扰装置的功能。另外,出现的另一个问题在于,转换速率升高有可能增加电流消耗,这对于装置的功能也会是有害的。发明内容0016提供本发明内容是为了以简化形式介绍以。

20、下在具体实施方式中被进一步描述的构思的选择。本发明内容不意图标识要求保护的主题的重要特征或必要特征,它也不意图用于辅助确定要求保护的主题的范围。0017本发明的目的在于提供一种具有半摆幅轨对轨结构的用于输出缓冲的设备,该设备被构造为通过改善设备的开关结构和输出缓冲器来表现高转换速率和低功耗的特征。0018在一个总体方面,一种具有半摆幅轨对轨结构的用于输出缓冲的设备包括第一输出缓冲器,被构造为在第一电压轨和第二电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第二输出缓冲器,被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号输出第二输出信。

21、号。0019第二输出缓冲器可包括输入级,被构造为分别从第二电压轨和第三电压轨接收输入高电源电压和输入低电源电压,产生对应于输入信号的传递信号;输出级,被构造为分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于传递信号的第二输出信号。0020输出高电源电压的电压电平可高于输入高电源电压的电压电平,输出低电源电压的电压电平可等于输入低电源电压的电压电平。0021第一输出缓冲器可包括输入级,被构造为分别从第一电压轨和第二电压轨接收输入高电源电压和输入低电源电压,产生对应于输入信号的传递信号;输出级,被构造为分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对。

22、应于传递信号的第一输出信号。0022输出高电源电压的电压电平可等于输入高电源电压的电压电平,输出低电源电压的电压电平可等于输入低电源电压的电压电平。0023第二电压轨的电压值可以是第一电压轨和第三电压轨之间的一半电压值。0024在另一个总体方面,一种具有半摆幅轨对轨结构的用于输出缓冲的设备,包括第一输出缓冲器,被构造为在第一电压轨和第二电压轨之间被驱动,响应于第一输入信号和说明书CN104113320A3/15页8第二输入信号而输出第一输出信号;第十一开关,被构造将第一输入提供给第一输出缓冲器的第一输入端子;第十二开关,被构造为将第二输入信号提供给第一输出缓冲器的第二输入端子;第二输出缓冲器,。

23、被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号;第十三开关,被构造为将第三输入信号提供给第二输出缓冲器的第一输入端子;第十四开关,被构造为将第四输入信号提供给第二输出缓冲器的第二输入端子。0025所述设备还可包括第二十一开关,被构造为将第一输出信号反馈给第一输出缓冲器的第一输入端子;第二十二开关,被构造为将第一输出信号反馈给第一输出缓冲器的第二输入端子;第二十三开关,被构造为将第二输出信号反馈给第二输出缓冲器的第一输入端子;第二十四开关,被构造为将第二输出信号反馈给第二输出缓冲器的第二输入端子。0026所述设备还可包括第三十一开关,被。

24、构造为将第一输出信号提供给第一面板;第三十三开关,被构造为将第一输出信号提供给第二面板;第三十二开关,被构造为将第二输出信号提供给第一面板;第三十四开关,被构造为将第二输出信号提供给第二面板。0027第十一开关、第十二开关、第十三开关和第十四开关、第二十一开关、第二十二开关、第二十三开关和第二十四开关、第三十一开关、第三十二开关、第三十三开关和第三十四开关中的每个开关可被正解码器和负解码器提供来自第一电压轨和第二电压轨的电压,第十一开关和第十二开关二者可被正解码器提供来自第一电压轨或第二电压轨的电压并且第二十一开关和第二十二开关二者可被正解码器提供来自第一电压轨或第二电压轨的电压,第十三开关和。

25、第十四开关二者可被负解码器提供来自第一电压轨或第二电压轨的电压并且第二十三开关和第二十四开关二者可被负解码器提供来自第一电压轨或第二电压轨的电压,第三十一开关和第三十二开关二者可被正解码器提供来自第一电压轨的电压,第三十三开关和第三十四开关二者可被负解码器提供来自第一电压轨的电压。0028因此,第一开关组至第三开关组中的每个开关可按以下表1中示出的组合被选择性地提供来自第一电压轨或第二电压轨的电压。0029所述设备还可包括第四十开关,被构造为使第一面板和第二面板彼此分开。0030所述设备还可包括多个调节器,所述多个调节器形成在外部印刷电路板(PCB)或集成电路(IC)上,并联连接将驱动电压选择。

26、性提供给第一电压轨、第二电压轨和第三电压轨。0031在另一个总体方面,一种具有半摆幅轨对轨结构的用于输出缓冲的设备包括第一输出缓冲器,被构造为在第一电压轨和第二电压轨、第三电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第二输出缓冲器,被构造为在第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号。0032第一输出缓冲器可包括输入级,被构造为分别从第一电压轨和第二电压轨接收输入高电源电压和输入低电源电压,产生对应于输入信号的传递信号;输出级,被构造为分别从第一电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于传递信号的第二输出。

27、信号。0033输出高电源电压的电压电平可等于输入高电源电压的电压电平,输出低电源电压的电压电平可低于输入低电源电压的电压电平。0034第二输出缓冲器可包括输入级,被构造为从第二电压轨和第三电压轨接收输入说明书CN104113320A4/15页9高电源电压和输入低电源电压,产生对应于输入信号的传递信号;输出级,被构造为从第二电压轨和第三电压轨接收输出高电源电压和输出低电源电压,输出对应于传递信号的第二输出信号。0035输出高电源电压的电压电平可等于输入高电源电压的电压电平,输出低电源电压的电压电平可等于输入低电源电压的电压电平。0036第二电压轨的电压值是第一电压轨和第三电压轨之间的一半电压值。。

28、0037在另一个总体方面,一种具有半摆幅轨对轨结构的用于输出缓冲的设备包括第一输出缓冲器,被构造为在第一电压轨、第二电压轨和第三电压轨之间被驱动,响应于第一输入信号和第二输入信号而输出第一输出信号;第五十一开关,被构造为将第一输入信号提供给第一输出缓冲器的第一输入端子;第五十二开关,被构造为第二输入信号提供给第一输出缓冲器的第二输入端子;第二输出缓冲器,被构造为在第二电压轨和第三电压轨之间被驱动,响应于第三输入信号和第四输入信号而输出第二输出信号;第五十三开关,被构造为将第三输入信号提供给第二输出缓冲器的第一输入端子;第五十四开关,被构造为将第四输入信号提供给第二输出缓冲器的第二输入端子。00。

29、38所述设备还可包括第六十一开关,被构造为将第一输出信号反馈给第一输出缓冲器的第一输入端子;第六十二开关,被构造为将第一输出信号反馈给第一输出缓冲器的第二输入端子;第六十三开关,被构造为将第二输出信号反馈给第二输出缓冲器的第一输入端子;第六十四开关,被构造为将第二输出信号反馈给第二输出缓冲器的第二输入端子。0039所述设备还可包括第七十一开关,被构造为将第一输出信号提供给第一面板提供;第七十三开关,被构造为将第一输出信号提供给第二面板;第七十二开关,被构造为将第二输出信号提供给第一面板;第七十四开关,被构造为将第二输出信号提供给第二面板。0040第五十一开关、第五十二开关、第五十三开关和第五十。

30、四开关、第六十一开关、第六十二开关、第六十三开关和第六十四开关、第七十一开关、第七十二开关、第七十三开关和第七十四开关中的每个开关可被正解码器和负解码器提供来自第一电压轨和第二电压轨的电压,第五十一开关和第五十二开关二者可被正解码器提供来自第一电压轨或第二电压轨的电压并且第六十一开关和第六十二开关二者可被正解码器提供来自第一电压轨或第二电压轨的电压,第五十三开关和第五十四开关二者可被负解码器提供来自第一电压轨或第二电压轨的电压并且第六十三开关和第六十四开关二者可被负解码器提供来自第一电压轨或第二电压轨的电压,第七十一开关和第七十二开关二者可被正解码器提供来自第一电压轨的电压,第七十三开关和第七。

31、十四开关二者可被负解码器提供来自第一电压轨的电压。0041因此,第五开关组、第六开关组和第七开关组中的每个开关可按以下表2中示出的组合被选择性地提供来自第一电压轨和第二电压轨的电压。0042所述设备还可包括第八十开关,被构造为使第一面板和第二面板彼此分开。0043所述设备还可包括第一调节器和第二调节器,形成在外部印刷电路板(PCB)或集成电路(IC)上,被构造为将驱动电压选择性提供给第一电压轨、第二电压轨和第三电压轨。0044根据如上所述的本公开的具有半摆幅轨对轨结构的用于输出缓冲的设备,提供以下效果可通过改善用于向输出缓冲器供应电压的结构并且改善与输出缓冲器连接的外部说明书CN1041133。

32、20A5/15页10开关结构,减少电流消耗,从而针对第一电压、第二电压和第三电压选择性驱动开关结构,因此可增强高转换速率和低功耗特征。附图说明0045图1示出指示液晶显示器装置的平面图。0046图2示出指示用于输出缓冲的设备的示意图。0047图3示出根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备的平面图。0048图4示出根据实施例的在图3中示出的用于输出缓冲的设备中添加了用于偏移消除的开关结构的设备的平面图。0049图5示出根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备的平面图。0050图6示出根据实施例的在图5中示出的用于输出缓冲的设备中添加了用于偏移消除的开关结构的设备的平面图。

33、。0051图7示出根据实施例的根据图3中示出的用于输出缓冲的设备的电源结构的平面图。0052图8示出根据实施例的根据图5中示出的用于输出缓冲的设备的电源结构的平面图。0053在整个附图和具体实施方式中,除非另外描述或提供,否则相同的附图参考标号将被理解为是指相同的元件、特征和结构。附图可不成比例,为了清晰、图示和方便起见,可夸大附图中的相对尺寸、比例和描述。具体实施方式0054提供下面的具体描述来辅助读者获得对这里描述的方法、设备和/或系统的全面理解。然而,对于本领域的普通技术人员,这里描述的系统、设备和/或方法的各种改变、修改和等同物将是明显的。所描述的处理步骤和/或操作的进程是示例;然而,。

34、步骤和/或操作的顺序不限于这里阐述的步骤和/或操作的顺序并且可如本领域已知地改变,除了必须以特点序出现的步骤和/或操作之外。另外,为了更加清晰和简明,可省略对本领域的普通技术人员熟知的功能和结构的描述。0055这里描述的特征可按不同形式实施,将不被理解为限于这里描述的示例。相反,这里描述的示例已经被提供,使得本公开将是彻底和完全的,并且将把本公开的整个范围传达给本领域的普通技术人员。0056图3示出根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备的平面图。0057如所示出的,根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备包括两个缓冲器。所述两个缓冲器中的一个缓冲器是具有第一输入信号V。

35、IN01、第二输入信号VIN02和第一输出信号VOUT01的第一输出缓冲器100。另一个缓冲器是具有第三输入信号VIN03、第四输入信号VIN04和第二输出信号VOUT02的第二输出缓冲器200。0058第一输出缓冲器100和第二输出缓冲器200由第一电压轨VDD01、第二电压轨VDD02和第三电压轨VSS03提供的一个或更多个电压中的任一个驱动。0059因此,第一输出缓冲器100在第一电压轨VDD01和第二电压轨VDD02之间被驱动,并且响应于第一输入信号VIN01和第二输入信号VIN02而输出第一输出信号VOUT01。说明书CN104113320A106/15页110060此外,第二输出缓。

36、冲器200在第一电压轨VDD01、第二电压轨VDD02和第三电压轨VSS03之间被驱动,并且响应于第三输入信号VIN03和第四输入信号VIN04而输出第二输出信号VOUT02。0061例如,第二输出缓冲器200包括多个构成元件。在示例中,构成元件包括输入级210和输出级220。0062输入级210被构造为从第二电压轨VDD02和第三电压轨VSS03接收输入高电源电压和输入低电源电压并且产生对应于输入信号的传递信号。0063输出级220被构造为成从第一电压轨VDD01和第三电压轨VSS03接收输出高电源电压和输出低电源电压,并且输出对应于传递信号的第二输出信号。0064因此,在示例中,输出高电源。

37、电压的电压电平高于输入高电源电压的电压电平,输出低电源电压的电压电平等于输入低电源电压的电压电平。0065另外,第一输出缓冲器100包括两级,输入级110和输出级120。输入级110被构造为从第一电压轨VDD01和第二电压轨VDD02接收输入高电源电压和输入低电源电压,并且产生对应于输入信号的传递信号。0066输出级120被构造为从第一电压轨VDD01和第二电压轨VDD02接收输出高电源电压和输出低电源电压,并且产生对应于传递信号的第一输出信号。0067因此,在示例中,输出高电源电压的电压电平等于输入高电源电压的电压电平,输出低电源电压的电压电平等于输入低电源电压的电压电平。0068另外,在另。

38、一个示例中,第二电压轨VDD02的电压值是第一电压轨VDD01的电压值和第三电压轨VSS03的电压值之间的一半电压值。0069作为示例,当第一电压轨VDD01是10V并且第三电压轨VSS03是0V时,第二电压轨VDD02是5V。可选地,当第一电压轨VDD01是10V并且第三电压轨VSS03是10V时,第二电压轨VDD02是0V。0070图4示出根据实施例的在图3中示出的用于输出缓冲的设备中添加了用于偏移消除的开关结构的设备的平面图。0071如所示出的,在各种示例中,通过在第一输出缓冲器100和第二输出缓冲器200中添加第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW1。

39、4和第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24来构造用于供应电压和用于反馈的电路。0072如图3中所示,第一输出缓冲器100在第一电压轨VDD01和第二电压轨VDD02之间被驱动。第一输出缓冲器100响应于第一输入信号VIN01和第二输入信号VIN02而输出第一输出信号VOUT01。0073因此,第十一开关SW11将第一输入信号VIN01提供给第一输出缓冲器100的第一输入端子()1,第十二开关SW12将第二输入信号VIN02提供给第一输出缓冲器100的第二输入端子()。0074另外,如图3中所示,第二输出缓冲器200在第一电压轨VDD01、第二电压。

40、轨VDD02和第三电压轨VSS03之间被驱动。第二输出缓冲器200响应于第三输入信号VIN03和第四输入信号VIN04而输出第二输出信号VOUT02。0075因此,第十三开关SW13将第三输入信号VIN03提供给第二输出缓冲器200的第一输说明书CN104113320A117/15页12入端子()。另外,第十四开关SW14将第四输入信号VIN04提供给第二输出缓冲器200的第二输入端子()。0076另外,第二十一开关SW21将第一输出信号VOUT01反馈给第一输出缓冲器100的第一输入端子()。第二十二开关SW22将第一输出信号VOUT01反馈给第一输出缓冲器100的第二输入端子(),第二十三。

41、开关SW23将第二输出信号VOUT02反馈给第二输出缓冲器200的第一输入端子(),第二十四开关SW24将第二输出信号VOUT02反馈给第二输出缓冲器200的第二输入端子()。0077此外,具有半摆幅轨对轨结构的用于输出缓冲的设备包括另外的开关。所述设备包括第三十一开关SW31,将第一输出信号VOUT01提供给第一面板102;第三十三开关SW33,将第一输出信号VOUT01提供给第二面板202;第三十二开关SW32,将第二输出信号VOUT02提供给第一面板102;第三十四开关SW34,将第二输出信号VOUT02提供给第二面板202。0078具有半摆幅轨对轨结构的用于输出缓冲的设备还包括第四十开。

42、关SW40,第四十开关SW40使第一面板102和第二面板202彼此分开。0079在各种示例中,开关中的每个被选择性提供来自第一电压轨VDD01和第二电压轨VDD02的电压作为控制开关的闭合和断开的控制信号。以下表1中表示了根据各种实施例的输入电压的可供应组合。0080表10081说明书CN104113320A128/15页130082在表1中,HV表示第一电压轨VDD01提供的电源电压,并且MV表示第二电压轨VDD02提供的电源电压。0083在实施例中,某些开关SW11、SW12、SW21、SW22、SW31、SW32被选择性提供来自正解码器101的第一电压轨VDD01和第二电压轨VDD02的。

43、电源电压。另外,某些其它开关SW13、SW14、SW23、SW24、SW33、SW34被选择性提供来自负解码器201的第一电压轨VDD01和第二电压轨VDD01的电源电压。0084因此,如表1的实施例1A中所示,在第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供HV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24可被一次全部地提供HV。说明书CN104113320A139/15页140085另外,如表1的实施例1B中所示,在如上所述第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被。

44、提供HV的状况下,第二十一开关SW21和第二十二开关SW22被提供来自正解码器101的HV并且第二十三开关SW23和第二十四开关SW24被选择性提供来自负解码器201的MV。0086作为另一个替代方式,如表1的实施例1C中所示,在第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供HV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供MV。0087在这些实施例中,第三十一开关SW31、第三十二开关SW32、第三十三开关SW33、第三十四开关SW34被一直提供HV。0088另外,如表1的实施例2A中所示。

45、,在第十一开关SW11和第十二开关SW12被提供来自正解码器101的HV并且第十三开关SW13和第十四开关SW14被选择性提供来自负解码器201的MV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供HV。0089另外,如表1的实施例2B中所示,在第十一开关SW11和第十二开关SW12被提供来自正解码器101的HV并且第十三开关SW13和第十四开关SW14被选择性提供来自负解码器201的MV的状况下,第二十一开关SW21和第二十二开关SW22被提供来自正解码器101的HV并且第二十三开关SW23和第二十四开关SW24可被选择性提供来。

46、自负解码器201的MV。0090作为另一个替代方式,如表1的实施例2C中所示,在第十一开关SW11和第十二开关SW12被提供来自正解码器101的HV并且第十三开关SW13和第十四开关SW14被选择性提供来自负解码器201的MV的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供MV。0091在这些实施例中,第三十一开关SW31、第三十二开关SW32、第三十三开关SW33、第三十四开关SW34被一直提供HV。0092另外,如表1的实施例3A中所示,在第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供MV。

47、的状况下,第二十一开关SW21、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供HV。0093另外,如表1的实施例3B中所示,在如上所述地第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供MV的状况下,第二十一开关SW21和第二十二开关SW22被提供来自正解码器101的HV并且第二十三开关SW23和第二十四开关SW24被选择性提供来自负解码器201的MV。0094作为另一个替代方式,如表1的实施例3C中所示,在第十一开关SW11、第十二开关SW12、第十三开关SW13、第十四开关SW14被提供MV的状况下,第二十一开关SW21、。

48、第二十二开关SW22、第二十三开关SW23、第二十四开关SW24被一次全部地提供MV。0095在这些实施例中,第三十一开关SW31、第三十二开关SW32、第三十三开关SW33、第三十四开关SW34被一直提供HV。0096另外,第一开关组SW10、第二开关组SW20和第三开关组SW30中的每个开关可被构造成晶体管的传输门的组合或者单个晶体管的组合。0097因此,本申请包括被构造为没有扩大显示器驱动器装置的布局面积并且特点在于高转换速率而电流消耗没有增大的技术。这个目标是通过使用构造改进的输出缓冲器和开说明书CN104113320A1410/15页15关来实现的。例如,各种实施例允许选择每个开关的。

49、输入电压并且进行另外的选择和相关操作和动作来实现以上益处。0098图5示出根据实施例的具有半摆幅轨对轨结构的用于输出缓冲的设备的平面图。0099如所示出的,具有半摆幅轨对轨结构的用于输出缓冲的设备包括第一输出缓冲器300和第二输出缓冲器400。在这个示例中,第一输出缓冲器300包括第一输入信号VIN11、第二输入信号VIN12和第一输出信号VOUT11。另外,在这个示例中,第二输出缓冲器400具有第三输入信号VIN13、第四输入信号VIN14和第二输出信号VOUT12。0100第一输出缓冲器300和第二输出缓冲器400由来自第一电压轨VDD11、第二电压轨VDD12和第三电压轨VSS13的一个或多个电压驱动,并且第一输出缓冲器300和第二输出缓冲器400使用与图3的实施例中描述的结构不同地构成的操作结构进行操作。0101因此,第一输出缓冲器300在第一电压轨VDD11与第二电压轨VDD12和第三电压轨VSS13之间被驱动,并且响应于第一输入信号VIN11和第二输入信号VIN12而输出第一输出信号VOUT11。此外,第二输出缓冲器200在第二电压轨VDD12和第三电压轨VSS13之间被驱动并且响应于第三输入信号VIN13和第四输入信号VIN14而输出第二输出信号VOUT12。0102在这个实施例中,第一输出缓冲器110包括输入级310和输出级320。输入级310被构造为从第一电压轨。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电子电路


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1