《阵列基板及其驱动方法、液晶显示器.pdf》由会员分享,可在线阅读,更多相关《阵列基板及其驱动方法、液晶显示器.pdf(17页珍藏版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 103558720 A (43)申请公布日 2014.02.05 CN 103558720 A (21)申请号 201310572342.6 (22)申请日 2013.11.15 G02F 1/1362(2006.01) G02F 1/133(2006.01) G09G 3/36(2006.01) (71)申请人 京东方科技集团股份有限公司 地址 100015 北京市朝阳区酒仙桥路 10 号 (72)发明人 栗首 郑喆奎 邵继洋 (74)专利代理机构 北京中博世达专利商标代理 有限公司 11274 代理人 申健 (54) 发明名称 阵列基板及其驱动方法、 液晶显示器 。
2、(57) 摘要 本发明实施例提供了一种阵列基板及其驱动 方法、 液晶显示器, 涉及显示器技术领域。阵列基 板包括显示驱动电路以及由横纵交叉设置的多条 栅线和数据线形成的多个像素单元 ; 沿数据线方 向排列的一列像素单元形成像素单元列, 像素单 元列中包括相互间隔设置的多个第一像素单元组 和第二像素单元组 ; 第一像素单元组中的像素单 元的薄膜晶体管与一条数据线相连接, 第二像素 单元组中的像素单元的薄膜晶体管与相邻的另一 条数据线相连接 ; 显示驱动电路用于向数据线输 入源极信号电压, 以使得至少部分相邻的两列像 素单元列电压极性相反 ; 且在同一列像素单元列 中, 第一像素单元组和第二像素单。
3、元组电压极性 相反。 该阵列基板能够有效改善闪烁和色偏现象。 (51)Int.Cl. 权利要求书 3 页 说明书 9 页 附图 4 页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书3页 说明书9页 附图4页 (10)申请公布号 CN 103558720 A CN 103558720 A 1/3 页 2 1. 一种阵列基板, 其特征在于, 包括显示驱动电路以及由横纵交叉设置的多条栅线和 数据线形成的多个像素单元 ; 沿数据线方向排列的一列像素单元形成像素单元列, 所述像素单元列中包括相互间隔 设置的多个第一像素单元组和第二像素单元组 ; 所述第一像素单元组中的所述像素单。
4、元的薄膜晶体管与一条数据线相连接, 所述第二 像素单元组中的所述像素单元的薄膜晶体管与相邻的另一条数据线相连接 ; 所述显示驱动电路用于向数据线输入源极信号电压, 以使得至少部分相邻的两列所述 像素单元列电压极性相反 ; 且在同一列所述像素单元列中, 所述第一像素单元组和第二像 素单元组电压极性相反。 2. 根据权利要求 1 所述的阵列基板, 其特征在于, 所述显示驱动电路包括时序控制单元、 极性控制单元以及至少两个源极驱动单元 ; 所述至少两个源极驱动单元包括至少一个第一源极驱动单元和至少一个第二源极驱 动单元, 每一个所述源极驱动单元分别连接至少一条所述数据线 ; 所述时序控制单元, 用于。
5、向至少两个所述源极驱动单元输入第一极性反转信号和第二 极性反转信号, 所述第一极性反转信号和所述第二极性反转信号相位相反, 以使所述至少 两个源极驱动单元向所述数据线输入源极信号电压 ; 所述极性控制单元, 用于向所述第一源极驱动单元输入第一极性控制信号, 向所述第 二源极驱动单元输入第二极性控制信号, 所述第一极性控制信号和所述第二极性控制信号 相位相反, 以使所述至少两个源极驱动单元所驱动的源极信号电压实现极性反转。 3. 根据权利要求 2 所述的阵列基板, 其特征在于, 所述第一源极驱动单元对应显示区 域的第一区域, 所述第二源极驱动单元对应所述显示区域的第二区域 ; 所述第一源极驱动单。
6、元向所述数据线输入源极信号电压极性与所述第二源极驱动单 元向所述数据线输入源极信号电压极性顺序相反。 4. 根据权利要求 1-3 任一所述的阵列基板, 其特征在于, 在第 n 列所述像素单元列中, 所述第一像素单元组中的各个所述像素单元的TFT均与第2n-1列数据线相连接, 所述第二 像素单元组中的各个所述像素单元的 TFT 均与第 2n 列数据线相连接 ; 第 2n 列数据线与第 2n+1 列数据线相邻设置于两列所述像素单元列之间 ; 其中, 所述 n 为自然数, 且所述 n 小于等于所述阵列基板中所述像素单元列数量的一 半。 5. 根据权利要求 4 所述的阵列基板, 其特征在于, 所述第 。
7、2n-1 列数据线的电压极性与所述第 2n 列数据线的电压极性相反 ; 所述第 2n 列数据线的电压极性与所述第 2n+1 列数据线的电压极性相同。 6. 根据权利要求 1 所述的阵列基板, 其特征在于, 在同一列所述像素单元列中, 相邻设置的所述第一像素单元组与所述第二像素单元组 中的像素单元输入相同的栅极驱动信号。 7. 根据权利要求 1 所述的阵列基板, 其特征在于, 所述第一像素单元组和所述第二像 素单元组中包括相同数量的所述像素单元 ; 所述第一像素组和所述第二像素组均包括纵向排列的 2 个所述像素单元。 8. 一种液晶显示器, 其特征在于, 所述液晶显示器包括如权利要求 1-7 中。
8、任一项所述 权 利 要 求 书 CN 103558720 A 2 2/3 页 3 的阵列基板。 9. 一种阵列基板驱动方法, 用于驱动如权利要求 1-7 任一所述的阵列基板, 其特征在 于, 所述方法包括 : 显示驱动电路向数据线输入源极信号电压 ; 所述源极信号电压通过所述数据线驱动与所述数据线相连接的像素单元, 以使得至少 部分相邻的两列所述像素单元列电压极性相反 ; 且在同一列所述像素单元列中, 所述第一 像素单元组和第二像素单元组电压极性相反 ; 其中, 沿数据线方向排列的一列像素单元形成像素单元列, 所述像素单元列中包括相 互间隔设置的多个第一像素单元组和第二像素单元组 ; 所述第一。
9、像素单元组中的所述像素 单元的薄膜晶体管与一条数据线相连接, 所述第二像素单元组中的所述像素单元的薄膜晶 体管与相邻的另一条数据线相连接。 10. 根据权利要求 9 所述的阵列基板驱动方法, 其特征在于, 所述显示驱动电路向数据 线输入源极信号电压包括 : 时序控制单元向至少两个所述源极驱动单元输入第一极性反转信号和第二极性反转 信号, 所述第一极性反转信号和所述第二极性反转信号相位相反, 以使所述至少两个源极 驱动单元向所述数据线输入源极信号电压 ; 所述极性控制单元向所述第一源极驱动单元输入第一极性控制信号, 向所述第二源极 驱动单元输入第二极性控制信号, 所述第一极性控制信号和所述第二极。
10、性控制信号相位相 反, 以使所述至少两个源极驱动单元所驱动的源极信号电压实现极性反转 ; 其中, 所述至少两个源极驱动单元包括至少一个第一源极驱动单元和至少一个第二源 极驱动单元, 每一个所述源极驱动单元分别连接至少一条所述数据线。 11. 根据权利要求 10 所述的阵列基板驱动方法, 其特征在于, 所述第一源极驱动单元 对应显示区域的第一区域, 所述第二源极驱动单元对应所述显示区域的第二区域 ; 所述第一源极驱动单元向所述数据线输入源极信号电压极性与所述第二源极驱动单 元向所述数据线输入源极信号电压极性顺序相反。 12. 根据权利要求 9-11 任一所述的阵列基板驱动方法, 其特征在于, 在。
11、第 n 列所述像 素单元列中, 所述第一像素单元组中的各个所述像素单元的TFT均与第2n-1列数据线相连 接, 所述第二像素单元组中的各个所述像素单元的 TFT 均与第 2n 列数据线相连接 ; 第 2n 列数据线与第 2n+1 列数据线相邻设置于两列所述像素单元列之间 ; 其中, 所述 n 为自然数, 且所述 n 小于等于所述阵列基板中所述像素单元列数量的一 半。 13. 根据权利要求 12 所述的阵列基板驱动方法, 其特征在于, 所述第 2n-1 列数据线的电压极性与所述第 2n 列数据线的电压极性相反 ; 所述第 2n 列数据线的电压极性与所述第 2n+1 列数据线的电压极性相同。 14。
12、. 根据权利要求 12 所述的阵列基板, 其特征在于, 在同一列所述像素单元列中, 相邻设置的所述第一像素单元组与所述第二像素单元组 中的像素单元输入相同的栅极驱动信号。 15. 根据权利要求 9 所述的阵列基板驱动方法, 其特征在于, 所述第一像素单元组和所 述第二像素单元组中包括相同数量的所述像素单元 ; 权 利 要 求 书 CN 103558720 A 3 3/3 页 4 所述第一像素组和所述第二像素组均包括纵向排列的 2 个所述像素单元。 权 利 要 求 书 CN 103558720 A 4 1/9 页 5 阵列基板及其驱动方法、 液晶显示器 技术领域 0001 本发明涉及显示器技术领。
13、域, 尤其涉及一种阵列基板及其驱动方法、 液晶显示器。 背景技术 0002 液晶显示器是通过调节每一个像素中的红、 绿、 蓝子像素对光的透过量来显示画 面的。 液晶显示器在扫描周期内将数据通过源极驱动单元提供给像素电极并在帧周期内使 上述数据保持在该像素电极上以驱动该像素中的液晶分子偏转从而进行图像显示。 为提高 液晶面板的显示质量、 避免液晶极化不均, 像素电极需要采用交流电压来驱动, 即需要对像 素电极上的数据电压的极性进行满足一定规律的周期性的反转。 0003 现有的极性反转方式包括帧极性反转 (Frame Inversion) 、 线极性反转 (Line Inversion) 和点极性。
14、反转 (Dot Inversion) 等方式。其中, 在帧极性反转方式中, 某一帧 的所有液晶电容均被充电为一种相同的电压极性, 其下一帧的所有液晶电容又同时被充电 为另一相同的电压极性, 这样因不同的极性之间存在灰阶差异, 帧极性反转中的液晶显示 面板显示的画面容易产生闪烁, 视觉效果不良。 为了改善帧极性反转方式存在的缺点, 越来 越多的人们开始采用线极性反转及点极性反转的方式取代帧极性反转。 在线极性反转方式 中, 某一帧中相邻两行或列的液晶电容被充电为相反的电压极性, 从而可以以平均的方式 降低帧极性反转方式中画面闪烁的问题, 但在线性极性反转中相同电压极性方向上的信号 易产生干扰 ;。
15、 在点极性反转方式中, 某一帧中每一个次像素点的液晶电容的电压极性均与 其相邻的次像素点的液晶电容的电压极性相反, 这样一种反转方式具有更加良好的平均显 示效果, 可以使得画面闪烁的问题大大改善。 但其不足之处在于, 点反转方式具有较大的功 耗。 0004 此外, 在某些特定的显示模式下, 各像素单元间的偏压无法完全抵消, 这样, 公共 电极电压就会被上拉或下拉, 从而使得各颜色像素单元的像素电极与公共电极的差增大或 减小, 导致显示画面出现色偏问题。 发明内容 0005 本发明实施例提供一种阵列基板及其驱动方法、 液晶显示器, 能够均衡液晶显示 面板上各像素单元间的电压的极性, 改善闪烁和色。
16、偏现象。 0006 为了达到上述目的, 本发明实施例的一方面, 提供一种阵列基板, 包括由横纵交叉 设置的多条栅线和数据线形成的多个像素单元 ; 其中, 还包括显示驱动电路 ; 0007 其中, 沿数据线方向排列的一列像素单元形成像素单元列, 所述像素单元列中包 括相互间隔设置的多个第一像素单元组和第二像素单元组 ; 0008 所述第一像素单元组中的所述像素单元的薄膜晶体管与一条数据线相连接, 所述 第二像素单元组中的所述像素单元的薄膜晶体管与相邻的另一条数据线相连接 ; 0009 所述显示驱动电路用于向数据线输入源极信号电压, 以使得在至少部分相邻的两 列像素单中, 相邻的所述像素单元的电压。
17、极性相反 ; 且在同一列所述像素单元列中, 相邻像 说 明 书 CN 103558720 A 5 2/9 页 6 素单元组中的像素单元的电压极性相反。 0010 本发明实施例的另一方面, 提供一种液晶显示器, 所述液晶显示器包括如上所述 的阵列基板。 0011 本发明实施例的又一方面, 提供一种阵列基板驱动方法, 用于驱动如上所述的阵 列基板, 所述方法包括 : 0012 显示驱动电路向数据线输入源极信号电压 ; 0013 所述源极信号电压通过所述数据线驱动与所述数据线相连接的像素单元, 以使得 至少部分相邻的两列所述像素单元列电压极性相反 ; 且在同一列所述像素单元列中, 所述 第一像素单元。
18、组和第二像素单元组电压极性相反 ; 0014 其中, 沿数据线方向排列的一列像素单元形成像素单元列, 所述像素单元列中包 括相互间隔设置的多个第一像素单元组和第二像素单元组 ; 所述第一像素单元组中的所述 像素单元的薄膜晶体管与一条数据线相连接, 所述第二像素单元组中的所述像素单元的薄 膜晶体管与相邻的另一条数据线相连接。 0015 本发明实施例提供的这样一种阵列基板及其驱动方法、 液晶显示器, 阵列基板包 括多个像素单元列, 沿数据线方向排列的一列像素单元形成像素单元列, 所述像素单元列 中又包括间隔设置的多个第一像素单元组和第二像素单元组, 其中不同像素单元组中像素 单元的连接各不相同, 。
19、从而可以通过向不同的数据线输入特定的源极信号电压, 实现至少 部分相邻的两列所述像素单元列电压极性相反 ; 且在同一列所述像素单元列中, 所述第一 像素单元组和第二像素单元组电压极性相反。这样一来, 由于相邻像素单元组之间的电压 极性相反, 从而能够彼此抵消偏压, 均衡液晶显示面板上各像素单元间的电压的极性, 显著 改善闪烁和色偏现象。 另一方面, 在一帧周期内, 同一像素单元列的数据线通过分别输入电 压极性相反的源极信号电压, 即可以实现相邻像素单元组之间的电压极性相反, 采用这样 一种结构的阵列基板由于在每一帧内每一条数据线的电压极性无需反复发生跳变, 因此可 以有效降低阵列基板驱动过程中。
20、的功耗。 附图说明 0016 为了更清楚地说明本发明实施例或现有技术中的技术方案, 下面将对实施例或现 有技术描述中所需要使用的附图作简单地介绍, 显而易见地, 下面描述中的附图仅仅是本 发明的一些实施例, 对于本领域普通技术人员来讲, 在不付出创造性劳动的前提下, 还可以 根据这些附图获得其他的附图。 0017 图 1 为本发明实施例提供的一种阵列基板的结构示意图 ; 0018 图 2 为本发明实施例提供的阵列基板中显示驱动电路的结构示意图 ; 0019 图 3 为本发明实施例提供的另一阵列基板的结构示意图 ; 0020 图 4 为本发明实施例提供的一种阵列基板驱动信号的关系图 ; 0021。
21、 图 5 为本发明实施例提供的阵列基板中源极驱动单元的输出信号示意图 ; 0022 图 6 为本发明实施例提供的阵列基板点反转像素阵列结构示意图 ; 0023 图 7 为本发明实施例提供的又一阵列基板的结构示意图 ; 0024 图 8 为本发明实施例提供的一种阵列基板驱动方法的流程示意图。 说 明 书 CN 103558720 A 6 3/9 页 7 具体实施方式 0025 下面将结合本发明实施例中的附图, 对本发明实施例中的技术方案进行清楚、 完 整地描述, 显然, 所描述的实施例仅仅是本发明一部分实施例, 而不是全部的实施例。基于 本发明中的实施例, 本领域普通技术人员在没有做出创造性劳动。
22、前提下所获得的所有其他 实施例, 都属于本发明保护的范围。 0026 本发明实施例提供的阵列基板, 如图 1 所示, 包括显示驱动电路 10 以及由横纵交 叉设置的多条栅线 11 和数据线 12 形成的多个像素单元 13。 0027 每个像素单元列130中包括相互间隔设置的多个第一像素单元组131和第二像素 单元组 132。 0028 第一像素单元组中的像素单元的薄膜晶体管与一条数据线相连接, 第二像素单元 组中的像素单元的薄膜晶体管与相邻的另一条数据线相连接。 例如 : 像素单元列130中, 第 一像素单元组 131 中的各个像素单元 13 的薄膜晶体管均与第一数据线 121 相连接, 第二。
23、像 素单元组 132 中的各个像素单元 13 的薄膜晶体管均与第二数据线 122 相连接。 0029 需要说明的是, 在本发明实施例中, 像素单元列 130 是指沿数据线方向排列的一 列像素单元13。 像素单元列130的数量与阵列基板中位于同一行的像素单元13数量有关, 例如 : 像素单元列 130 包含和多条栅线和两条数据线 121、 122。此外, 在本发明实施例中, 第一像素单元组 131 和第二像素单元组 132 可以包括相同数量的像素单元 13, 在第一像素 单元组131或第二像素单元组132中, 均可以包含一个以上的纵向设置的像素单元13, 像素 单元组所包含的像素单元 13 的数。
24、量可以根据实际要求进行选择。在如图 1 所示的阵列基 板中, 是以像素单元列 130 包括两条数据线 121 和 122, 第一像素单元组 131 和第二像素单 元组 132 中均包含一个像素单元 13 为例进行的说明。 0030 其中, 显示驱动电路 10 用于向数据线 12 输入源极信号电压, 以使得至少部分相 邻的两列所述像素单元列电压极性相反 ; 且在同一列所述像素单元列中, 所述第一像素单 元组和第二像素单元组电压极性相反。相邻的两列所述像素单元列电压极性相反, 指的是 相邻的像素单元列中, 沿数据线方向排列的第一像素单元组和第二像素单元组电压极性变 化相反 ; 例如 : 其中一像素。
25、单元列的第一像素单元组和第二像素单元组按照 +-+-+-顺序 交替变化, 另一像素单元列的第一像素单元组和第二像素单元组按照 -+-+-+顺序交替变 化。如图 1 所示, 在相邻的两列像素单元列 130 中, 连接数据线 121 的第一像素组 131 与 连接数据线 122 的第一像素组 131 两者的电压极性相反 (也即连接数据线 121 的像素单元 13, 与连接数据线 122 的像素单元 13 电压极性相反) ; 且在同一列所述像素单元列 130 中, 相邻像素单元组 131 和 132 电压极性相反 (即位于同一列像素单元列 130 中, 相邻像素单元 组 131 和 132 中的像素。
26、单元 13 的电压极性相反) 。 0031 本发明实施例提供的这样一种阵列基板, 包括多个像素单元列, 沿数据线方向排 列的一列像素单元形成像素单元列, 所述像素单元列中又包括间隔设置的多个第一像素单 元组和第二像素单元组, 其中不同像素单元组中像素单元的连接各不相同, 从而可以通过 向不同的数据线输入特定的源极信号电压, 实现至少部分的像素单元组中的像素单元与其 相邻的像素单元组中的像素单元的电压极性相反。这样一来, 由于相邻像素单元之间的电 压极性相反, 从而能够彼此抵消偏压, 均衡液晶显示面板上至少部分显示区的各像素单元 间的电压的极性, 显著改善闪烁和色偏现象。另一方面, 在一帧周期内。
27、, 同一像素单元列的 说 明 书 CN 103558720 A 7 4/9 页 8 数据线通过分别输入电压极性相反的源极信号电压, 即可以实现相邻像素单元之间的电压 极性相反, 采用这样一种结构的阵列基板由于在每一帧内每一条数据线的电压极性无需反 复发生跳变, 因此可以有效降低阵列基板驱动过程中的功耗。 0032 进一步地, 如图 2 所示, 显示驱动电路 10 具体可以包括时序控制单元 101、 极性控 制单元 102 以及至少两个源极驱动单元 103。 0033 其中, 至少两个源极驱动单元103又可以包括至少一个第一源极驱动单元1031和 至少一个第二源极驱动单元 1032, 每一个源极。
28、驱动单元 103 分别连接至少一条数据线 12 (图 2 中未示出) 。 0034 需要说明的是, 在本发明实施例中, 至少一个第一源极驱动单元 1031 和至少一个 第二源极驱动单元1032的结构相同, 二者的不同之处在于, 第一源极驱动单元1031和第二 源极驱动单元 1032 所接收到的极性控制信号并不相同, 从而使得二者分别输出具有不同 电压极性的源极信号电压, 为了区别这两种极性不同的电压输出端, 可以将其分别命名为 至少一个第一源极驱动单元 1031 和至少一个第二源极驱动单元 1032。 0035 时序控制单元 101, 用于向至少两个源极驱动单元 103 输入第一极性反转信号 。
29、POL1(如图 2 中实线所示) 和第二极性反转信号 POL2(如图 2 中虚线所示) , 第一极性反转 信号 POL1 和第二极性反转信号 POL2 相位相反, 以使至少两个源极驱动单元 103 向数据线 12 输入源极信号电压。 0036 极性控制单元 102, 用于向第一源极驱动单元 1031 输入第一极性控制信号 POLC1 (如图 2 中点划线所示) , 向第二源极驱动单元 1032 输入第二极性控制信号 POLC2(如图 2 中双点划线所示) , 第一极性控制信号 POLC1 和第二极性控制信号 POLC2 相位相反, 以使至 少两个源极驱动单元 103 所驱动的源极信号电压实现极。
30、性反转。 0037 具体的, 时序控制单元101和极性控制单元102可以为多种电子元件, 在本发明实 施例中, 时序控制单元 101 是以时序控制芯片 TCON 为例进行的说明, 极性控制单元 102 同 样可以集成到时序控制芯片 TCON 上。当然, 这也仅仅是举例说明, 同样可以采用其他能够 实现上述功能的电路单元或电子元件作为时序控制单元 101 和极性控制单元 102, 本发明 对此并不做限制。 0038 方式之一 : 本发明实施例提供的阵列基板还可以采用如图 3 所示的结构, 其中, 在 第 n 列像素单元列 130 中, 第一像素单元组 131 中的各个像素单元 13 的薄膜晶体管。
31、均与第 2n-1 列数据线相连接, 第二像素单元组 132 中的各个像素单元 13 的薄膜晶体管均与第 2n 列数据线相连接。 0039 第 2n 列数据线与第 2n+1 列数据线相邻设置于两列像素单元列 130 之间。 0040 其中, n 为自然数, 且 n 小于等于阵列基板中像素单元列 130 数量的一半。 0041 具体的, 第2n-1列数据线的电压极性与第2n列数据线的电压极性可以相反, 第2n 列数据线的电压极性与第 2n+1 列数据线的电压极性可以相同。 0042 采用这样一种结构的数据线设计, 通过在一帧周期内, 分别向相邻并列设置的第 2n 列数据线与第 2n+1 列数据线输。
32、入相同极性的电压信号, 即可以实现至少部分的像素单 元组中的像素单元与其相邻的像素单元组中的像素单元的电压极性相反。 由于采用相邻的 两列数据线分别向两像素单元列中的部分像素单元组输入驱动信号, 因此可以大大提高信 号驱动的可靠性, 此外, 相邻的两列数据线输入信号极性相同, 也可以进一步避免数据线之 说 明 书 CN 103558720 A 8 5/9 页 9 间由于存在极性差而产生的串扰, 进一步提高了显示装置的质量。 0043 在本发明实施例中, 第一源极驱动单元 1031 可以对应显示区域的第一区域, 第二 源极驱动单元 1032 可以对应所述显示区域的第二区域, 其中, 显示区域的第。
33、一区域与第二 区域并不重合。 0044 第一源极驱动单元 1031 向数据线输入源极信号电压极性与第二源极驱动单元 1032 向数据线输入源极信号电压极性顺序相反。 0045 其中, 显示区域的第一区域或第二区域均分别包括多条间隔设置的数据线。在显 示区域的第一区域或在显示区域的第二区域内, 同样可以采用第 2n-1 列数据线的电压极 性与第 2n 列数据线的电压极性相反, 第 2n 列数据线的电压极性与第 2n+1 列数据线的电压 极性相同的数据输入方式。 0046 具体的, 可以采用如图 2 所示的显示驱动电路 10 对如图 3 所示的阵列基板进行驱 动。其中, 包括 2n 个用于输出源极。
34、信号电压的源极驱动单元 103, n 个第一源极驱动单元 1031对应显示区域的左半侧区域, 其余n个第二源极驱动单元1032对应显示区域的右半侧 区域。例如 : D-IC_1D-IC_n 位于左半侧区域, D-IC_n+1D-IC_2n 位于右半侧区域, 每个 D-IC 连接 4 条数据线。 0047 源极驱动单元103的输入输出信号关系如图4所示, 由此可见, 通过控制第一极性 反转信号 POL1、 第二极性反转信号 POL2 以及极性控制信号 POLC 即可以实现源极驱动单元 103 的顺序重复输出。 0048 例如, 参考图 4, 时序控制单元 101 可以向每一个源极驱动单元 103。
35、 输入高电平 (H) 的第一极性反转信号 POL1 和低电平 (L) 的第二极性反转信号 POL2。 0049 极性控制单元102可以向位于显示区域的左半侧区域的源极驱动单元103输入高 电平 (H) 的第一极性控制信号 POLC1, 向位于显示区域的右半侧区域的源极驱动单元 103 输 入低电平 (L) 的第二极性控制信号 POLC2。 0050 根据图 4 所示的信号关系, 在第 N 帧, 当 POLC=H、 POL1=H、 POL2=L 时, 可以使得位 于显示区域的左半侧区域的源极驱动单元 103 向左半侧区域数据线 OUT_4n+1 至 OUT_4n+4 输入源极信号电压极性自左向右。
36、按正负负正 (+-+) 的顺序重复排列 (如图 4 中下虚线框所 示) ; 当 POLC=L、 POL1=H、 POL2=L 时, 可以使得位于显示区域的右半侧区域的源极驱动单元 103 向右半侧区域数据线 OUT_4n+1 至 OUT_4n+4 输入源极信号电压极性自左向右按负正正 负 (-+-) 的顺序重复排列 (如图 4 中上虚线框所示) , 相应的源极驱动单元 103 输出信号可 以如图 5 所示。采用上述驱动信号, 至少部分显示区可以实现如图 6 所示的点反转效果。 0051 在第 N+1 帧, 时序控制单元 101 和极性控制单元 102 向源极驱动单元 103 均反转, 以使得源。
37、极驱动单元 103 输出信号发生反转, 进而使得数据线信号发生反转, 同样实现了 至少部分显示区点反转效果。 0052 依次类推, 每一帧数据线的电压发生一次电压极性反转。即每一帧内每一条数据 线的电压极性无需反复发生跳变, 因此可以有效降低阵列基板驱动过程中的功耗。 0053 方式之二 : 本发明实施例提供的阵列基板还可以采用如图 3 所示的结构, 其中, 在 第 n 列像素单元列 130 中, 第一像素单元组 131 中的各个像素单元 13 的薄膜晶体管均与第 2n-1 列数据线相连接, 第二像素单元组 132 中的各个像素单元 13 的薄膜晶体管均与第 2n 列数据线相连接。 说 明 书。
38、 CN 103558720 A 9 6/9 页 10 0054 第 2n 列数据线与第 2n+1 列数据线相邻设置于两列像素单元列 130 之间。 0055 其中, n 为自然数, 且 n 小于等于阵列基板中像素单元列 130 数量的一半。 0056 根据图 4 所示的信号关系, 在第 N 帧, 当 POL1=H、 POL2=L 时, 可以使得位于显示区 域的左半侧区域的源极驱动单元 103 向左半侧区域数据线 OUT_4n+1 至 OUT_4n+4 输入源 极信号电压极性自左向右按正负负正 (+-+) 的顺序重复排列 (如图 4 中下虚线框所示) ; 当 POL1=L、 POL2=H 时, 。
39、可以使得位于显示区域的右半侧区域的源极驱动单元 103 向右半侧区 域数据线OUT_4n+1至OUT_4n+4输入源极信号电压极性自左向右按负正正负 (-+-) 的顺序 重复排列 (如图 4 中上虚线框所示) , 相应的源极驱动单元 103 信号可以如图 5 所示。此时, 极性控制单元 102 向左半侧区域的源极驱动单元输入 POLC=H, 右半侧区域的源极驱动单元 输入POLC=L, 则通过极性控制单元102的作用, 在数据线上均呈现+-+-+-+, 即按照 +-+ 顺序重复排列。采用上述驱动信号, 显示区可以实现如图 6 所示的点反转效果。在第 N+1 帧, 时序控制单元 101 和极性控。
40、制单元 102 向源极驱动单元 103 均反转, 以使得源极驱 动单元 103 输出信号发生反转, 进而使得数据线信号发生反转, 同样实现了至少部分显示 区点反转效果。 0057 在第 N+1 帧, 时序控制单元 101 和极性控制单元 102 向源极驱动单元 103 输入信 号均反转, 以使得源极驱动单元 103 输出信号发生反转, 进而使得数据线信号发生反转, 同 样实现了至少部分显示区的点反转效果。 0058 依次类推, 每一帧数据线的电压发生一次电压极性反转。即每一帧内每一条数据 线的电压极性无需反复发生跳变, 因此可以有效降低阵列基板驱动过程中的功耗。 0059 采用上述任一驱动信号。
41、方式, 均可以在至少部分显示区实现如图 6 所示的点反转 效果, 其中, 每一列像素单元列分别对应一种颜色, 相邻的 3 列像素单元列分别为对应 R (红 色) 、 G(绿色) 、 B(蓝色) 三种像素单元。在同一列像素单元列中, 相邻设置的第一像素单元 组与第二像素单元组中的像素单元可以输入相同的栅极驱动信号, 如图 6 所示, 栅线 G1 与 栅线 G2 可以输入相同的栅极驱动信号, 栅线 G3 和栅线 G4 可以输入相同的栅极驱动信号。 其中, 表现为低于参考电平值的像素单元中的像素电极采用斜填充线表示, 相应的这些像 素单元将不发光, 而高于参考电平值的像素单元中的像素电极无填充线, 。
42、这些像素单元将 发光。可以清楚地看到, 采用上述驱动信号可以实现每一个像素单元组中的像素单元与其 相邻的像素单元组中的像素单元的电压极性相反。此外, 在如图 6 所示的阵列基板中, 由于 相邻两行像素单元组分别连接不同的数据线, 相邻两行像素单元组所对应的栅线可以输入 相同的栅极驱动信号也不会发生行间的串扰, 这样一来, 可以有效降低栅线的数量和扫描 频率, 从而可以降低阵列基板的设计难度, 进一步降低阵列基板驱动过程中的功耗。 0060 进一步地, 在本发明实施例中, 如图 6 所示, 相邻的两组栅极驱动信号可以采用周 期相同的方波信号, 且两组方波信号之间可以具有半周期的延迟。具体的, 在。
43、栅线 G1 和栅 线 G2 输入高电平栅极驱动信号的一半时刻时, 栅线 G3 和栅线 G4 开始进行高电平栅极驱动 信号的输入。 这样一来, 由于下一组栅极驱动信号提前输入相应的栅线, 从而可以为相应的 像素单元进行预充电, 而此时这些像素单元并不输出显示信号, 当上一组栅极驱动信号扫 描完成后, 由下一组栅极驱动信号驱动的像素单元能够快速地打开像素单元, 从而能够显 著地提高显示面板的响应速度, 大大提高了显示装置的质量。 0061 需要说明的是, 上述驱动信号的选择也仅仅是举例说明, 在实际使用的过程中, 可 说 明 书 CN 103558720 A 10 7/9 页 11 以根据需要改变。
44、驱动信号的电压极性。在本发明实施例中, 是以水平相邻的三个像素单元 分别为 R(红色) 、 G(绿色) 、 B(蓝色) 三种像素单元的组合为例进行的说明。 0062 在上述实施例中, 每一帧周期内阵列基板上的每一个像素单元均与其相邻的像素 单元的电压极性相反, 即采用一点反转 (1DOT) 方式。应当想到, 以上所述也仅仅是以 1DOT 方式为例进行的说明, 本发明实施例所述的阵列基板还可以采用多种点反转方式。例如, 在如图 7 所示的阵列基板中是以二点反转 (2DOT) 反转方式进行的说明。其中, 第一像素组 131 和第二像素组 132 均可以包括纵向排列的 2 个像素单元 13。 006。
45、3 具体的, 当第一像素组 131 和第二像素组 132 所含有的像素单元 13 数量增加时, 与图 6 类似的, 在同一列像素单元列中, 相邻设置的第一像素单元组与第二像素单元组中 的像素单元可以输入相同的栅极驱动信号。这样一来, 可以大大降低栅线的数量和扫描频 率, 实现低功耗驱动。但随着第一像素组 131 和第二像素组 132 所含有的像素单元 13 数量 的增加, 点反转方式将更加趋近于线反转方式, 相同电压极性方向上的信号也将更易产生 干扰, 因此在实际应用的过程中, 当第一像素组131和第二像素组132所含有的像素单元13 数量可以根据需要进行选择。应当理解, 在本发明实施例中, 。
46、是以第一像素组 131 和第二像 素组 132 均可以包括纵向排列的 2 个像素单元 13 为例进行的说明, 而并非对本发明所做的 限制。 0064 在一帧扫描结束后, 用于驱动像素单元的源极信号电压将全部极性反转。从而确 保像素单元区域内的液晶分子不会因为长期的电场作用发生极化。 0065 本发明实施例提供的一种液晶显示器, 该液晶显示器包括如上所述的阵列基板。 0066 需要说明的是本发明所提供的显示装置可以为 : 液晶面板、 电子纸、 液晶电视、 液 晶显示器、 数码相框、 手机、 平板电脑等任何具有显示功能的产品或部件。 0067 其中, 阵列基板的结构已在前述实施例中做了详细的描述,。
47、 此处不再赘述。 0068 本发明实施例还提供一种液晶显示器, 包括阵列基板, 该阵列基板包括多个像素 单元列, 沿数据线方向排列的一列像素单元形成像素单元列, 每个所述像素单元列中又包 括间隔设置的多个第一像素单元组和第二像素单元组, 其中不同像素单元组中像素单元的 连接各不相同, 从而可以通过向不同的数据线输入特定的源极信号电压实现至少部分像素 单元组中的像素单元与其相邻的像素单元组中的像素单元的电压极性相反。这样一来, 由 于相邻像素单元之间的电压极性相反, 从而能够彼此抵消偏压, 均衡液晶显示面板上各像 素单元间的电压的极性, 显著改善闪烁和色偏现象。另一方面, 在一帧周期内, 同一像。
48、素单 元列的数据线通过分别输入电压极性相反的源极信号电压, 即可以实现相邻像素单元之间 的电压极性相反, 采用这样一种结构的阵列基板由于在每一帧内每一条数据线的电压极性 无需反复发生跳变, 因此可以有效降低阵列基板驱动过程中的功耗。 0069 本发明实施例还提供有一种阵列基板驱动方法, 用于驱动如上所述的阵列基板, 如图 8 所示, 所述方法包括 : 0070 S801、 显示驱动电路向数据线输入源极信号电压。 0071 S802、 源极信号电压通过数据线驱动与该数据线相连接的像素单元, 以使得至少 部分相邻的两列像素单元列电压极性相反 ; 且在同一列像素单元列中, 第一像素单元组和 第二像素。
49、单元组电压极性相反。 0072 其中, 沿数据线方向排列的一列像素单元形成像素单元列, 每个像素单元列中包 说 明 书 CN 103558720 A 11 8/9 页 12 括相互间隔设置的多个第一像素单元组和第二像素单元组 ; 第一像素单元组中的像素单元 的薄膜晶体管与一条数据线相连接, 第二像素单元组中的像素单元的薄膜晶体管与相邻的 另一条数据线相连接。例如 : 第一像素单元组和第二像素单元组中包括相同数量的像素单 元 ; 第一像素单元组中的各个像素单元的薄膜晶体管均与第一数据线相连接, 第二像素单 元组中的各个像素单元的薄膜晶体管均与第二数据线相连接。 0073 本发明实施例提供的这样一种阵列基板驱动方法, 阵列基板包括多个像素单元 列, 沿数据线方向排列的一列像素单元形成像素单元列, 每个所述像素单元列中又包括间 隔设置的多个第一像素单元组和第二像素单元组, 其中不同像素单元组中像素单元的连接 各不相同, 从而可以通过向不同的数据线输入特定的源极信号电压 ,。