一种PCIe总线的确定方法、验证板及验证系统技术领域
本发明涉及测试技术领域,特别涉及一种PCIe(Peripheral Component
Interconnect Express,外设部件互连标准接口)总线的确定方法、验证板及验证系统。
背景技术
随着云计算时代的到来,服务器的发展迅速崛起,在服务器的主板设计中,信号速
率越来越高,高速信号对信号完整性的需求也在不断提升。
在服务器主板设计中,一般需要PCIe总线的长度保证在SPEC范围内,如此可以保
证PCIe总线上在传输信号时能够满足信号完整性的需求。
然而,主板、背板、网卡等板卡的实际设计中,往往需要PCIe总线的长度超过SPEC
范围,如何确定PCIe总线的长度,使其能够保证信号完整性,成为急需解决的问题。
发明内容
本发明实施例提供了一种PCIe总线的确定方法、验证板及验证系统,以确定出
PCIe总线的长度使其能够保证信号完整性。
一种验证板,包括:至少一个叠层和至少一个线组;
所述至少一个线组与外部待构建板卡上的至少一条实际PCIe总线一一对应;
所述至少一个线组中的每一个线组,包括:至少两条测试PCIe总线;
每一个线组包括的至少两条测试PCIe总线布置在所述至少一个叠层上;
每一个线组包括的至少两条测试PCIe总线对应不同长度;
每一个线组包括的至少两条测试PCIe总线的属性,与该线组相对应的实际PCIe总
线的属性相同;
每一条测试PCIe总线,一端用于连接外部信号发射板,接收所述信号发射板输入
的测试信号,另一端用于连接外部信号测试设备,将所述测试信号输出给所述信号测试设
备。
优选地,
所述至少一个叠层的个数与所述待创建板卡的叠层个数相同;
每一个线组包括的至少两条测试PCIe总线在所述至少一个叠层上的布置方式,与
所述线组对应的实际PCIe总线在所述待创建板卡上的布置方式相同。
优选地,每一个线组包括的至少两条测试PCIe总线的长度按照相应的长度阈值呈
梯度分布。
优选地,
在所述实际PCIe总线对应差分走线对时,所述属性包括:差分走线对的线宽和差
分走线对的线间距;
在所述实际PCIe总线对应单条走线时,所述属性包括:单条走线的线宽。
一种验证系统,包括:信号发射板、信号测试设备和如上述任一所述的验证板;其
中,
所述信号发射板,与所述验证板上的目标测试PCIe总线连接,用于生成测试信号,
并将生成的测试信号输出给所述目标测试PCIe总线;
所述信号测试设备,与所述目标测试PCIe总线连接,用于接收所述目标测试PCIe
总线输出的测试信号,并对接收到的测试信号的信号完整性进行测试。
优选地,所述信号测试设备包括:示波器;其中,
所述示波器,与所述目标测试PCIe总线连接,用于接收所述目标测试PCIe总线输
出的测试信号,并根据接收到的测试信号,生成相应的眼图。
优选地,所述信号测试设备,包括:比较器;其中,
所述比较器,与所述目标测试PCIe总线连接,以及与所述信号发射板连接,用于接
收所述目标测试PCIe总线输出的测试信号,以及接收所述信号发射板输出的测试信号,并
对所述目标测试PCIe总线输出的测试信号与所述信号发射板输出的测试信号进行比较,并
输出比较结果。
优选地,所述验证系统进一步包括:显示设备;其中,
所述显示设备,与所述信号测试设备连接,用于接收所述信号测试设备输出的测
试结果,并展示所述测试结果。
一种基于上述任一所述的验证系统的PCIe总线的确定方法,包括:
S1:确定待构建板卡中需布置的目标实际PCIe总线的属性;
S2:根据所述目标实际PCIe总线的属性,在所述验证板中确定相应的目标线组,并
在所述目标线组中选择目标测试PCIe总线;
S3:将所述目标测试总线与所述信号发射板和所述信号测试设备连接;
S4:利用所述信号发射板生成测试信号,将生成的测试信号输出给所述目标测试
PCIe总线,所述目标测试PCIe总线将接收到的测试信号输出给所述信号测试设备,利用所
述信号测试设备对接收到的测试信号的信号完整性进行测试;
S5:根据所述信号测试设备的测试结果,在所述目标线组中重新选择一条测试
PCIe总线,将重新选择的该条测试PCIe总线作为目标测试PCIe总线,继续执行S3,直到确定
出最终的测试PCIe总线时执行S6,所述最终的测试PCIe总线的长度为在所述目标线组中,
满足信号完整性的最大长度;
S6:根据所述最终的测试PCIe总线的长度,确定所述目标实际PCIe总线对应的最
大长度。
优选地,在所述信号发射板上包括与所述目标测试PCIe总线连接的连接PCIe总线
时,所述根据所述最终的测试PCIe总线的长度,确定所述目标实际PCIe总线对应的最大长
度,包括:利用第一公式计算所述目标实际PCIe总线对应的最大长度;
所述第一公式包括:
Lmax=L1+L2
其中,Lmax用于表征所述目标实际PCIe总线对应的最大长度;L1用于表征所述最终
的测试PCIe总线的长度;L2用于表征所述连接PCIe总线的长度。
本发明实施例提供了一种PCIe总线的确定方法、验证板及验证系统,通过在验证
板中设置至少一个线组,该至少一个线组与待构建板卡上需布置的至少一条实际PCIe总线
一一对应,以及每一个线组中包括不同长度的至少两条测试PCIe总线,在对待构建板卡中
需布置的目标实际PCIe总线的长度进行确定时,可以根据与目标实际PCIe总线对应的目标
线组包括的至少两条测试PCIe总线,对信号发射板输出的测试信号进行传输,以利用信号
测试设备对测试信号的信号完整性进行测试,并根据测试结果确定出目标线组中包括的最
终的测试PCIe总线,从而可以根据最终的测试PCIe总线的长度,确定出待构建板卡上需布
置的目标实际PCIe总线在满足信号完整性的前提下,可以选择的最大长度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现
有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明
的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据
这些附图获得其他的附图。
图1是本发明一个实施例提供的一种验证板平面示意图;
图2是本发明一个实施例提供的一种验证系统结构图;
图3是本发明一个实施例提供的另一种验证系统结构图;
图4是本发明一个实施例提供的又一种验证系统结构图;
图5是本发明一个实施例提供的再一种验证系统结构图;
图6是本发明一个实施例提供的一种方法流程图;
图7是本发明一个实施例提供的另一种方法流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例
中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是
本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员
在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供了一种验证板,包括:至少一个叠层和至少一个线组;
所述至少一个线组与外部待构建板卡上的至少一条实际PCIe总线一一对应;
所述至少一个线组中的每一个线组,包括:至少两条测试PCIe总线;
每一个线组包括的至少两条测试PCIe总线布置在所述至少一个叠层上;
每一个线组包括的至少两条测试PCIe总线对应不同长度;
每一个线组包括的至少两条测试PCIe总线的属性,与该线组相对应的实际PCIe总
线的属性相同;
每一条测试PCIe总线,一端用于连接外部信号发射板,接收所述信号发射板输入
的测试信号,另一端用于连接外部信号测试设备,将所述测试信号输出给所述信号测试设
备。
其中,该待构建板卡至少可以包括:主板、背板和网卡中的至少一种。
若在现有技术中,为了确定保证待构建板卡在构建完成之后,构建完成的板卡上
布置的实际PCIe总线在传输信号时,其长度能够保证传输的信号的信号完整性满足要求,
需要分别构建出对应不同长度的实际PCIe总线的板卡,并针对构建出的各个板卡进行信号
传输的测试,将测试结果满足信号完整性的板卡上对应的实际PCIe总线的长度作为确定的
长度,现有技术的成本较高。
利用本发明实施例提供的上述验证板,可以保证只需制作出一个验证板,即可对
待构建板卡上所需布置的各条实际PCIe总线的长度进行验证,只需根据待构建板卡上所需
布置的目标实际PCIe总线的属性,确定出验证板上对应的目标线组,在目标线组中可以选
择一条测试PCIe总线作为目标测试PCIe总线,将目标测试PCIe总线与外部的信号发射板、
外部的信号测试设备连接,可以将信号发射板输出的测试信号输出给信号测试设备,利用
信号测试设备对测试信号的完整性测试结果来确定目标实际PCIe总线对应可选的最大长
度,不仅可以快速确定出目标实际PCIe总线的长度,还可以降低成本,提高长度确定的准确
率。
请参考图1,为一种验证板的平面示意图。假设待构建板卡上所需布置的实际PCIe
总线为4条,且每一条实际PCIe总线的属性不同,例如该4条实际PCIe总线分别为实际PCIe
总线1、实际PCIe总线2、实际PCIe总线3和实际PCIe总线4,因此,在该图1中,该验证板包括4
个线组,分别为:A线组、B线组、C线组和D线组,每一个线组对应一条实际PCIe总线。每一个
线组中包括n条测试PCIe总线,n为不小于2的整数。
在图1中,每一个线组中包括的每一条测试PCIe总线均对应一个输入端接口和一
个输出端接口,其中,输入端接口用于与外部的信号发射板连接,输出端接口用于与外部的
信号测试设备连接。
为了保证在验证过程中能够尽量减少验证工作量,可以将每一个线组中对应的输
入端接口集成为一个连接器,或者,将每一个线组中的输出端接口集成为一个连接器。例
如,本实施例将每一个线组中对应的输入端接口集成为一个连接器,那么在验证过程中,可
以将确定出的目标线组的连接器与外部的信号发射板连接,将目标线组中选择的目标测试
PCIe总线的输出端接口与外部的信号测试设备连接,在更换下一个目标测试PCIe总线时,
可以直接将当前的目标测试PCIe总线的输出端接口断开与信号测试设备的连接,并将更换
的下一个目标测试PCIe总线的输出端接口连接到信号测试设备。从而可以减少将当前的目
标测试PCIe总线的输入端接口与信号发射板的断开连接,以及下一个目标测试PCIe总线的
输入端接口连接到信号发射板的工作量。
在本发明一个实施例中,验证板的叠层个数可以为至少一个,例如,该验证板包括
一个叠层,每一个线组包括的测试PCIe总线均布置在该一个叠层上,利用每一个线组对待
构建板卡上所需布置的各条实际PCIe总线的长度进行验证。
在本发明一个实施例中,由于在同一个叠层上布置的PCIe总线的信号传输效果,
与布置在不同叠层上的PCIe总线的信号传输效果不同,因此,为了提高实际PCIe总线长度
验证的准确率,所述至少一个叠层的个数与所述待创建板卡的叠层个数相同;例如,待构建
板卡的叠层个数为8层,那么该验证板包括8个叠层。
为了进一步提高实际PCIe总线长度验证的准确率,每一个线组包括的至少两条测
试PCIe总线在所述至少一个叠层上的布置方式,与该线组对应实际PCIe总线在所述待创建
板卡上的布置方式相同。
例如,实际PCIe总线1在待构建板卡上的布置方式为布置在待构建板卡的首层,那
么与实际PCIe总线1相对应的线组A上的n条测试PCIe总线的布置方式,同样为布置在验证
板的首层。由于布置在首层和布置在底层的信号传输效果相同,那么也可以将线组A上的n
条测试PCIe总线布置在验证板的底层。
再如,实际PCIe总线2在待构建板卡上的布置方式为布置在待构建板卡的第二层,
且通过过孔进一步布置在待构建板卡的第五层,那么,与实际PCIe总线2相对应的线组B上
的n条测试PCIe总线的布置方式,同样为布置在验证板第二层,且通过过孔进一步布置在验
证板的第五层。
在本发明一个实施例中,为了确定出实际PCIe总线的最大长度,可以将验证板中
每一个线组包括的至少两条测试PCIe总线的长度,按照相应的长度阈值呈梯度分布。
不同线组中对应的长度阈值可以相等,也可以不相等。本实施例以相等为例进行
说明。
该长度阈值可以在验证板制作之前进行设置。其中,该长度阈值设置的越大,验证
时得到实际PCIe总线的最大长度的速度也越快;该长度阈值设置的越小,验证时得到实际
PCIe总线的最大长度越准确。例如,该长度阈值为1mil。
以线组A中包括20条测试PCIe总线为例,为了保证可以根据这20条测试PCIe总线
确定出实际PCIe总线的最大长度,需要这20条测试PCIe总线的长度范围内包括SPEC范围。
例如,SPEC范围规定主板、背板、网卡等板卡上的PCIe总线的长度需不大于15mil,那么该20
条测试PCIe总线分别对应的长度可以为:10mil、11mil、12mil、……、29mil。
在本发明一个实施例中,为了进一步提高实际PCIe总线的长度验证的准确度,需
要保证线组中每一条测试PCIe总线的属性与对应实际PCIe总线的属性相同。其中,在板卡
上布置的总线可以包括两种类型:第一种类型为差分走线对,第二种类型为单条走线。其
中:
在所述实际PCIe总线对应差分走线对时,所述属性包括:差分走线对的线宽和差
分走线对的线间距;
在所述实际PCIe总线对应单条走线时,所述属性包括:单条走线的线宽。
为例进一步提高长度确定的准确率,验证板的叠层厚度、形状、大小与所使用材料
也可以与待构建板卡相同。
请参考图2,本发明一个实施例提供了一种验证系统,该验证系统可以包括:信号
发射板201、信号测试设备202和如上述任一所述的验证板203;其中,
所述信号发射板201,与所述验证板203上的目标测试PCIe总线连接,用于生成测
试信号,并将生成的测试信号输出给所述目标测试PCIe总线;
所述信号测试设备202,与所述目标测试PCIe总线连接,用于接收所述目标测试
PCIe总线输出的测试信号,并对接收到的测试信号的信号完整性进行测试。
可见,根据本发明实施例提供的验证系统,可以利用信号发射板生成测试信号,由
验证板中与信号发射板连接、与信号测试设备连接的目标测试PCIe总线进行传输,并利用
信号测试设备对传输的测试信号的完整性进行测试,根据测试结果可以确定出实际PCIe总
线的最大长度。
其中,在验证板的目标测试PCIe总线与信号发射板、信号测试设备连接之后,会形
成完整的信号回路。
在本发明一个实施例中,为了实现测试信号的信号完整性,至少可以通过如下两
种方式来实现:
方式1:利用示波器进行测试。
方式2:利用比较器进行测试。
下面分别针对上述两种方式,对本发明实施例提供的验证系统进行说明。
针对方式1:
在方式1中,请参考图3,该信号测试设备可以包括:示波器2021。其中,所述示波器
2021,与所述目标测试PCIe总线连接,用于接收所述目标测试PCIe总线输出的测试信号,并
根据接收到的测试信号,生成相应的眼图。
眼图是由于示波器的余辉作用,将扫描所得的每一个码元波形重叠在一起而形成
的图形,其是指利用实验的方法估计和改善(通过调整)传输系统性能时在示波器上观察到
的一种图形。其中,眼图中包含了丰富的信息,从眼图上可以观察出码间串扰和噪声的影
响,体现了数字信号整体的特征,从而可以估计系统优劣程度,因此,可以根据示波器生成
的眼图判定该目标测试PCIe总线传输的信号是否满足完整性要求。
针对方式2:在方式2中,请参考图4,该信号测试设备可以包括:比较器2022。其中,
所述比较器2022,与所述目标测试PCIe总线连接,以及与所述信号发射板连接,用于接收所
述目标测试PCIe总线输出的测试信号,以及接收所述信号发射板输出的测试信号,并对所
述目标测试PCIe总线输出的测试信号与所述信号发射板输出的测试信号进行比较,并输出
比较结果。
其中,该比较器还可以设置比较阈值,若信号发射板输出给比较器的测试信号1,
与目标测试PCIe总线输出给比较器的测试信号2的强度差,大于了比较阈值,则输出信号完
整性不满足要求的比较结果;若强度差不大于比较阈值,则输出信号完整性满足要求的比
较结果。
在本发明一个实施例中,为了获知信号测试设备的测试结果,请参考图5,该验证
系统可以进一步包括:显示设备501;其中,
所述显示设备501,与所述信号测试设备连接,用于接收所述信号测试设备输出的
测试结果,并展示所述测试结果。
其中,在显示设备与示波器相连时,该显示设备还需要根据眼图,确定测试信号是
否满足信号完整性的要求的测试结果。在显示设备与比较器相连时,该显示设备可以直接
显示包括该比较结果的测试结果。
请参考图6,本发明一个实施例还提供了一种基于上述任一所述的验证系统的
PCIe总线的确定方法,该方法可以包括以下步骤:
步骤601:确定待构建板卡中需布置的目标实际PCIe总线的属性;
步骤602:根据所述目标实际PCIe总线的属性,在所述验证板中确定相应的目标线
组,并在所述目标线组中选择目标测试PCIe总线;
步骤603:将所述目标测试总线与所述信号发射板和所述信号测试设备连接;
步骤604:利用所述信号发射板生成测试信号,将生成的测试信号输出给所述目标
测试PCIe总线,所述目标测试PCIe总线将接收到的测试信号输出给所述信号测试设备,利
用所述信号测试设备对接收到的测试信号的信号完整性进行测试;
步骤605:根据所述信号测试设备的测试结果,在所述目标线组中重新选择一条测
试PCIe总线,将重新选择的该条测试PCIe总线作为目标测试PCIe总线,继续执行步骤603,
直到确定出最终的测试PCIe总线时执行步骤606,所述最终的测试PCIe总线的长度为在所
述目标线组中,满足信号完整性的最大长度;
步骤606:根据所述最终的测试PCIe总线的长度,确定所述目标实际PCIe总线对应
的最大长度。
可见,根据本发明上述实施例,通过在验证板中设置至少一个线组,该至少一个线
组与待构建板卡上需布置的至少一条实际PCIe总线一一对应,以及每一个线组中包括不同
长度的至少两条测试PCIe总线,在对待构建板卡中需布置的目标实际PCIe总线的长度进行
确定时,可以根据与目标实际PCIe总线对应的目标线组包括的至少两条测试PCIe总线,对
信号发射板输出的测试信号进行传输,以利用信号测试设备对测试信号的信号完整性进行
测试,并根据测试结果确定出目标线组中包括的最终的测试PCIe总线,从而可以根据最终
的测试PCIe总线的长度,确定出待构建板卡上需布置的目标实际PCIe总线在满足信号完整
性的前提下,可以选择的最大长度。
在本发明一个实施例中,在将目标测试PCIe总线与信号发射板相连时,可以直接
将目标测试PCIe总线连接到信号发射板的信号发射端上,若验证板上每一个线组的输入端
接口集成为一个连接器,那么可以在信号发射板的信号发射端引出一根连接PCIe总线,将
该连接PCIe总线与连接器相连,因此,为了保证确定的目标实际PCIe总线的最大长度的准
确度,在所述信号发射板上包括与所述目标测试PCIe总线连接的连接PCIe总线时,所述根
据所述最终的测试PCIe总线的长度,确定所述目标实际PCIe总线对应的最大长度,包括:利
用公式(1)计算所述目标实际PCIe总线对应的最大长度;
Lmax=L1+L2 (1)
其中,Lmax用于表征所述目标实际PCIe总线对应的最大长度;L1用于表征所述最终
的测试PCIe总线的长度;L2用于表征所述连接PCIe总线的长度。
下面以信号测试设备为示波器,验证板上线组的输入端接口集成连接器为例,对
本发明实施例提供的PCIe总线的确定方法进行进一步说明,请参考图7,该方法可以包括:
步骤701:确定待构建板卡中需布置的实际PCIe总线的条数,以及根据待构建板卡
制作出验证板。
例如,该所需布置的实际PCIe总线的条数为4条。即:实际PCIe总线1、实际PCIe总
线2、实际PCIe总线3和实际PCIe总线4。
步骤702:在未被确定出长度的几条实际PCIe总线中,选择一条实际PCIe总线作为
目标实际PCIe总线。
可以按照顺序进行选择,例如,先选择实际PCIe总线1、在选择实际PCIe总线2、在
选择实际PCIe总线3,最后选择实际PCIe总线4。
步骤703:确定目标实际PCIe总线的属性,并根据目标实际PCIe总线的属性,在验
证板中确定相应的目标线组,并将目标线组的连接器与信号发射板的连接PCIe总线连接;
在目标线组中选择一条测试PCIe总线作为目标测试PCIe总线。
其中,以实际PCIe总线对应差分走线对为例,该属性包括:差分走线的线宽和差分
走线对的间距。
例如,实际PCIe总线1与线组A相对应,实际PCIe总线2与线组B相对应,实际PCIe总
线3与线组C相对应,实际PCIe总线4与线组D相对应。
在本实施例中,在目标线组中首次选择测试PCIe总线时,可以按照SPCE范围规定
的最大长度进行选择,例如,对于主板上的PCIe总线SPEC范围规定的最大长度为15mil,那
么在目标线组中选择时,可以选择与15mil相近或相等的测试PCIe总线作为目标测试PCIe
总线。
步骤704:将目标测试PCIe总线的输出端接口与示波器连接。
步骤705:利用信号发射板的信号发射端生成测试信号,并将生成的测试信号输出
给目标测试PCIe总线,目标测试PCIe总线将接收到的测试信号输出给所述信号测试设备。
步骤706:利用所述信号测试设备对接收到的测试信号的信号完整性进行测试,若
测试结果为信号完整性不满足要求,则在目标线组中选择长度小于目标测试PCIe总线的长
度的测试PCIe总线,将该选择的测试PCIe总线作为目标测试PCIe总线执行步骤704,直到确
定出最终的测试PCIe总线为止;若测试结果为信号完整性满足要求,则在目标线组中选择
长度大于目标测试PCIe总线的长度的测试PCIe总线,将该选择的测试PCIe总线作为目标测
试PCIe总线执行步骤704,直到确定出最终的测试PCIe总线为止。
其中,该最终的测试PCIe总线为能够使得传输的信号的完整性满足完整性要求的
最大长度。
步骤707:根据最终的测试PCIe总线的长度以及信号发射板上连接PCIe总线的长
度,确定出目标实际PCIe总线对应的最大长度,并执行步骤702,直到待构建板卡中需布置
的各条实际PCIe总线的最大长度均被确定完毕,执行步骤708。
其中,该目标实际PCIe总线对应的最大长度为:最终的测试PCIe总线的长度与连
接PCIe总线的长度之和。
步骤708:根据确定出的每一条实际PCIe总线的最大长度,构建相应的板卡。
综上,本发明各个实施例至少具体如下有益效果:
1、在本发明实施例中,通过在验证板中设置至少一个线组,该至少一个线组与待
构建板卡上需布置的至少一条实际PCIe总线一一对应,以及每一个线组中包括不同长度的
至少两条测试PCIe总线,在对待构建板卡中需布置的目标实际PCIe总线的长度进行确定
时,可以根据与目标实际PCIe总线对应的目标线组包括的至少两条测试PCIe总线,对信号
发射板输出的测试信号进行传输,以利用信号测试设备对测试信号的信号完整性进行测
试,并根据测试结果确定出目标线组中包括的最终的测试PCIe总线,从而可以根据最终的
测试PCIe总线的长度,确定出待构建板卡上需布置的目标实际PCIe总线在满足信号完整性
的前提下,可以选择的最大长度。
2、在本发明实施例中,可以保证只需制作出一个验证板,即可对待构建板卡上所
需布置的各条实际PCIe总线的长度进行验证,且该验证板不仅可以快速确定出目标实际
PCIe总线的长度,还可以降低成本,提高长度确定的准确率。
3、在本发明实施例中,通过将每一个线组中对应的输入端接口集成为一个连接
器,或者,将每一个线组中的输出端接口集成为一个连接器,可以在验证过程中实现测试
PCIe总线的更换时,只需对不是连接器的一端进行插拔即可,从而能够减少验证工作量。
4、在本发明实施例中,通过将验证板的叠层个数设置为与待构建板卡相同个数的
叠层,以及将线组包括的至少两条测试PCIe总线在验证板叠层上的布置方式,与该线组相
应实际PCIe总线在待构建板卡上的布置方式相同,从而可以提高确定实际PCIe总线长度的
准确率。
5、在本发明实施例中,通过将每一个线组中的至少两条测试PCIe总线的长度按照
相应的长度阈值进行梯度设置,从而可以保证长度确定结果更加准确。
上述装置内的各单元之间的信息交互、执行过程等内容,由于与本发明方法实施
例基于同一构思,具体内容可参见本发明方法实施例中的叙述,此处不再赘述。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体
或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在
任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非
排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,
而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固
有的要素。在没有更多限制的情况下,由语句“包括一个······”限定的要素,并不排
除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过
程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序
在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光
盘等各种可以存储程序代码的介质中。
最后需要说明的是:以上所述仅为本发明的较佳实施例,仅用于说明本发明的技
术方案,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所做的任何修改、
等同替换、改进等,均包含在本发明的保护范围内。