《源极驱动电路、显示器与其操作方法.pdf》由会员分享,可在线阅读,更多相关《源极驱动电路、显示器与其操作方法.pdf(24页珍藏版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 102184700 A (43)申请公布日 2011.09.14 CN 102184700 A *CN102184700A* (21)申请号 201110104208.4 (22)申请日 2011.04.25 099144541 2010.12.17 TW G09G 3/20(2006.01) (71)申请人 友达光电股份有限公司 地址 中国台湾新竹市 (72)发明人 陈仁杰 徐兆庆 李璟林 (74)专利代理机构 北京市柳沈律师事务所 11105 代理人 钱大勇 (54) 发明名称 源极驱动电路、 显示器与其操作方法 (57) 摘要 本发明涉及一种源极驱动电路、 显示。
2、器与其 操作方法。一种源极驱动电路, 包括多个第一和 第二数据输出单元、 第一和第二电荷分享单元, 及 电荷分享切换电路单元。第一和第二数据输出单 元分别具有相对应的第一和第二输出端, 分别输 出具有第一和第二极性的数据信号。另外, 第一 和第二电荷分享单元分别具有多个第一和第二开 关。第一开关分别电性连接于第一和第二输出端 间, 而第二开关分别电性连接第一和第二输出端。 电荷分享切换电路单元电性连接于第一和第二电 荷分享单元, 并且根据一极性信号选择输出第一 和第二切换信号给第一和第二电荷分享单元, 以 决定第一开关和第二开关导通的状态。 (30)优先权数据 (51)Int.Cl. (19)。
3、中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 3 页 说明书 9 页 附图 11 页 CN 102184704 A1/3 页 2 1. 一种源极驱动电路, 用于显示器, 而该源极驱动电路包括 : 多个第一数据输出单元, 分别具有相对应的第一输出端, 用以输出具有第一极性的数 据信号 ; 多个第二数据输出单元, 分别具有相对应的第二输出端, 用以输出具有第二极性的数 据信号 ; 一第一电荷分享单元, 包含多个第一开关, 分别电性连接于该些第一输出端间以及该 些第二输出端间 ; 一第二电荷分享单元, 包含多个第二开关, 分别电性连接该些第一输出端与该些第二 输出端 ; 以及 一电。
4、荷分享切换电路单元, 电性连接于该第一电荷分享单元以及该第二电荷分享单 元, 根据一极性信号选择输出一切换信号给该第一电荷分享单元以及该第二电荷分享单 元, 决定该多个第一开关和该多个第二开关导通的状态, 其中该极性信号用以指示该些数 据信号是否需要切换极性。 2. 根据权利要求 1 所述的源极驱动电路, 其中每一该多个第一数据输出单元和每一该 多个第二数据输出单元都分别具有 : 一第一放大器, 具有一第一高电压端会电性连接至一第一工作电压、 一第一低电压端 会电性连接至一第二工作电压, 并通过一第一电容器接地, 且该第一放大器还具有一第一 放大器输出端, 电性连接该些第一输出端其中之一或该些。
5、第二输出端其中之一, 并通过一 第二电容器接地 ; 以及 一第二放大器, 具有一第二高电压压端电性连接至该第一低电压端、 一第二低电压端 为接地、 以及一第二放大器输出端, 电性连接该些第一输出端其中之一或该些第二输出端 其中之一, 并通过一第三电容器接地。 3. 根据权利要求 2 所述的源极驱动电路, 其中该第二工作电压的电位为该第一工作电 压的一半。 4. 一种显示器, 包括 : 一像素阵列, 由多个像素单元以阵列方式排列而成, 且每一该多个像素单元都包括多 个子像素单元 ; 一栅极驱动电路, 通过多个扫描线电性连接至该像素阵列, 而各该扫描线电性连接该 多个子像素单元的每列的部分 ; 以。
6、及 一源极驱动电路, 接收多个极性信号, 并具有多个第一数据输出端和多个第二数据输 出端, 该多个第一数据输出端与该多个第二数据输出端被分为多个群组, 而各该第一数据 输出端和各该第二输出端分别对应电性连接多个数据线其中之一, 以分别输出具有一第一 极性的数据信号和具有一第二极性的数据信号给该多个数据线, 并通过该多个数据线送至 该像素阵列, 其中每一该些数据线还分别电性连接相邻行上的子像素单元的至少部分, 其 中每一该多个极性信号用以分别对应指示该些群组其中之一内的数据信号的极性是否需 要切换, 其中当该多个极性信号其中之一在一取样点是一第一状态时, 该源极驱动电路会将该 些群组其中之一内的。
7、该些第一数据输出端彼此导通, 并将相同群组内的该些第二数据输出 端彼此导通, 以及 权 利 要 求 书 CN 102184700 A CN 102184704 A2/3 页 3 当该多个极性信号其中之一在该取样点为一第二状态时, 该源极驱动电路会分别将每 一该些第一数据输出端对应导通至该些第二数据输出端其中之一。 5. 根据权利要求 4 所述的显示器, 其中每一该些群组至少包括三个第一数据输出端和 三个第二数据输出端, 并彼此交错排列。 6. 根据权利要求 4 所述的显示器, 其中该源极驱动电路包括 : 多个第一数据输出单元, 分别具有相对应的第一输出端, 以对应电性连接至该些第一 数据输出端。
8、, 并输出第一极性的数据信号 ; 多个第二数据输出单元, 分别具有相对应的第二输出端, 以对应电性连接至该些第二 数据输出端, 并输出第二极性的数据信号 ; 多个第一电荷分享单元, 分别包含多个第一开关, 以分别将每一该些群组中的第一数 据输出端间彼此电性连接, 并将各该群组中的第二数据输出端间彼此电性连接 ; 多个第二电荷分享单元, 分别包含多个第二开关, 以分别将每一该些第一数据输出端 对应电性连接至该些第二数据输出端其中之一 ; 多个第三开关, 将该些第一数据输出端和该些第二数据输出端电性连接至该些第一输 出端和该些第二输出端 ; 以及 多个电荷分享切换电路单元, 分别电性连接于该些第一。
9、电荷分享单元以及该些第二电 荷分享单元, 且每一该些电荷分享切换电路单元分别依据该些极性信号其中之一, 而选择 输出一切换信号给对应的第一电荷分享单元和第二电荷分享单元, 以决定对应的第一开关 和第二开关导通的状态。 7. 根据权利要求 6 所述的显示器, 其中每一该些第一数据输出单元和每一该些第二数 据输出单元都分别具有 : 一第一放大器, 具有一第一高电压端会电性连接至一第一工作电压、 一第一低电压端 会电性连接至一第二工作电压, 并通过一第一电容器接地, 且该第一放大器还具有一第一 放大器输出端, 电性连接该些第一输出端其中之一或该些第二输出端其中之一, 并通过一 第二电容器接地 ; 以。
10、及 一第二放大器, 具有一第二高电压压端电性连接至该第一低电压端、 一第二低电压端 为接地、 以及一第二放大器输出端, 电性连接该些第一输出端其中之一或该些第二输出端 其中之一, 并通过一第三电容器接地。 8. 根据权利要求 7 所述的显示器, 其中该第二工作电压的电位为该第一工作电压的一 半。 9. 一种显示器的操作方法, 包括下列步骤 : 从多个第一数据输出端输出第一极性的数据信号 ; 从多个第二数据输出端输出第二极性的数据信号, 其中该多个第一数据输出端和该多 个第二数据输出端被分为多个群组 ; 检查至少一极性信号的状态 ; 当该极性信号在一取样点为一第一状态时, 则将该多个群组其中之一。
11、内的该多个第一 数据输出端间彼此导通, 并将相同群组内的该多个第二数据输出端间彼此导通 ; 以及 当该极性信号在该取样点为一第二状态时, 则将该多个第一数据输出端其中之一导通 至该多个第二数据输出端其中之一。 权 利 要 求 书 CN 102184700 A CN 102184704 A3/3 页 4 10. 根据权利要求 9 所述的操作方法, 还包括接收一显示控制信号。 11. 根据权利要求 9 所述的操作方法, 其中当该显示器所显示的画面至少部分是行反 转模式时, 则在行反转模式的画面的部分所对应的极性信号为该第一状态。 12. 根据权利要求 9 所述的操作方法, 其中当该显示器所显示的画。
12、面至少部分是点反 转模式时, 则在点反转模式的画面的部分所对应的极性信号为该第二状态。 权 利 要 求 书 CN 102184700 A CN 102184704 A1/9 页 5 源极驱动电路、 显示器与其操作方法 技术领域 0001 本发明是有关于一种显示器的省电技术, 且特别是有关于一种应用于半源极驱动 架构的显示器的省电技术。 背景技术 0002 在现今显示面板的像素阵列结构当中, 有一类被称为半源极驱动 (HalfSource Driving, 简称为 HSD) 架构。HSD 架构借着将扫描线的数目加倍可以使得数据线的数目减 半。由于数据线的数目减半, 相对地源极驱动器 (sourc。
13、e driver) 的驱动通道 (driving channels) 数也可以减半。因此, 就可以降低硬件的成本。 0003 以下的表 1, 列出传统 HSD 架构的显示面板, 在不同操作模式下的耗电情形 : 0004 0005 表 1 0006 从表 1 可知, 当 HSD 架构的显示面板在显示单色画面时, 则使用行反转操作模式, 会有较佳的省电效能。但当 HSD 架构的显示面板在显示补色画面时, 若是使用点反转 ( 包 含两点反转 ) 操作模式, 则反而有较佳的省电效能。 发明内容 说 明 书 CN 102184700 A CN 102184704 A2/9 页 6 0007 本发明提供一。
14、种源极驱动电路, 可以应用于一显示器, 以用来驱动其显示面板。 0008 另外, 本发明也提供一种显示器, 其具有较高的省电效能。 0009 此外, 本发明还提供一种显示器的操作方法, 可以使 HSD 架构的显示面板具有较 佳的省电效能。 0010 本发明提供一种源极驱动电路, 包括多个第一数据输出单元、 多个第二数据输出 单元、 一第一电荷分享单元、 一第二电荷分享单元和一电荷分享切换电路单元。 上述的第一 数据输出单元分别具有相对应的第一输出端, 以输出具有第一极性的数据信号。 相对地, 第 二数据输出单元也分别具有对应的第二输出端, 用来输出具有第二极性的数据信号。 另外, 第一电荷分享。
15、单元和第二电荷分享单元分别具有多个第一开关和多个第二开关。其中, 这 些第一开关分别电性连接于第一输出端间以及第二输出端间, 而第二开关则分别电性连接 第一输出端与第二输出端。 电荷分享切换电路单元则是电性连接于第一电荷分享单元以及 第二电荷分享单元, 并且根据一极性信号选择输出一切换信号给第一电荷分享单元以及第 二电荷分享单元, 以决定第一开关和第二开关导通的状态。 其中, 极性信号是用来指示数据 信号是否需要切换极性。 0011 在本发明的一实施例中, 每一第一数据输出单元和每一第二数据输出单元都分别 具有一第一放大器和一第二放大器。 第一放大器具有一第一高电压端会电性连接至一第一 工作电。
16、压、 一第一低电压端会电性连接至一第二工作电压, 并且通过至一第一电容器接地。 另外, 第一放大器还具有一第一放大器输出端, 会电性连接上述的第一输出端其中之一或 第二输出端其中之一, 并且通过一第二电容器接地。 类似地, 第二放大器也具有一第二高电 压端、 一低电压端和一第二放大器输出端。其中, 第二高电压端会耦接第一低电压端, 而第 二低电压端则是接地。另外, 第二放大器输出端也会电性连接第一输出端其中之一或该些 输出端其中之一, 并且通过一第三电容器接地。 0012 从另一观点来看, 本发明提供一种显示器, 包括一像素阵列、 一栅极驱动电路和一 源极驱动电路。像素阵列是由多个像素单元以阵。
17、列方式排列而成, 并且每一像素单元都包 括三个子像素单元。 另外, 栅极驱动电路会通过多条扫描线电性连接至像素阵列, 而各扫描 线电性连接子像素的每列的部分。 特别的是, 源极驱动电路会接收多个极性信号, 并且具有 多个第一数据输出端和多个第二数据输出端。这些第一数据输出端与第二数据输出端被 分为多个群组, 而各第一数据输出端和第二数据输出端分别对应电性连接多个数据线其中 之一, 以分别输出具有一第一极性的数据信号和具有一第二极性的数据信号给对应的数据 线, 并且通过该些数据线送至该像素阵列。 其中, 每一数据线还分别电性连接相邻行上的子 像素的至少部分, 而每一极性信号则用来分别对应指示群组。
18、其中之一内的数据信号的极性 是否需要切换。当极性信号其中之一是一第一状态时, 则源极驱动电路会将群组其中之一 内的第一数据输出端彼此导通, 并且将相同群组内的第二数据输出端彼此导通。当极性信 号其中之一为一第二状态时, 则源极驱动电路会分别将每一第一数据输出端对应导通至第 二数据输出端其中之一。 0013 在本发明的一实施例中, 每一群组至少包括三个第一数据输出端和三个第二数据 输出端, 并彼此交错排列。 0014 从另一观点来看, 本发明还提供一种显示器的操作方法, 包括从多个第一数据输 出端输出第一极性的数据信号, 并且多个第二数据输出端输出第二极性的数据信号, 其中 说 明 书 CN 1。
19、02184700 A CN 102184704 A3/9 页 7 第一数据输出端和第二数据输出端被分为多个群组。 另外, 检查至少一极性信号的状态。 当 极性信号为一第一状态时, 则将群组其中之一内的第一数据输出端间彼此导通, 并将相同 群组内的第二数据输出端间彼此导通。而当极性信号为一第二状态时, 则将第一数据输出 端其中之一导通至第二数据输出端其中之一。 0015 在本发明的一实施例中, 当显示器所显示的画面至少部分是行反转模式时, 则在 行反转模式的画面的部分所对应的极性信号为该第一状态。另外, 当显示器所显示的画 面至少部分是点反转模式时, 则在点反转模式的画面的部分所对应的极性信号为。
20、该第二状 态。 0016 由于本发明在极性信号为第一状态时, 分别将相同群组内的将第一数据输出端间 彼此导通, 并且将第二数据输出端间彼此导通。另外, 当极性信号为第二状态时, 则将第一 数据输出端其中之一导通至第二数据输出端其中之一。因此, 无论显示面板在显示单色画 面而工作在行反转模式, 或是显示补色画面而工作在点反转或两点反转模式下, 本发明都 可以提供电荷分享, 而节省电能的消耗。 0017 为让本发明的上述和其它目的、 特征和优点能更明显易懂, 下文特举较佳实施例, 并配合所附图式, 作详细说明如下。 附图说明 0018 图 1 绘示为依照本发明的一较佳实施例的一种显示器的系统方块图。
21、。 0019 图 2 绘示为依照本发明的一较佳实施例的一种源极驱动电路的方块图。 0020 图 3A 绘示为依照本发明的一较佳实施例的一种群组内的电路图。 0021 图 3B 绘示为依照本发明另一实施例的一种群组内的电路图。 0022 图 4A 绘示为依照本发明的一较佳实施例的一种像素阵列的结构图。 0023 图 4B 绘示为依照本发明另一实施例的一种像素阵列的结构图。 0024 图 5 绘示为依照本发明的一较佳实施例的一种数据信号的波形图。 0025 图 6A 绘示为依照本发明的一实施例中未使用电荷分享技术的数据信号的波形 图。 0026 图 6B 绘示为依照本发明的一实施例中使用电荷分享技。
22、术后的数据信号的波形 图。 0027 图 7 绘示为依照本发明的一较佳实施例的一种显示器的操作方法的步骤流程图。 0028 图 8 绘示为依照本发明的一较佳实施例的一种显示控制信号和极性信号的波形 图。 0029 图 9 绘示为依照本发明的一较佳实施例的一种输出单元的内部电路图。 0030 主要元件标号说明 0031 100 : 显示器 0032 102 : 像素阵列 0033 104 : 栅极驱动电路 0034 106 : 源极驱动电路 0035 108 : 时序控制器 0036 210 : 源极驱动器组 说 明 书 CN 102184700 A CN 102184704 A4/9 页 8 。
23、0037 220 : 数据输出单元组 0038 222、 224、 302、 304、 306、 312、 314、 316 : 数据输出单元 0039 230 : 第一电荷分享单元组 0040 240 : 第二电荷分享单元组 0041 322 : 电荷分享切换单元 0042 402 : 像素单元 0043 404、 406、 408、 410、 412、 414、 416、 418、 420、 426、 428 : 子像素单元 0044 902、 904 : 放大器 0045 AMP_IN1、 AMP_IN2 : 放大器输入端 0046 C1、 C2、 C 3 : 电容器 0047 D1、 。
24、D2、 D3、 D4、 D5、 D6 : 数据信号 0048 DATA_OUT1、 DATA_OUT2 : 数据输出端 0049 DL1 n、 DLx-2、 DLx-1、 DLx、 DLx+1、 DLx+2、 DLx+3: 数据线 0050 OUT1、 OUT2 : 输出端 0051 PLS1、 PLS2、 PLS3 : 脉冲 0052 POL1 K : 极性信号 0053 R1 : 列 0054 SL1 m : 扫描线 0055 SW1、 SW2 : 切换信号 0056 SWC1N、 SWAp-1、 SWAp、 SWAp+1、 SWAp+2、 SWBq-2、 SWBq-1、 SWBq、 SW。
25、Bq+1、 SWBq+2、 SWCt-2、 SWCt-1、 SWCt、 SWCt+1、 SWCt+2、 SWCt+3: 开关 0057 t1、 t2、 t3 : 时间 0058 V+_1、 V+_2 : 高电压端 0059 V-_1、 V-_2 : 低电压端 0060 XSTB : 显示控制信号 0061 S702、 S704、 S706 : 极性信号判断步骤流程 具体实施方式 0062 图1绘示为依照本发明的一较佳实施例的一种显示器的系统方块图。 请参照图1, 本实施例所提供的显示器 100 包括像素阵列 102、 栅极驱动电路 104、 源极驱动电路 106 和 时序控制器 108。像素阵。
26、列 102 是由多个像素单元以阵列方式排列而成。另外, 栅极驱动电 路 104 是通过多条扫描线 SL1 M 电性连接至像素阵列 102。相对地, 源极驱动电路 106 则 是通过多条数据线 DL1 N 电性连接至像素阵列 102。其中, M 和 N 都是大于 1 的正整数。 此外, 时序控制器 108 则电性连接栅极驱动电路 104 和源极驱动电路 106。 0063 在本实施例中, 时序控制器 108 会输出时钟信号 CLK 给栅极驱动电路 104 和源极 驱动电路 106。因此, 栅极驱动电路 104 和源极驱动电路 106 就会依据时钟信号 CLK, 而输 出多个扫描信号和多个数据信号。
27、, 以驱动像素阵列 102 显示画面。另外, 时序控制器 108 还 会输出一显示控制信号 XSTB 和多个极性信号 POL1 K 给源极驱动电路。其中, K 是大于 1 而小于等于 N 的整数。另外, 显示控制信号 XSTB 是用来决定源极驱动电路 106 是否要输 说 明 书 CN 102184700 A CN 102184704 A5/9 页 9 出数据信号的信号。换句话说, 当显示控制信号 XSTB 被致能时, 源极驱动电路 106 就会输 出数据信号。 0064 图 2 绘示为依照本发明的一较佳实施例的一种源极驱动电路的方块图。请参照图 2, 在本实施例中, 源极驱动电路106包括源。
28、极驱动器组210、 数据输出单元组220、 第一电荷 分享单元组 230、 第二电荷分享单元组 240 多个第三开关 SWC1 N 和多个电荷分享切换单 元 ( 例如图 3 的电荷分享切换单元 322)。源极驱动器组 210 具有多个源极驱动器 DD, 而数 据输出单元组 220 则具有多个第一数据输出单元 ( 例如数据输出单元 222) 和多个第二数 据输出单元(例如数据输出单元224)。 这些第一数据输出单元和第二数据输出单元的输入 端会分别对应电性连接源极驱动器 DD 的输出端, 而这些第一数据输出单元和第二数据输 出单元的输出端, 则分别对应多个第一输出端 OUT1 和第二输出端 OU。
29、T2。在本实施例中, 第 一数据输出单元和第二数据输出单元会交错配置。 0065 请继续参照图 2, 每一第一输出端 OUT1 和第二输出端 OUT2 会分别通过对应的第 三开关 SWC1 N, 而电性连接至多个第一数据输出端 DATA_OUT1 和多个第二数据输出端 DATA_OUT2其中之一。 另外, 第一数据输出端DATA_OUT1和第二数据输出端DATA_OUT2还电 性连接至第一电荷分享单元组230和第二电荷分享单元组240。 其中, 第一电荷分享单元组 230 和第二电荷分享单元组 240 分别具有多个第一开关 ( 例如图 3 中的 SWAP-1、 SWAP、 SWAP+1 和 S。
30、WAP+2) 和第二开关 ( 例如图 3 中的 SWBq-1、 SWBq和 SWBq+1)。 0066 特别的是, 在本实施例中, 数据输出单元组 220 中第一数据输出单元和第二数据 输出单元会被分为多个群组。图 3A 绘示为依照本发明的一较佳实施例的一种群组内的电 路图。请合并参照图 2 和图 3A, 在本实施例中的群组, 包括多个第一数据输出单元 302、 304 和306, 以及多个第二数据输出单元312、 314和316。 每一数据输出单元302、 304、 306、 312、 314和316的输入端, 都分别对应电性连接源极驱动器DD其中之一, 并且接收对应的数据信 号 D1、 D。
31、2、 D3、 D4、 D5 和 D6。其中, 信息信号 D1、 D3 和 D5 具有第一极性 ; 而数据信号 D2、 D4 和 D6 则具有第二极性。 0067 另外, 每一第一数据输出单元 302、 304 和 306 的输出端会电性连接至第一输出端 OUT1, 并且分别通过对应的第三开关SWCt-1、 SWCt和SWCt+2电性连接至第一数据输出端DATA_ OUT1。同样地, 各第二数据输出单元 312、 314 和 316 的输出端则分别电性连接至第二输出 端 OUT2, 并且分别通过对应的第三开关 SWCt-1、 SWCt+1和 SWCt+3, 而电性连接至第二数据输出 端 DATA。
32、_OUT2。当数据输出单元 302、 304、 306、 312、 314 和 316 要输出数据信号 D1、 D2、 D3、 D4、 D5 和 D6 时, 第三开关 SWCt-2、 SWCt-1、 SWCt、 SWCt+1、 SWCt+2和 SWCt+3会为导通状态, 使得数 据信号 D1、 D2、 D3、 D4、 D5 和 D6 会分别从第一输出端 OUT1 和第二输出端 OUT2, 而传送到第 一数据输出端 DATA_OUT1 和第二数据输出端 DATA_OUT2。 0068 此外, 每一数据输出单元 302、 304、 306、 312、 314 和 316 还分别通过第一数据输出 端。
33、DATA_OUT1和第二数据输出端DATA_OUT2, 而分别对应电性连接第一电荷分享单元230和 第二电荷分享单元 240。在本实施例中, 第一电荷分享单元 230 包括第一开关 SWAp-1、 SWAp、 SWAp+1和 SWAp+2。其中, 第一开关 SWAp-1和 SWAp+1分别将第一数据输出单元 302、 304 和 306 所对应的第一数据输出端 DATA_OUT1 电性连接在一起。相对地, 第一开关 SWAp和 SWAp+2则 分别将第二数据输出单元 312、 314 和 316 所对应的第二数据输出端 DATA_OUT2 电性连接在 一起。 说 明 书 CN 10218470。
34、0 A CN 102184704 A6/9 页 10 0069 另外, 第二电荷分享单元 240 包括第二开关 SWBq-1、 SWBq和 SWBq+1。其中, 第二开关 SWBq-1会将第一数据输出单元 302 所对应的第一数据输出端 DATA_OUT1, 电性连接至第二数 据输出单元 312 所对应的第二数据输出端 DATA_OUT2 ; 第二开关 SWBq会将第一数据输出单 元 304 所对应的第一数据输出端 DATA_OUT1, 电性连接至第二数据输出单元 314 所对应的 第二数据输出端DATA_OUT2 ; 而第二开关SWBq+1则会将第一数据输出单元306所对应的第一 数据输出端。
35、DATA_OUT1, 电性连接至第二数据输出单元316所对应的第二数据输出端DATA_ OUT2。在本实施例中, p、 q 和 t 都是正整数, 并且 t 会大于等于 1, 而小于等于 n。 0070 请继续参照图 2 和图 3, 在每一群组中, 还配置上述多个电荷分享切换单元其中之 一, 例如322。 在本实施例中, 电荷分享切换单元322会依据显示控制信号XSTB和极性信号 其中之一 POLr, 而输出第一切换信号 SW1 和第二切换信号 SW2 给第一电荷分享单元 230 和 第二电荷分享单元 240。藉此, 就可以控制第一开关 SWAp-1、 SWAp、 SWAp+1和 SWAp+2和。
36、第二开 关 SWBq-1、 SWBq和 SWBq+1的状态。其中, r 是大于等于 1, 而小于等于 K 的整数。 0071 另外, 每一群组所接收的数据信号 D1 D6, 都会通过对应的数据线 DLx-2、 DLx-1、 DLx、 DLx+1、 DLx+2和 DLx+3而送至图 1 中的像素阵列 102。其中 x 是大于等于 1, 而小于等于 N 的正整数。 0072 图3B绘示为依照本发明另一实施例的一种群组内的电路图。 请参照图3B, 本实施 例与图 3A 所提供的实施例大致上相同。不同之处, 在于第二电荷分享单元 240 中, 还包括 了第二开关 SWBq-2和 SWBq+2。这些第二。
37、开关 SWBq-2、 SWBq-1、 SWBq、 SWBq+1和 SWBq+2就分别将每 一第一数据输出端 DATA_OUT1 耦接至相临的第一数据输出端 DATA_OUT2。 0073 图 4A 绘示为依照本发明的一较佳实施例的一种像素阵列的结构图。请合并参照 图 1 和图 4A, 像素阵列 102 是由多个像素单元, 例如像素单元 402, 以阵列方式排列而成。 在本实施例中, 像素阵列 102 中的每一像素单元都包括第一子像素单元 ( 如 404) 和第二子 像素单元 ( 如 406)。众所皆知的, 图 4A 中的子像素单元 R 代表红色的子像素单元 ; 子像素 单元 G 是绿色的子像素。
38、单元 ; 而子像素单元 B 则代表蓝色子像素单元。在本实施例中, 每一 数据线 DLx-2、 DLx-1、 DLx、 DLx+1、 DLx+2和 DLx+3会电性连接对应行 (Column) 上所有像素单元的 第一子像素单元和第二子像素单元。从另一角度来看, 各数据线 DLx-2、 DLx-1、 DLx、 DLx+1、 DLx+2 和 DLx+3分别电性连接相邻行上的所有子像素单元。 0074 图4B绘示为依照本发明另一实施例的一种像素阵列的结构图。 请参照图4B, 在此 实施例中, 同样地, 每一像素单元都具有第一子像素单元和第二子像素单元。不同的是, 每 一数据线 DLx-2、 DLx-1。
39、、 DLx、 DLx+1、 DLx+2和 DLx+3则是电性连接相邻行上的子像素单元的部分。 另外, 每一扫描线则会电性连接相对列上的子像素单元的部分。 0075 虽然上述提供了不同的像素阵列 102 的结构图, 但是有一共同点, 就是同一数据 线在不同的时间, 会驱动不同颜色的子像素单元。因此, 只要符合此特性的像素阵列 102 的 结构, 都可以适用于本发明, 而不需局限于上述的结构。 0076 由以上表1可知, 像素阵列102需要在行反转模式操作下较为耗电。 因此, 当图4A 中的像素单元为行反转的操作模式时, 各数据线 DLx-2、 DLx-1、 DLx、 DLx+1、 DLx+2和 。
40、DLx+3上的电 位的波形图会如图 5 所绘示。请合并参照图 4A 和图 5, 在本实施例中, 施加于像素阵列 102 中每一像素单元内的数据信号的电位离中间电位 ( 例如 4.5V) 愈近, 则像素单元内的液晶 分子则会呈现垂直的状态, 因此像素阵列 102 会显示白色的画面。相对地, 当数据信号的电 说 明 书 CN 102184700 A CN 102184704 A7/9 页 11 压离中间电位愈远, 则液晶分子会呈现水平的状态, 此时像素阵列 102 会显示黑色的画面。 0077 另外, 当数据线的电位高于中间电位时, 会被定义为正极性。相对地, 当数据线的 电位低于中间电位时就会被。
41、定义为负极性。 0078 图 6A 绘示为依照本发明的一实施例中未使用电荷分享技术的数据信号的波形 图。请合并图 4 和图 6, 在时间 t1 到 t3 期间, 一扫描信号会送 R1 列上的所有子像素单元, 以开启这些子像素单元。而在时间 t1 到 t2 期间, 数据信号 D1、 D2、 D3、 D4、 D5 和 D6 的电位 大约是 8V、 4V、 5V、 1V、 5V 和 4V。因此, 子像素单元 R404 和 R416 都会是暗态 ; 而子像素单元 G412 和 G426, 以及子像素单元 B408 和 B420 则是亮态。 0079 在时间 t2 到 t3 期间, 数据信号 D1、 D。
42、2、 D4 和 D5 的电位分别切换为 5V、 1V、 4V 和 8V, 而数据信号 D3 和 D6 则维持固定。因此, 子像素单元 R410 和 R424 都是暗态 ; 而子像素 单元 G406 和 G418, 以及子像素单元 B414 和 B428 都会是亮态。因此, 就可以达到上述的目 的。 0080 请合并参照图 3 和图 5, 从图 5 中可以清楚看出, 数据线 DLx-2和 DLx+2上的数据信 号是同一极性 ; 数据线DLx-1和DLx+1上的数据信号也是同一极性 ; 而数据线DLx和DLx+3则是 中性。因此, 为了能够节省电能, 本实施例引进了电荷分享的技术。 0081 图 。
43、7 绘示为依照本发明的一较佳实施例的一种显示器的操作方法的步骤流程图。 请合并参照图 3 和图 7, 在本实施例中, 电荷分享切换单元 322 可以进行步骤 S702, 就是检 查极性信号 POL 的状态为第一状态或是第二状态。其中, 极性信号 POLr是用来指示数据信 号 D1、 D2、 D3、 D4、 D5 和 D6 是否需要切换极性。 0082 图 8 绘示为依照本发明的一较佳实施例的一种显示控制信号和极性信号的波形 图。 请合并参照图3、 图7和图8, 当本发明的显示器所显示的画面至少部分为单色画面或补 色画面, 并且对应像素单元为行反转操作模式或两点反转模式时, 极性信号 POLr在。
44、相邻的 取样点之间都会维持固定的状态。在本实施例中, 在每一显示控制信号 XSTB 的脉冲的上升 缘, 就会对极性信号 POLr进行取样, 而形成取样点。承上述, 当极性信号 POLr在相邻的取样 点之间都维持固定的状态时, 对应的像素单元会工作行反转模式, 并且电荷分享切换单元 322 判断极性信号 POLr为第一状态。因此, 电荷分享切换单元 322 会输出切换信号 SW1, 以 致能第一开关 SWAp、 SWAp+1、 SWAp+2和 SWAp-1, 使得在每一群组中, 第一数据输出端 DATA_OUT1 之间会彼此导通, 并且第二数据输出端DATA_OUT2之间也会彼此导通, 就如步骤。
45、S704所述。 此时, 就会产生电荷分享的效应, 如图 6B 所绘示。 0083 另外, 当极性信号POLr的状态相邻取样点之间发生切换时, 电荷分享切换单元322 就会判断极性信号 POL 为第二状态, 而输出第二切换信号 SW2。此时, 第二开关 SWBq-1、 SWBq 和 SWBq+1会导通。因此, 群组内的每一第一数据输出端 DATA_OUT1 会导通至相邻的第二数 据输出端 DATA_OUT2( 步骤 S706), 或是如图 3B 所示, 将相临的第一数据输出端 DATA_OUT1 和第二数据输出端 DATA_OUT2 彼此导通。如此一来, 当像素阵列 102 在显示彩色画面时, 。
46、就 可以达到省电的效果。 0084 图 9 绘示为依照本发明的一较佳实施例的一种输出单元的内部电路图。在本实施 例中, 每一数据输出单元包括第一放大器 902 和第二放大器 904。其中, 第一放大器 902 和 第二放大器 904 可以分别从放大器输入端 AMP_IN1 和 AMP_IN2 接收数据信号。另外, 第一 放大器902的放大器输出端AMP_OUT1和第二放大器904的放大器输出端AMP_OUT2, 可以分 说 明 书 CN 102184700 A CN 102184704 A8/9 页 12 别电性连接第一输出端 OUT1 其中之一或第二输出端 OUT2 其中之一。此外, 放大器。
47、输出端 AMP_OUT1 和 AMP_OUT2 会分别通过电容器 C2 和 C3 接地。 0085 另外, 第一放大器 902 和第二放大器 904 还分别具有高电压端 V+_1 和 V+_2, 以及 低电压端 V-_1 和 V-_2。其中, 第一放大器 902 的高电压端 V+_1 会电性连接至一第一电压, 例如高电压 AVDD, 而其低电压端 V-_1 则是电性连接至一第二电压。在本实施例中, 第二电 压例如是 1/2AVDD 的电位。另外, 低电压端 V-_1 还会耦接至第二放大器 904 的高电压端 V+_2, 并且共同通过电容器 C1 接地, 而第二放大器 904 的低电压端 V-_。
48、2 也是接地。 0086 请合并参照图 6A 和图 9, 在本实施例中, 具有第一极性的数据信号, 例如数据信号 D1、 D5 和 D3, 可以被送至放大器输入端 AMP_IN1。相对地, 具有第二极性的数据信号, 例如 数据信号 D2、 D4 和 D6, 则会被送至放大器输入端 AMP_IN2。在此, 仅以数据信号 D1 和 D5 为 例来说明输出单元的内部电路的原理。 在时间t1时, 数据信号D1的电位会接近AVDD, 而数 据信号 D5 的电位会接近 1/2AVDD。而在时间 t 2 时, 数据信号 D1 的电位会从 AVDD 切换到 接近 1/2AVDD 的电位, 而数据信号 D5 的。
49、电位则会从 1/2AVDD 切换到接近 AVDD 的电位。此 时, 从第一放大器 902 的放大器输出端 AMP_OUT1 到低电压端 V-_1 会有一电流产生, 并且对 电容 C1 充电, 直到电容 C1 两端的电压到达 1/2AVDD。 0087 接着, 在时间 t3 时, 数据信号 D1 的电位也会切换到接近 AVDD, 而数据信号 D5 的 电位也会从 AVDD 切换回接近 1/2AVDD 的电位。此时, 电容 C1 储存的电荷就会从低电压端 V-_1 向第二高电压端 V+_2 放电, 并且向电容 C3 充电。如此一来, 放大器输出端 AMP_OUT1 通过电容 C1 的放电电流, 就可以很快地达到 1/2AVDD 的电位, 而可以节省从放大器第一高 电压端V+_1所输入的电流, 而达到省电的目的。 而此技术称作电荷回收(Charge Recycle) 技术。 0088 以下表 2 。