《非易失性半导体存储装置及其读出方法.pdf》由会员分享,可在线阅读,更多相关《非易失性半导体存储装置及其读出方法.pdf(52页珍藏版)》请在专利查询网上搜索。
1、(10)申请公布号 CN 103003884 A (43)申请公布日 2013.03.27 CN 103003884 A *CN103003884A* (21)申请号 201280001452.0 (22)申请日 2012.07.11 2011-160378 2011.07.21 JP G11C 13/00(2006.01) G11C 11/15(2006.01) (71)申请人 松下电器产业株式会社 地址 日本大阪府 (72)发明人 岛川一彦 辻清孝 东亮太郎 (74)专利代理机构 永新专利商标代理有限公司 72002 代理人 王成坤 胡建新 (54) 发明名称 非易失性半导体存储装置及其读。
2、出方法 (57) 摘要 本发明提供一种交叉点型非易失性存储装 置, 能够抑制由于潜行电流而引起的存储单元中 包含的存储元件的电阻值的检测灵敏度低下。交 叉点型非易失性存储装置具有 : 多个位线, 与多 个字线垂直 ; 由存储单元构成的交叉点单元阵列 (1) , 根据在其立体交差点配置的电信号以可逆的 方式在 2 个以上的状态下使电阻值变化 ; 偏移检 测单元阵列 (2E) , 构成为包括偏移检测单元, 该 偏移检测单元的字线共通, 具有比存储单元的高 电阻状态下的电阻值高的电阻值 ; 读出电路 (读 出放大器 (7) 等) , 利用在交叉点单元阵列 (1) 的 选择位线中流过的电流判别选择存储。
3、单元的电阻 状态 ; 以及电流源 (6) , 在读出动作的期间内, 对 偏移检测单元阵列供给电流。 (30)优先权数据 (85)PCT申请进入国家阶段日 2012.11.26 (86)PCT申请的申请数据 PCT/JP2012/004493 2012.07.11 (87)PCT申请的公布数据 WO2013/011669 JA 2013.01.24 (51)Int.Cl. 权利要求书 5 页 说明书 27 页 附图 19 页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 5 页 说明书 27 页 附图 19 页 1/5 页 2 1. 一种非易失性半导体存储装置, 具有 。
4、: 多个字线, 在第 1 平面内以相互平行的方式形成 ; 多个位线, 在与所述第 1 平面平行的第 2 平面内以相互平行且与所述多个字线立体交 差的方式形成 ; 第 1 交叉点单元阵列, 由针对所述多个字线与所述多个位线的各个立体交差点设置的 第 1 种类的单元的集合体构成 ; 1 条以上的虚拟位线, 在所述第 2 平面内以相互平行且与所述多个字线立体交差的方 式形成 ; 第 2 交叉点单元阵列, 针对所述多个字线与所述虚拟位线的各个立体交差点设置所述 第 1 种类的单元和第 2 种类的单元中的任意一方, 由针对任意的所述虚拟位线分别至少具 有一个以上的第 1 种类的单元和第 2 种类的单元的。
5、集合体构成 ; 字线选择电路, 从所述多个字线中选择 1 条字线作为选择字线 ; 位线选择电路, 从所述多个位线中选择 1 条位线作为选择位线 ; 虚拟位线选择电路, 从所述 1 条以上的虚拟位线中选择至少 1 条虚拟位线作为选择虚 拟位线 ; 读出电路, 经由所述选择字线和所述选择位线对所述第 1 交叉点单元阵列中的对应的 第 1 种类的单元即选择单元施加规定电压, 利用在所述选择位线中流过的电流判别所述选 择单元的电阻状态 ; 以及 电流源, 在所述读出电路的读出动作的期间内, 通过所述选择虚拟位线对所述第 2 交 叉点单元阵列供给电流, 所述第 1 种类的单元构成为包括电阻变化元件, 该。
6、电阻变化元件进行根据在对应的字 线和对应的位线之间施加的电信号以可逆的方式在 2 个以上的电阻状态下变化的存储动 作, 所述第 2 种类的单元构成为包括偏移检测单元, 该偏移检测单元与在对应的字线和对 应的虚拟位线之间施加的电信号无关, 具有比所述电阻变化元件进行所述存储动作时的高 电阻状态下的所述电阻变化元件的电阻值高的电阻值, 所述虚拟位线选择电路在所述读出电路的读出动作的期间内, 选择在与所述选择字线 之间的立体交差点配置有所述第 2 种类的单元的虚拟位线, 作为所述选择虚拟位线。 2. 一种非易失性半导体存储装置, 具有 : 多个字线, 在第 1 平面内以相互平行的方式形成 ; 多个位。
7、线, 在与所述第 1 平面平行的第 2 平面内以相互平行且与所述多个字线立体交 差的方式形成 ; 第 1 交叉点单元阵列, 由针对所述多个字线与所述多个位线的各个立体交差点设置的 第 1 种类的单元的集合体构成 ; 1 条以上的虚拟位线, 在所述第 2 平面内以相互平行且与所述多个字线立体交差的方 式形成 ; 第 2 交叉点单元阵列, 针对所述多个字线与所述虚拟位线的各个立体交差点设置所述 第 1 种类的单元和第 2 种类的单元中的任意一方, 由针对任意的所述虚拟位线分别至少具 有一个以上的第 1 种类的单元和第 2 种类的单元的集合体构成 ; 权 利 要 求 书 CN 103003884 A。
8、 2 2/5 页 3 字线选择电路, 从所述多个字线中选择 1 条字线作为选择字线 ; 位线选择电路, 从所述多个位线中选择 1 条位线作为选择位线 ; 虚拟位线选择电路, 从所述 1 条以上的虚拟位线中选择至少 1 条虚拟位线作为选择虚 拟位线 ; 读出电路, 经由所述选择字线和所述选择位线对所述第 1 交叉点单元阵列中的对应的 第 1 种类的单元即选择单元施加规定电压, 利用在所述选择位线中流过的电流判别所述选 择单元的电阻状态 ; 以及 电流检测电路, 在所述读出电路的读出动作的期间内, 检测通过所述选择虚拟位线而 在所述第 2 交叉点单元阵列中流过的电流, 所述第 1 种类的单元构成为。
9、包括电阻变化元件, 该电阻变化元件进行根据在对应的字 线和对应的位线之间施加的电信号以可逆的方式在 2 个以上的电阻状态下变化的存储动 作, 所述第 2 种类的单元构成为包括偏移检测单元, 该偏移检测单元与在对应的字线和对 应的虚拟位线之间施加的电信号无关, 具有比所述电阻变化元件进行所述存储动作时的高 电阻状态下的所述电阻变化元件的电阻值高的电阻值, 所述虚拟位线选择电路在所述读出电路的读出动作的期间内, 选择在与所述选择字线 之间的立体交差点配置有所述第 2 种类的单元的虚拟位线, 作为所述选择虚拟位线, 所述读出电路根据与在所述选择位线中流过的电流对应的值和基于由所述电流检测 电路检测到。
10、的在所述第 2 交叉点单元阵列中流过的电流的值, 判别所述选择单元的电阻状 态。 3. 如权利要求 2 所述的非易失性半导体存储装置, 其中, 所述非易失性半导体存储装置还具有 : 第 1 电流合成电路, 由所述第 1 种类的单元构成, 生成第 1 合成电流, 该第 1 合成电流 是在设定为所述2个以上的电阻状态中的第1电阻状态的参照单元中流过的电流和将由所 述电流检测电路检测到的电流放大 X 倍而得到的电流的合成电流 ; 以及 第 2 电流合成电路, 由所述第 1 种类的单元构成, 生成第 2 合成电流, 该第 2 合成电流 是在设定为所述2个以上的电阻状态中的第2电阻状态的参照单元中流过的。
11、电流和将由所 述电流检测电路检测到的电流放大 X 倍而得到的电流的合成电流, 所述读出电路将对所述第1合成电流和所述第2合成电流进行平均后的参照电平作为 判定基准, 判别所述电阻状态。 4. 如权利要求 2 所述的非易失性半导体存储装置, 其中, 所述读出电路具有第 1 负载电路和第 2 负载电路, 通过所述第 2 负载电路供给由所述 电流检测电路检测到的电流的规定倍的电流, 通过所述第 1 负载电路生成与所供给的电流 和在所述选择位线中流过的电流的差分相当的电压, 通过对所生成的电压和规定的基准电 压进行比较, 判别所述选择单元的电阻状态。 5. 如权利要求 2 所述的非易失性半导体存储装置。
12、, 其中, 所述电流检测电路生成在依赖于所述电流的放电时间内确定定时的定时信号, 所述读出电路根据所述定时信号, 对表示所述电阻状态的数据进行锁存。 6. 如权利要求 2 所述的非易失性半导体存储装置, 其中, 权 利 要 求 书 CN 103003884 A 3 3/5 页 4 所述非易失性半导体存储装置还具有监视端子, 该监视端子是与由所述虚拟位线选 择电路选择出的虚拟位线连接的端子, 能够从所述非易失性半导体存储装置的外部进行探 测。 7. 如权利要求 1 或 2 所述的非易失性半导体存储装置, 其中, 在所述第 2 交叉点单元阵列中配置的所述第 1 种类的单元被设定为所述 2 个以上的。
13、电 阻状态中的较低的电阻状态。 8. 如权利要求 1 或 2 所述的非易失性半导体存储装置, 其中, 在利用由 M 条字线和 N 条位线构成的 M 行 N 列的单元阵列构成所述第 1 交叉点单元阵 列、 针对所述第 2 交叉点单元阵列的所述虚拟位线设置 A 个所述第 1 种类的单元、 并且由所 述虚拟位线选择电路同时选择的虚拟位线的条数为 B 条时, 其中, A 为满足 1 A M-1 的 自然数, B 为满足 1 B N 的自然数, 设在所述选择字线中流过的潜行电流的总计为 Isneak、 设从所述选择位线流入的潜行电流的绝对值为 IBL、 设从所述虚拟位线流入的潜行电流的绝对值为 IDBL。
14、 时, 电流 Isneak 以如下的比, 分配给所述选择位线和所述虚拟位线, IBL : IDBL=M : AB。 9. 如权利要求 3 所述的非易失性半导体存储装置, 其中, 在利用由 M 条字线和 N 条位线构成的 M 行 N 列的单元阵列构成所述第 1 交叉点单元阵 列、 针对所述第 2 交叉点单元阵列的所述虚拟位线设置 A 个所述第 1 种类的单元、 并且由所 述虚拟位线选择电路同时选择的虚拟位线的条数为 B 条时, 其中, A 为满足 1 A M-1 的 自然数, B 为满足 1 B N 的自然数, 所述 X 满足下式, 0.8M/(AB) X 1.2M/(AB) 。 10. 一种非。
15、易失性半导体存储装置的读出方法, 从非易失性半导体存储装置中的第 1 种类的单元中读出数据, 该非易失性半导体存储装置具有 : 多个字线, 在第 1 平面内以相互平行的方式形成 ; 多个位线, 在与所述第 1 平面平行的第 2 平面内以相互平行且与所述多个字线立体交 差的方式形成 ; 第 1 交叉点单元阵列, 由针对所述多个字线与所述多个位线的各个立体交差点设置的 第 1 种类的单元的集合体构成 ; 1 条以上的虚拟位线, 在所述第 2 平面内以相互平行且与所述多个字线立体交差的方 式形成 ; 以及 第 2 交叉点单元阵列, 针对所述多个字线与所述虚拟位线的各个立体交差点设置第 1 种类的单元。
16、和第 2 种类的单元中的任意一方, 由针对任意的所述虚拟位线分别至少具有一 个以上的第 1 种类的单元和第 2 种类的单元的集合体构成, 所述第 1 种类的单元构成为包括电阻变化元件, 该电阻变化元件进行根据在对应的字 线和对应的位线之间施加的电信号以可逆的方式在 2 个以上的电阻状态下变化的存储动 作, 所述第 2 种类的单元构成为包括偏移检测单元, 该偏移检测单元与在对应的字线和对 权 利 要 求 书 CN 103003884 A 4 4/5 页 5 应的虚拟位线之间施加的电信号无关, 具有比所述电阻变化元件进行所述存储动作时的高 电阻状态下的所述电阻变化元件的电阻值高的电阻值, 其中, 。
17、所述读出方法包括以下步骤 : 存储单元选择步骤, 从所述多个字线中选择 1 条字线作为选择字线, 并且从所述多个 位线中选择 1 条位线作为选择位线 ; 虚拟位线选择步骤, 从所述 1 条以上的虚拟位线中选择至少 1 条虚拟位线作为选择虚 拟位线 ; 读出步骤, 经由所述选择字线和所述选择位线对所述第 1 交叉点单元阵列中的对应的 第 1 种类的单元即选择单元施加规定电压, 利用在所述选择位线中流过的电流判别所述选 择单元的电阻状态 ; 以及 电流施加步骤, 在所述读出步骤的读出动作的期间内, 通过所述选择虚拟位线对所述 第 2 交叉点单元阵列供给电流, 在所述虚拟位线选择步骤中, 在所述读出。
18、步骤的读出动作的期间内, 选择在与所述选 择字线之间的立体交差点配置有所述第 2 种类的单元的虚拟位线, 作为所述选择虚拟位 线。 11. 一种非易失性半导体存储装置的读出方法, 从非易失性半导体存储装置中的第 1 种类的单元中读出数据, 该非易失性半导体存储装置具有 : 多个字线, 在第 1 平面内以相互平行的方式形成 ; 多个位线, 在与所述第 1 平面平行的第 2 平面内以相互平行且与所述多个字线立体交 差的方式形成 ; 第 1 交叉点单元阵列, 由针对所述多个字线与所述多个位线的各个立体交差点设置的 第 1 种类的单元的集合体构成 ; 1 条以上的虚拟位线, 在所述第 2 平面内以相互。
19、平行且与所述多个字线立体交差的方 式形成 ; 以及 第 2 交叉点单元阵列, 针对所述多个字线与所述虚拟位线的各个立体交差点设置第 1 种类的单元和第 2 种类的单元中的任意一方, 由针对任意的所述虚拟位线分别至少具有一 个以上的第 1 种类的单元和第 2 种类的单元的集合体构成, 所述第 1 种类的单元构成为包括电阻变化元件, 该电阻变化元件进行根据在对应的字 线和对应的位线之间施加的电信号以可逆的方式在 2 个以上的电阻状态下变化的存储动 作, 所述第 2 种类的单元构成为包括偏移检测单元, 该偏移检测单元与在对应的字线和对 应的虚拟位线之间施加的电信号无关, 具有比所述电阻变化元件进行所。
20、述存储动作时的高 电阻状态下的所述电阻变化元件的电阻值高的电阻值, 其中, 所述读出方法包括以下步骤 : 存储单元选择步骤, 从所述多个字线中选择 1 条字线作为选择字线, 并且从所述多个 位线中选择 1 条位线作为选择位线 ; 虚拟位线选择步骤, 从所述 1 条以上的虚拟位线中选择至少 1 条虚拟位线作为选择虚 拟位线 ; 第 1 电流检测步骤, 经由所述选择字线和所述选择位线对所述第 1 交叉点单元阵列中 权 利 要 求 书 CN 103003884 A 5 5/5 页 6 的对应的第 1 种类的单元即选择单元施加规定电压, 检测在所述选择位线中流过的电流 ; 第2电流检测步骤, 在所述第。
21、1电流检测步骤的电流检测的期间内, 检测通过所述选择 虚拟位线而在所述第 2 交叉点单元阵列中流过的电流 ; 以及 电阻状态判别步骤, 根据与在所述第 1 电流检测步骤中检测到的在所述选择位线中流 过的电流对应的值和基于在所述第2电流检测步骤中检测到的在所述第2交叉点单元阵列 中流过的电流的值, 判别选择存储单元的电阻状态, 在所述虚拟位线选择步骤中, 在所述第 1 电流检测步骤的电流检测的期间内, 选择在 与所述选择字线之间的立体交差点配置有所述第 2 种类的单元的虚拟位线, 作为所述选择 虚拟位线。 权 利 要 求 书 CN 103003884 A 6 1/27 页 7 非易失性半导体存储。
22、装置及其读出方法 技术领域 0001 本发明涉及使用电阻变化型存储元件的交叉点型的非易失性半导体存储装置, 特 别涉及提高了读出信号的判别性的单元阵列结构及其读出方法。 背景技术 0002 近年来, 伴随数字技术的进展, 便携型信息设备和信息家电等的电子设备进一步 实现高功能化。因此, 非易失性存储装置的大容量化、 写入电力的降低、 写入 / 读出时间的 高速化以及长寿命化的要求提高。 0003 针对这样的要求, 现有的使用浮栅的闪存的微细化有所发展。 0004 另一方面, 作为代替闪存的元件, 正在研究开发具有使用所谓的电阻变化型存储 元件构成的存储元件的非易失性存储装置。电阻变化型存储元件。
23、是指如下的元件 : 电阻值 根据电信号而变化, 具有即使切断电信号也保持该电阻值 (保持为非易失) 的性质, 能够通 过该电阻值的变化来存储信息。 0005 作为电阻变化型存储元件的代表性的元件, 具有 MRAM(Magnetic Random Access Memory : 磁性存储器) 、 PRAM(PhaseChange Random Access Memory : 相变存储器) 、 ReRAM (ResistanceRandom Access Memory : 电阻变化存储器 ; 电阻变化元件) 、 SPRAM(Spin Transfer Torque Random Access Me。
24、mory : 自旋注入存储器) 、 CBRAM(Conductive Bridge Random Access Memory) 等。 0006 作为使用这些电阻变化型存储元件的非易失性存储装置的结构方法的一例, 公知 有交叉点结构。 在交叉点结构中, 在垂直配置的位线与字线的立体交叉点位置, 以被位线和 字线夹持的方式设置具有 2 个端子的各存储单元。关于电阻变化型存储元件单体或构成为 电阻变化型存储元件与二极管等 2 个端子的开关元件的串联连接的存储元件, 通过使存储 元件的一个电极与字线连接, 使另一个电极与位线连接, 从而构成存储单元。 与电阻变化型 存储元件经由具有3个端子的存取晶体管。
25、而与位线连接的所谓的1T1R结构相比, 交叉点结 构具有适于大规模集成化的特征。 0007 在交叉点结构中, 存储单元配置成阵列状 (以下称为交叉点单元阵列) 。在交叉点 结构中, 当为了检测 (读出) 作为对象的存储单元中包含的存储元件的电阻值而对对应的位 线和字线施加电压时, 除了流过作为检测对象的存储单元的电流以外, 还流过经由通过上 下的位线和字线而并联连接的其他存储单元的电流。在本说明书中, 将该流经其他存储单 元的电流称为潜行电流。潜行电流由于依赖于存储在交叉点单元阵列中的数据的状态 (作 为检测对象的存储单元所属的交叉点单元阵列内的全部存储单元中包含的存储元件的电 阻值及其分布)。
26、 , 所以, 在读出时检测的电流中, 始终包含不是固定值的偏移电流 (= 潜行电 流) 。该潜行电流妨碍准确检测作为读出对象的存储单元中包含的存储元件的电阻值。 0008 通过使存储元件采用串联连接开关元件和电阻变化型存储元件的结构, 能够减少 该潜行电流。但是, 由于潜行电流根据交叉点单元阵列的规模而增加, 所以, 妨碍交叉点单 元阵列的大规模化。 说 明 书 CN 103003884 A 7 2/27 页 8 0009 在专利文献 1 中公开了如下的存储装置 : 该存储装置具有抑制由于潜行电流而引 起的存储单元中包含的存储元件的电阻值的检测灵敏度低下的结构。 0010 现有技术文献 001。
27、1 专利文献 0012 专利文献 1 : 日本专利第 3821066 号公报 发明内容 0013 发明要解决的课题 0014 如图 18 所示, 专利文献 1 所记载的存储装置的交叉点单元阵列 601 由存储单元 602 和虚拟单元 608 构成。存储单元 602 和虚拟单元 608 在构造上没有差别, 将与定义为虚 拟位线 609 的位线连接的存储单元用作虚拟单元。存储元件使用 MRAM。 0015 减法电路 617 生成电流差信号, 该电流差信号对应于通过对选择字线和选择位线 之间施加电压而在选择位线中流过的检测电流 Is 与通过对选择字线和虚拟位线之间施加 电压而在虚拟位线中流过的偏移成。
28、分电流 Ic 之差 (Is-Ic) 。读出电路 16 根据该电流差信 号判别存储在选择单元 602a 中的存储数据。 0016 偏移成分电流Ic是大小接近检测电流Is中包含的偏移成分的电流。 检测电流Is 与偏移成分电流 Ic 之差 (Is-Ic) 的 SN 比较高, 通过根据与差 (Is-Ic) 对应的电流差信号判 别存储在选择单元 602a 中的存储数据, 能够以较高的可靠性判别存储数据。 0017 在上述存储装置中, 存储元件使用 MRAM。与其他电阻变化型存储元件相比, MRAM 的电阻值的变化量较小, 高电阻状态下的电阻值 (HR) 相对于低电阻状态下的电阻值 (LR) 大致为 1.。
29、2 1.4 倍左右, 流过选择单元的电流中的由于不依赖于所存储的数据的电阻成 分而引起的电流成分比与所存储的数据对应的电流大。进而, 上述存储装置中使用的存储 单元仅由 MRAM 构成, 不包括开关元件。因此, 记载为与存储在选择单元 602a 中的数据对应 的电流大约为 1A, 与此相对, 偏移成分电流 Ic 大约为 30A。 0018 但是, 在上述存储装置中, 视为检测电流 Is 中包含的偏移成分电流与在虚拟位线 中流过的偏移成分电流 Ic 大致相等的情况仅为满足上述存储装置所记载的条件 (即, 如下 条件 : 流过选择单元的电流中的由于不依赖于所存储的数据的电阻成分而引起的电流成分 比。
30、与所存储的数据对应的电流大, 并且偏移成分电流远远大于与存储在选择单元中的数据 对应的电流) 的情况。 0019 一般地, 从提高读出精度、 低消耗电力化、 抑制由于电迁移而引起的布线劣化 (提 高可靠性) 、 抑制伴随基于布线电阻的电压下降的存储单元电流的交叉点单元阵列内的位 置依赖性、 交叉点单元阵列的大规模化等的观点来看, 优选偏移成分电流较小。 0020 进而, 在 PRAM、 ReRAM 和 SPRAM 等电阻变化型存储元件中, LR 状态和 HR 状态的电 阻变化比较大 (大约为 1 位以上) , 流过选择单元的电流中的由于不依赖于所存储的数据的 电阻成分而引起的电流成分 (潜行电。
31、流成分) 比与所存储的数据对应的电流小。 0021 根据以上说明可以明确, 在专利文献 1 所记载的存储装置的结构中, 除了存储元 件不包括开关元件而仅由 MRAM 构成的情况以外, 没有效果, 无法应用。 0022 鉴于以上课题, 本发明的目的在于, 提供如下的非易失性半导体存储装置及其读 出方法 : 在使用电阻变化型存储元件的交叉点型的非易失性半导体存储装置中, 能够抑制 说 明 书 CN 103003884 A 8 3/27 页 9 由于潜行电流而引起的存储单元中包含的存储元件的电阻值的检测灵敏度低下。 0023 用于解决课题的手段 0024 为了实现上述目的, 本发明的非易失性半导体存。
32、储装置的第 1 方式具有 : 多个字 线, 在第 1 平面内以相互平行的方式形成 ; 多个位线, 在与所述第 1 平面平行的第 2 平面内 以相互平行且与所述多个字线立体交差的方式形成 ; 第 1 交叉点单元阵列, 由针对所述多 个字线与所述多个位线的各个立体交差点设置的第 1 种类的单元的集合体构成 ; 1 条以上 的虚拟位线, 在所述第2平面内以相互平行且与所述多个字线立体交差的方式形成 ; 第2交 叉点单元阵列, 针对所述多个字线与所述虚拟位线的各个立体交差点设置所述第 1 种类的 单元和第 2 种类的单元中的任意一方, 由针对任意的所述虚拟位线分别至少具有一个以上 的第 1 种类的单元。
33、和第 2 种类的单元的集合体构成 ; 字线选择电路, 从所述多个字线中选 择 1 条字线作为选择字线 ; 位线选择电路, 从所述多个位线中选择 1 条位线作为选择位线 ; 虚拟位线选择电路, 从所述 1 条以上的虚拟位线中选择至少 1 条虚拟位线作为选择虚拟位 线 ; 读出电路, 经由所述选择字线和所述选择位线对所述第 1 交叉点单元阵列中的对应的 第 1 种类的单元即选择单元施加规定电压, 利用在所述选择位线中流过的电流判别所述选 择单元的电阻状态 ; 以及电流源, 在所述读出电路的读出动作的期间内, 通过所述选择虚拟 位线对所述第2交叉点单元阵列供给电流, 所述第1种类的单元构成为包括电阻。
34、变化元件, 该电阻变化元件进行根据在对应的字线和对应的位线之间施加的电信号以可逆的方式在 2 个以上的电阻状态下变化的存储动作, 所述第 2 种类的单元构成为包括偏移检测单元, 该 偏移检测单元与在对应的字线和对应的虚拟位线之间施加的电信号无关, 具有比所述电阻 变化元件进行所述存储动作时的高电阻状态下的所述电阻变化元件的电阻值高的电阻值, 所述虚拟位线选择电路在所述读出电路的读出动作的期间内, 选择在与所述选择字线之间 的立体交差点配置有所述第 2 种类的单元的虚拟位线, 作为所述选择虚拟位线。 0025 并且, 为了实现上述目的, 本发明的非易失性半导体存储装置的第 2 方式具有 : 多 。
35、个字线, 在第 1 平面内以相互平行的方式形成 ; 多个位线, 在与所述第 1 平面平行的第 2 平 面内以相互平行且与所述多个字线立体交差的方式形成 ; 第 1 交叉点单元阵列, 由针对所 述多个字线与所述多个位线的各个立体交差点设置的第 1 种类的单元的集合体构成 ; 1 条 以上的虚拟位线, 在所述第 2 平面内以相互平行且与所述多个字线立体交差的方式形成 ; 第 2 交叉点单元阵列, 针对所述多个字线与所述虚拟位线的各个立体交差点设置所述第 1 种类的单元和第 2 种类的单元中的任意一方, 由针对任意的所述虚拟位线分别至少具有一 个以上的第1种类的单元和第2种类的单元的集合体构成 ; 。
36、字线选择电路, 从所述多个字线 中选择1条字线作为选择字线 ; 位线选择电路, 从所述多个位线中选择1条位线作为选择位 线 ; 虚拟位线选择电路, 从所述1条以上的虚拟位线中选择至少1条虚拟位线作为选择虚拟 位线 ; 读出电路, 经由所述选择字线和所述选择位线对所述第 1 交叉点单元阵列中的对应 的第 1 种类的单元即选择单元施加规定电压, 利用在所述选择位线中流过的电流判别所述 选择单元的电阻状态 ; 以及电流检测电路, 在所述读出电路的读出动作的期间内, 检测通过 所述选择虚拟位线而在所述第 2 交叉点单元阵列中流过的电流, 所述第 1 种类的单元构成 为包括电阻变化元件, 该电阻变化元件。
37、进行根据在对应的字线和对应的位线之间施加的电 信号以可逆的方式在 2 个以上的电阻状态下变化的存储动作, 所述第 2 种类的单元构成为 包括偏移检测单元, 该偏移检测单元与在对应的字线和对应的虚拟位线之间施加的电信号 说 明 书 CN 103003884 A 9 4/27 页 10 无关, 具有比所述电阻变化元件进行所述存储动作时的高电阻状态下的所述电阻变化元件 的电阻值高的电阻值, 所述虚拟位线选择电路在所述读出电路的读出动作的期间内, 选择 在与所述选择字线之间的立体交差点配置有所述第 2 种类的单元的虚拟位线, 作为所述选 择虚拟位线, 所述读出电路根据与在所述选择位线中流过的电流对应的。
38、值和基于由所述电 流检测电路检测到的在所述第 2 交叉点单元阵列中流过的电流的值, 判别所述选择单元的 电阻状态。 0026 另外, 本发明不仅能够作为非易失性半导体存储装置来实现, 还能够作为非易失 性半导体存储装置的读出方法来实现。 0027 发明效果 0028 在本发明的使用电阻变化型存储元件的交叉点型的非易失性半导体存储装置中, 得到如下效果 : 能够抑制在交叉点型电路中成为问题的、 由于潜行电流而使存储元件的电 阻值的读出时的检测灵敏度低下的问题, 由此, 读出精度提高。 附图说明 0029 图 1 是图 19 所示的交叉点单元阵列的等效电路图。 0030 图 2 是用于说明本发明的。
39、原理的交叉点单元阵列块的结构图。 0031 图 3 是图 2 所示的交叉点单元阵列块的等效电路图。 0032 图 4 是本发明的偏移检测单元阵列的展开例。 0033 图 5 是本发明的偏移检测单元和与其相邻的 2 个存储单元的剖视图。 0034 图 6 是用于说明本发明的偏移检测单元的其他结构的剖视图。 0035 图 7 是利用 ReRAM 和 MSM 二极管构成本发明的存储单元的情况下的存储单元的剖 视图。 0036 图 8 是本发明的第 1 实施方式的非易失性半导体存储装置的电路结构图。 0037 图 9 是本发明的第 1 实施方式的交叉点单元阵列块的等效电路图。 0038 图 10 是示。
40、出本发明的第 1 实施方式的非易失性半导体存储装置的读出方法的流 程图。 0039 图 11 是本发明的第 2 实施方式的非易失性半导体存储装置的电路块结构图。 0040 图 12 是本发明的第 2 实施方式的非易失性半导体存储装置的电路结构图。 0041 图 13 是本发明的第 2 实施方式的交叉点单元阵列块的等效电路图。 0042 图 14 是示出本发明的第 2 实施方式的非易失性半导体存储装置的读出方法的流 程图。 0043 图 15 是本发明的第 3 实施方式的非易失性半导体存储装置的电路结构图。 0044 图 16 是本发明的第 4 实施方式的非易失性半导体存储装置的电路块结构图。 。
41、0045 图 17 是本发明的第 5 实施方式的非易失性半导体存储装置的电路块结构图。 0046 图 18 是现有的非易失性半导体存储装置的结构图。 0047 图 19 是现有的交叉点单元阵列的结构图。 具体实施方式 0048 (概要) 说 明 书 CN 103003884 A 10 5/27 页 11 0049 本发明的非易失性半导体存储装置的第 1 方式具有 : 多个字线, 在第 1 平面内以 相互平行的方式形成 ; 多个位线, 在与所述第 1 平面平行的第 2 平面内以相互平行且与所 述多个字线立体交差的方式形成 ; 第 1 交叉点单元阵列, 由针对所述多个字线与所述多个 位线的各个立体。
42、交差点设置的第 1 种类的单元的集合体构成 ; 1 条以上的虚拟位线, 在所述 第2平面内以相互平行且与所述多个字线立体交差的方式形成 ; 第2交叉点单元阵列, 针对 所述多个字线与所述虚拟位线的各个立体交差点设置所述第1种类的单元和第2种类的单 元中的任意一方, 由针对任意的所述虚拟位线分别至少具有一个以上的第 1 种类的单元和 第2种类的单元的集合体构成 ; 字线选择电路, 从所述多个字线中选择1条字线作为选择字 线 ; 位线选择电路, 从所述多个位线中选择 1 条位线作为选择位线 ; 虚拟位线选择电路, 从 所述1条以上的虚拟位线中选择至少1条虚拟位线作为选择虚拟位线 ; 读出电路, 经。
43、由所述 选择字线和所述选择位线对所述第1交叉点单元阵列中的对应的第1种类的单元即选择单 元施加规定电压, 利用在所述选择位线中流过的电流判别所述选择单元的电阻状态 ; 以及 电流源, 在所述读出电路的读出动作的期间内, 通过所述选择虚拟位线对所述第 2 交叉点 单元阵列供给电流, 所述第 1 种类的单元构成为包括电阻变化元件, 该电阻变化元件进行 根据在对应的字线和对应的位线之间施加的电信号以可逆的方式在 2 个以上的电阻状态 下变化的存储动作, 所述第 2 种类的单元构成为包括偏移检测单元, 该偏移检测单元与在 对应的字线和对应的虚拟位线之间施加的电信号无关, 具有比所述电阻变化元件进行所述。
44、 存储动作时的高电阻状态下的所述电阻变化元件的电阻值高的电阻值, 所述虚拟位线选择 电路在所述读出电路的读出动作的期间内, 选择在与所述选择字线之间的立体交差点配置 有所述第 2 种类的单元的虚拟位线, 作为所述选择虚拟位线。 0050 由此, 在从选择单元进行读出的读出期间内, 通过电流源, 经由虚拟位线对非选择 字线施加电流, 所以, 抑制了由读出电路检测到的电流、 即在选择位线中流过的电流中的潜 行电流成分, 选择单元的读出中的 S/N 提高。 0051 并且, 为了实现上述目的, 本发明的非易失性半导体存储装置的第 2 方式具有 : 多 个字线, 在第 1 平面内以相互平行的方式形成 。
45、; 多个位线, 在与所述第 1 平面平行的第 2 平 面内以相互平行且与所述多个字线立体交差的方式形成 ; 第 1 交叉点单元阵列, 由针对所 述多个字线与所述多个位线的各个立体交差点设置的第 1 种类的单元的集合体构成 ; 1 条 以上的虚拟位线, 在所述第 2 平面内以相互平行且与所述多个字线立体交差的方式形成 ; 第 2 交叉点单元阵列, 针对所述多个字线与所述虚拟位线的各个立体交差点设置所述第 1 种类的单元和第 2 种类的单元中的任意一方, 由针对任意的所述虚拟位线分别至少具有一 个以上的第1种类的单元和第2种类的单元的集合体构成 ; 字线选择电路, 从所述多个字线 中选择1条字线作。
46、为选择字线 ; 位线选择电路, 从所述多个位线中选择1条位线作为选择位 线 ; 虚拟位线选择电路, 从所述1条以上的虚拟位线中选择至少1条虚拟位线作为选择虚拟 位线 ; 读出电路, 经由所述选择字线和所述选择位线对所述第 1 交叉点单元阵列中的对应 的第 1 种类的单元即选择单元施加规定电压, 利用在所述选择位线中流过的电流判别所述 选择单元的电阻状态 ; 以及电流检测电路, 在所述读出电路的读出动作的期间内, 检测通过 所述选择虚拟位线而在所述第 2 交叉点单元阵列中流过的电流, 所述第 1 种类的单元构成 为包括电阻变化元件, 该电阻变化元件进行根据在对应的字线和对应的位线之间施加的电 信。
47、号以可逆的方式在 2 个以上的电阻状态下变化的存储动作, 所述第 2 种类的单元构成为 说 明 书 CN 103003884 A 11 6/27 页 12 包括偏移检测单元, 该偏移检测单元与在对应的字线和对应的虚拟位线之间施加的电信号 无关, 具有比所述电阻变化元件进行所述存储动作时的高电阻状态下的所述电阻变化元件 的电阻值高的电阻值, 所述虚拟位线选择电路在所述读出电路的读出动作的期间内, 选择 在与所述选择字线之间的立体交差点配置有所述第 2 种类的单元的虚拟位线, 作为所述选 择虚拟位线, 所述读出电路根据与在所述选择位线中流过的电流对应的值和基于由所述电 流检测电路检测到的在所述第 。
48、2 交叉点单元阵列中流过的电流的值, 判别所述选择单元的 电阻状态。 0052 由此, 根据由电流检测电路检测到的潜行电流和由读出电路检测到的电流 (即, 在 选择单元中流过的电流和潜行电流的合计电流) , 判别选择单元的电阻状态, 所以, 能够进 行消除了潜行电流成分的高精度的读出。 0053 另外, 上述第1方式和上述第2方式的不同之处在于, 是施加潜行电流还是检测潜 行电流, 但是,(1) 设置与交叉点单元阵列不同的偏移检测单元阵列这点、(2) 利用在偏移检 测单元阵列 (更详细地讲为虚拟位线) 中流过的电流这点、 以及 (3) 通过在检测 (读出) 在选 择单元中流过的电流的同时 (并。
49、行) 进行与潜行电流有关的处理从而实现去除了潜行电流 的高速读出这点是共通的。 0054 这里, 也可以是, 所述非易失性半导体存储装置还具有 : 第 1 电流合成电路, 由所 述第 1 种类的单元构成, 生成第 1 合成电流, 该第 1 合成电流是在设定为所述 2 个以上的电 阻状态中的第 1 电阻状态的参照单元中流过的电流和将由所述电流检测电路检测到的电 流放大 X 倍而得到的电流的合成电流 ; 以及第 2 电流合成电路, 由所述第 1 种类的单元构 成, 生成第 2 合成电流, 该第 2 合成电流是在设定为所述 2 个以上的电阻状态中的第 2 电阻 状态的参照单元中流过的电流和将由所述电流检测电路检测到的电流放大 X 倍而得到的 电流的合成电流, 所述读出电路将对所述第 1 合成电流和所述第 2 合成电流进行平均后的 参照电平作为判定基准, 判别所述电阻状态。由此, 不仅使用潜行电流, 还使用在设定为存 储单元的 2 个电阻状态的参照单元中流过的电流生成参照电平, 能够对该参照电平和在选 择位线中流过的电流。