一种通信系统及通信方法.pdf

上传人:Y94****206 文档编号:505998 上传时间:2018-02-20 格式:PDF 页数:14 大小:1.68MB
返回 下载 相关 举报
摘要
申请专利号:

CN201410259102.5

申请日:

2014.06.11

公开号:

CN104052642A

公开日:

2014.09.17

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):H04L 12/28申请日:20140611|||公开

IPC分类号:

H04L12/28; G06F13/38

主分类号:

H04L12/28

申请人:

华为技术有限公司

发明人:

李永耀; 彭强; 李建康; 张军

地址:

518129 广东省深圳市龙岗区坂田华为总部办公楼

优先权:

专利代理机构:

北京同达信恒知识产权代理有限公司 11291

代理人:

冯艳莲

PDF下载: PDF下载
内容摘要

本发明公开了一种通信系统及通信方法,通信系统包括:第一处理板、第二处理板以及第一Retimer芯片,其中:第一Retimer芯片与第一处理板的控制器连接,第一处理板与第二处理板通过串行小型计算机系统接口SAS线缆连接;第一处理板用于在光模式下发送链路协商信号,第一Retimer芯片用于对链路协商信号进行修正,并将修正后的链路协商信号通过SAS线缆传输给第二处理板;第二处理板用于在光模式下根据修正后的链路协商信号向第一处理板返回链路响应信号。本发明提供的系统和方法用以解决现有技术中,随着SAS链路的信号传输速率的提升,或链路长度的增加,信号在传输过程中的衰减较大的技术问题。

权利要求书

1.  一种通信系统,其特征在于,包括第一处理板、第二处理板以及第一Retimer芯片,其中:
所述第一Retimer芯片与所述第一处理板的控制器通过电路进行连接,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一Retimer芯片为具有时钟和数据恢复功能的高速信号驱动器件;
所述第一处理板,用于当检测到所述第一处理板上连接有所述SAS线缆时,发送链路协商信号,其中,所述第一处理板的工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;
所述第一Retimer芯片,用于根据所述链路协商信号中的信息对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;
所述第二处理板,用于根据所述第一Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。

2.
  根据权利要求1所述的通信系统,其特征在于:
所述第一Retimer芯片,具体用于根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。

3.
  根据权利要求1或2所述的通信系统,其特征在于,还包括:
第二Retimer芯片,所述第二Retimer芯片与所述第二处理板的控制器通过电路进行连接,用于对所述第一Retimer芯片发送的所述修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二控制板的控制 器;
所述第二处理板,具体用于根据所述第二Retimer芯片修正后的链路协商信号向所述第一处理板返回所述链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。

4.
  根据权利要求1-3任意一项所述的通信系统,其特征在于,所述SAS线缆包括SAS电缆或SAS光缆,其中:
若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于0.5米;或
若所述SAS线缆为SAS光缆,则所述SAS光缆的长度不小于10米。

5.
  一种通信方法,应用于通信系统中,其特征在于,所述通信系统包括第一处理板、第二处理板以及第一Retimer芯片,其中,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一处理板的第一控制器与所述第一Retimer芯片通过电路进行连接,所述第一Retimer芯片为具有时钟和数据恢复功能的高速信号驱动器件,所述方法包括:
所述第一处理板发送链路协商信号;其中,所述第一处理板的工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;
所述第一Retimer芯片接收所述链路协商信号;
所述第一Retimer芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正;
所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;
所述第二处理板根据所述第一Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。

6.
  根据权利要求5所述的通信方法,其特征在于,所述第一Retimer芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正包括:
所述第一Retimer芯片根据所述链路协商信号中的信息,按照预设的传输速 率对所述链路协商信号进行修正;
所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板包括:
所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。

7.
  根据权利要求5或6所述的通信方法,其特征在于,所述通信系统还包括第二Retimer芯片,所述第二处理板的第二控制器通过所述第二Retimer芯片与所述SAS线缆进行连接,所述方法还包括:
所述第二Retimer芯片对所述第一Retimer芯片修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二处理板的控制器;
所述第二处理板根据所述第一Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号包括:
所述第二处理板的控制器根据所述第二Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号。

8.
  根据权利要求5-7任意一项所述的通信方法,其特征在于,所述SAS线缆包括SAS电缆或SAS光缆,其中:
若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于0.5米;或
若所述SAS线缆为SAS光缆,则所述SAS光缆的长度不小于10米。

说明书

一种通信系统及通信方法
技术领域
本发明涉及通信领域,尤其涉及一种通信系统及通信方法。
背景技术
串行小型计算机系统接口(Serial Attached Small Computer System Interface,SAS)链路主要用于存储器之间的数据传输。
目前,随着产品的更新换代,SAS链路的传输技术已经进入第三代,对应的SAS传输协议也升级到SAS3.0协议,SAS3.0协议中的信号传输速率由6G提升为12G,同时,由于增加了对光缆接入的要求,SAS3.0协议中对信号的衰减控制的要求也更严格。
然而,SAS链路传输信号时,随着信号传输速率的提升,或随着链路长度的增加,信号的衰减也随之增加。
发明内容
本发明提供一种通信系统及通信方法,用以解决现有技术中,随着SAS链路的信号传输速率的提升,或链路长度的增加,信号在传输过程中的衰减较大的技术问题。
第一方面,本发明提供了一种通信系统,包括第一处理板、第二处理板以及第一Retimer芯片,其中:所述第一Retimer芯片与所述第一处理板的控制器通过电路进行连接,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一Retimer芯片为具有时钟和数据恢复功能的高速信号驱动器件;所述第一处理板,用于当检测到所述第一处理板上连接有所述SAS线缆时,发送链路协商信号,其中,所述第一处理板的工作模式为 光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;所述第一Retimer芯片,用于根据所述链路协商信号中的信息对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;所述第二处理板,用于根据所述第一Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。
结合第一方面,在第一种可能的实现方式中,所述第一Retimer芯片,具体用于根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。
结合第一方面或者第一种可能的实现方式,在第二种可能的实现方式中,所述通信系统还包括:第二Retimer芯片,所述第二Retimer芯片与所述第二处理板的控制器通过电路进行连接,用于对所述第一Retimer芯片发送的所述修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二控制板的控制器;所述第二处理板,具体用于根据所述第二Retimer芯片修正后的链路协商信号向所述第一处理板返回所述链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。
结合第一方面或者第一种可能的实现方式到第二种可能的实现方式中的任意一种,在第三种可能的实现方式中,所述SAS线缆包括SAS电缆或SAS光缆,其中:若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于0.5米;或若所述SAS线缆为SAS光缆,则所述SAS光缆的长度不小于10米。
第二方面,本发明提供了一种通信方法,应用于通信系统中,所述通信系统包括第一处理板、第二处理板以及第一Retimer芯片,其中,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一处理板的第一控制器与所述第一Retimer芯片通过电路进行连接,所述第一 Retimer芯片为具有时钟和数据恢复功能的高速信号驱动器件,所述方法包括:所述第一处理板发送链路协商信号;其中,所述第一处理板的工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;所述第一Retimer芯片接收所述链路协商信号;所述第一Retimer芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正;所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;所述第二处理板根据所述第一Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。
结合第二方面,在第一种可能的实现方式中,所述第一Retimer芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正包括:所述第一Retimer芯片根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正;所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板包括:所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。
结合第二方面或者第一种可能的实现方式,在第二种可能的实现方式中,所述通信系统还包括第二Retimer芯片,所述第二处理板的第二控制器通过所述第二Retimer芯片与所述SAS线缆进行连接,所述方法还包括:所述第二Retimer芯片对所述第一Retimer芯片修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二处理板的控制器;所述第二处理板根据所述第一Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号包括:所述第二处理板的控制器根据所述第二Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号。
结合第二方面或者第一种可能的实现方式到第二种可能的实现方式中的任 意一种,在第三种可能的实现方式中,所述SAS线缆包括SAS电缆或SAS光缆,其中:若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于0.5米;或若所述SAS线缆为SAS光缆,则所述SAS光缆的长度不小于10米。
本发明实施例中提供的一个或多个技术方案,至少具有如下技术效果或优点:
本发明实施例中,在第一处理板和第二处理板通过SAS线缆连接时,在第一处理板的第一控制器和SAS线缆间连接带时钟和数据恢复功能的高速信号驱动器件Retimer芯片,并设置第一处理板和第二处理板的工作模式为光模式,所述Retimer芯片用于修正所述第一控制器发送的链路协商信号,并将修正后的链路协商信号通过所述SAS线缆发送给所述第二处理板。从而通过所述Retimer芯片对信号的修正,降低了信号通过SAS链路传输过程中的衰减。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例中通信系统的结构图一;
图2A为本发明实施例中电模式的OOB信号的示意图;
图2B为本发明实施例中光模式的OOB信号的示意图;
图3A为本发明实施例中通信系统的应用示意图一;
图3B为本发明实施例中通信系统的应用示意图二;
图4为本发明实施例中Retimer芯片传输信号的示意图;
图5为本发明实施例中通信系统的结构图二;
图6为本发明实施例中通信方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。
实施例一
本实施例提供一种通信系统,请参考图1,图1为本申请实施例中通信系统的结构图,所述通信系统包括第一处理板11、第二处理板12以及第一Retimer芯片13,其中:
所述第一Retimer芯片13与所述第一处理板11的控制器111通过电路进行连接,所述第一处理板11与所述第二处理板12通过串行小型计算机系统接口SAS线缆14进行连接,所述第一Retimer芯片13为具有时钟和数据恢复功能的高速信号驱动器件;
所述第一处理板11,用于当检测到所述第一处理板11上连接有所述SAS线缆14时,发送链路协商信号,其中,所述第一处理板11的工作模式为光模式,所述链路协商信号是所述第一处理板11在光模式下发送的信号;
所述第一Retimer芯片13,用于根据所述链路协商信号中的信息对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆14传输给所述第二处理板12;
所述第二处理板12,用于根据所述第一Retimer芯片13修正后的链路协商信号向所述第一处理板11返回链路响应信号,以与所述第一处理板11建立通信连接,其中,所述第二处理板12的工作模式为光模式。
在具体实施过程中,所述控制器111可以为控制器芯片,也可以为专用集成电路(Application Specific Integrated Circuits,ASIC),在本实施例中不作限制。
在具体实施过程中,如图1所示,第二处理板12的控制器121通过电路与SAS线缆14连接,所述链路响应信号为第二处理板12的控制器121返回的信号。
在本申请实施例中,第一处理板11发送的所述链路协商信号是一种电信号,具体为第一处理板11工作在光模式时,发送的光模式的带外信号(Out Of Band signal,OOB)。
第二处理板12返回的所述链路响应信号也是一种电信号,具体为第二处理板12工作在光模式时发送的光模式的OOB信号。
在本申请实施例中,无论SAS线缆14为SAS电缆还是SAS光缆,均设置第一处理板11和第二处理板12工作在光模式,并采用光模式的OOB信号来进行链路协商的原理如下:
Retimer芯片必须通过接收到的信号中的跳变沿来锁定信号的相位,以恢复时钟和数据,如果信号中没有连续的跳变沿则Retimer芯片会出现失锁,无法正常工作。
而SAS传输协议规定,在通过SAS链路进行数据传输前,需要先使用链路协商信号和链路响应信号,即OOB信号来协商建立传输链路。现有技术中当SAS线缆为SAS电缆时,往往默认采用电模式的OOB信号来协商建立传输链路。
请参考图2A,图2A为电模式的OOB信号的示意图,如图2A所示,电模式的OOB信号为突发信号,由一定长度的突发期间和无信号的空期间组成。当Retimer芯片应用于SAS链路时,电模式的OOB信号的空期间会长时间保持为一个稳定电平,不能提供足够的跳变沿来保证Retimer芯片锁定该信号的相位,从而导致失锁。
为了解决Retimer芯片应用于SAS链路时,在协商阶段失锁的问题,在本实施例中,设置无论SAS线缆为SAS电缆还是SAS光缆,第一处理板11和第二处理板12均工作在光模式,并使用光模式的OOB信号来协商建立传输链路。
请参考图2B,图2B为光模式的OOB信号的示意图,如图2B所示,光模式的OOB信号为持续跳变信号,也由一定长度的突发期间和空期间组成。但其空期间与突发期间为长度不同的数据流,空期间也有跳变沿,即光模式的OOB信号的能提供足够的跳变沿来保证Retimer芯片锁定该信号的相位,从而保证 Retimer芯片在SAS链路中正常工作。
在本申请实施例中,在保证第一Retimer芯片13在包括SAS线缆14的通信系统中正常工作的基础上,第一Retimer芯片13对接收到的信号进行修正。
具体来讲,第一Retimer芯片13对接收到的信号进行修正包括:对第一处理板11发送的链路协商信号的修正,以及对第二处理板12返回的链路响应信号的修正,下面分别详述。
第一种情形:对第一处理板11发送的链路协商信号的修正。
第一处理板11的控制器111在光模式下,发送链路协商信号至第一Retimer芯片13;
第一Retimer芯片13基于链路协商信号提供的足够且连续的跳变信号,锁定所述链路协商信号的相位,以获取所述链路协商信号的时钟,再通过获取的时钟,恢复出链路协商信号的数据;
第一Retimer芯片13基于获取的时钟和恢复出的数据修正链路协商信号,并将修正后的链路协商信号按预定的幅值进行增益补偿后,通过SAS线缆14发送至第二处理板12。
第二种情形:对第二处理板12返回的链路响应信号的修正。
第二处理板12在光模式下,根据第一Retimer芯片13修正后的链路协商信号,通过SAS电缆14,返回链路响应信号至第一Retimer芯片13;
第一Retimer芯片13基于链路响应信号提供的足够且连续的跳变信号,锁定所述链路响应信号的相位,以获取所述链路响应信号的时钟,再通过获取的时钟,恢复出链路响应信号的数据;
第一Retimer芯片13基于获取的时钟和恢复出的数据修正链路响应信号,并将修正后链路响应信号按预定的幅值进行增益补偿后,发送至第一处理板11的控制器111。
综上,第一Retimer芯片13以恢复出的时钟和数据修正接收到的信号,并对信号以预定幅值进行增益补偿后再发送修正后的信号,抵消信号经过SAS电 缆传输时的部分衰减,进而降低了信号通过SAS链路传输过程中的衰减。
进一步,第一Retimer芯片13以恢复出的时钟和数据修正接收到的信号,相当于以恢复出的时钟和数据重新生成接收到的信号,消除了信号由发送端传输到第一Retimer芯片13的过程中产生的信号抖动,从而减少了整个SAS链路传输信号时产生的信号抖动,使得信号接收端接收到的信号不失真。
下面结合图3A和图3B,来说明本实施例提供的通信系统如何用于减少SAS链路传输的信号的抖动和衰减:
请参考图3A,主控板301与级联板302通过SAS线缆14连接,主控板301上设置有控制器111,级联板302上设置有控制器121。
当控制器111通过SAS线缆14向控制器121发送信号时,对于信号的衰减,假设信号由主控板301的控制器111传输至SAS线缆14与主控板301的接口处的衰减为18db,通过SAS线缆14传输至级联板302的控制器121的衰减为16db,整个链路的衰减为34db,超过了SAS3.0传输协议对衰减的要求。
对于信号的抖动,在信号由主控板301的控制器111传输至SAS线缆14与主控板301的接口处的过程中,信号抖动加剧,但此时信号仍为可识别信号,在信号继续通过SAS线缆14传输至级联板302的控制器121的过程中,信号的抖动进一步加剧,导致信号在到达级联板302的控制器121时已经不可识别。
如图3B所示,采用本实施例提供的通信系统,通过第一Retimer芯片13来转发数据时,对于信号的衰减,假设信号由主控板301的控制器111传输至SAS线缆14与主控板301的接口处的衰减为18db,通过SAS线缆14传输至级联板302的控制器121的衰减为16db,而第一Retimer芯片13对信号进行修正并按预设幅值进行增益补偿,给信号提供了20db的增益,则整个链路的衰减为14db,符合SAS3.0传输协议对衰减的要求。
对于信号的抖动,在信号由主控板301的控制器111传输至第一Retimer芯片13的过程中,信号抖动加剧,但此时信号仍为可识别信号,第一Retimer芯片13对信号进行修正,以全部或部分消除传输导致的信号抖动,并发送还原后 的抖动较小的信号至级联板302的控制器121,在信号继续通过SAS线缆14传输至级联板302的控制器121的过程中,信号的抖动虽然加剧,但由于没有累加信号由主控板301的控制器111传输至第一Retimer芯片13时产生的抖动,故信号仍可识别。
进一步,由于SAS传输协议规定,在链路协商时,第一处理板11和第二处理板12间需要往返多次发送OOB信号来进行链路协商,而OOB信号的传输速率需要在不同速率之间进行切换,且切换要求的时间很短,如果第一Retimer芯片13在每次SAS链路的传输速率切换时均去重新锁定传输的信号的相位,则会出现第一Retimer芯片13重新锁定相位的时间超过SAS传输协议规定的传输速率切换时间的情况,进而导致传输中断。
在本申请实施例中,为了提高SAS链路传输速率的切换速度,设置第一Retimer芯片13,根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆14按照预设的传输速率传输给所述第二处理板12,其中,所述预设的传输速率是所述第一处理板11与所述第二处理板12间的通信链路支持的最大传输速率。
通过将第一Retimer芯片13的传输速率锁定在所述预设速率,能避免第一Retimer芯片13重新锁定相位导致的时间消耗。
在具体实施过程中,由于SAS3.0传输协议规定SAS链路的传输速率需要在1.5Gbps、3Gbps、6Gbps、12Gbps之间进行切换,所以可以设置所述预设频率具体为12Gbps。
下面,以第一处理板11通过第一Retimer芯片13向第二处理板12传输6Gbps速率的01码形为例,来说明第一Retimer芯片13以预设的传输速率对信号进行修正的步骤:
第一处理板11发送如图4所示的6Gbps速率的01码形401至第一Retimer芯片13;
第一Retimer芯片13使用12Gbps的速率对所述6Gbps速率的01码形进行 修正,修正出12Gbps速率的0011码形402;
第一Retimer芯片13输出12Gbps速率的0011码形402至第二处理板12;
第二处理板12以6Gbps的速率接收12Gbps速率的0011码形402,获得6Gbps速率的01码形401。
综上,设置第一Retimer芯片13以支持的传输频率中最大的速率对接收到的信号进行修复,一方面提升了SAS链路的传输速率的切换速度,另一方面还在保证传输数据不失真的基础上,防止出现高速信号驱动器件重新锁定信号相位的时间过长导致的传输中断,实现了提高SAS链路传输可靠性的技术效果。
优选的,所述SAS线缆14可以为SAS电缆或SAS光缆,考虑到SAS线缆14长度越长,信号传输衰减越大,故在SAS线缆14长度较长时,更适于使用Retimer芯片来修正链路协商信号以降低信号衰减,即若所述SAS线缆14为SAS电缆,则所述SAS电缆的长度不小于0.5米;或若所述SAS线缆14为SAS光缆,则所述SAS光缆的长度不小于10米。
一种情形下,所述SAS线缆14可以为SAS电缆,通常,所述SAS电缆的长度不小于0.5米。为了保证信号质量,SAS电缆的长度可以不大于6米。另一种情形下,所述SAS线缆14可以为SAS光缆,通常,所述SAS光缆的长度不小于10米。为了保证信号质量,SAS光缆的长度可以不大于100米。
基于同一发明构思,本发明提供了另一实施例,详见实施例二。
实施例二:
在实施例二中提供了一种通信系统,请参考图5,图5为本申请实施例二中通信系统的结构图,所述通信系统包括实施例一提供的第一处理板11、第二处理板12以及第一Retimer芯片13,还包括:
第二Retimer芯片51,所述第二Retimer芯片51与所述第二处理板12的控制器121通过电路进行连接,用于对所述第一Retimer芯片13发送的所述修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二处理板12的控制器121;
所述第二处理板12,具体用于根据所述第二Retimer芯片51修正后的链路协商信号向所述第一处理板11返回所述链路响应信号,以与所述第一处理板11建立通信连接,其中,所述第二处理板12的工作模式为光模式。
在本申请实施例中,第二处理板12向第一处理板11返回的所述链路响应信号也会通过第二Retimer芯片51和第一Retimer芯片13的修正后在传输至第一处理板11,详细步骤为:
第二处理板12在光模式下,根据第二Retimer芯片51修正后的链路协商信号返回链路响应信号至第二Retimer芯片51;
第二Retimer芯片51对接收到的链路响应信号进行修正,再通过SAS链路将修正后的链路响应信号发送至第一Retimer芯片13;
第一Retimer芯片13对第二Retimer芯片51修正后的链路响应信号进行再次修正;
第一Retimer芯片13将再次修正后的链路响应信号发送至第一处理板11。
具体来讲,设置两个Retimer芯片来修正传输的信号,能进一步减少信号衰减,同时进一步减少信号传输过程中的抖动,满足链路走线过长时对信号衰减和信号抖动的要求。
基于同一发明构思,本发明提供了另一实施例,详见实施例三。
实施例三:
在实施例三中提供了一种通信方法,应用于通信系统中,所述通信系统包括第一处理板、第二处理板以及第一Retimer芯片,其中,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一处理板的第一控制器与所述第一Retimer芯片通过电路进行连接,所述第一Retimer芯片为具有时钟和数据恢复功能的高速信号驱动器件。
在本实施例中,所述通信系统可以为实施例一或实施例二提供的通信系统。
如图6所示,所述方法包括:
步骤S601,所述第一处理板发送链路协商信号;其中,所述第一处理板的 工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;
步骤S602,所述第一Retimer芯片接收所述链路协商信号;
步骤S603,所述第一Retimer芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正;
步骤S604,所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;
步骤S605,所述第二处理板根据所述第一Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。
较佳的,所述第一Retimer芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正包括:
所述第一Retimer芯片根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正;
所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板包括:
所述第一Retimer芯片将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。
较佳的,所述通信系统还包括第二Retimer芯片,所述第二处理板的第二控制器通过所述第二Retimer芯片与所述SAS线缆进行连接,所述方法还包括:
所述第二Retimer芯片对所述第一Retimer芯片修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二处理板的控制器;
所述第二处理板根据所述第一Retimer芯片修正后的链路协商信号向所述第一处理板返回链路响应信号包括:
所述第二处理板的控制器根据所述第二Retimer芯片修正后的链路协商信 号向所述第一处理板返回链路响应信号。
较佳的,所述SAS线缆包括SAS电缆或SAS光缆,其中:
若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于0.5米;或
若所述SAS线缆为SAS光缆,则所述SAS光缆的长度不小于10米。
需要说明的是,本申请实施例提供的系统和方法不仅可以用在通过SAS线缆连接的多个处理板上,也可以用在通过SAS线缆连接的控制框和级联框上,所述控制框和所述级联框中可以包含磁盘。可以理解的是,只要是通过SAS线缆14连接的两个通信节点均可以使用本发明实施例提供的系统和方法。
上述本申请实施例中的技术方案,至少具有如下的技术效果或优点:
本发明实施例中,在第一处理板和第二处理板通过SAS线缆连接时,在第一处理板的第一控制器和SAS线缆间连接带时钟和数据恢复功能的高速信号驱动器件Retimer芯片,并设置第一处理板和第二处理板的工作模式为光模式,所述Retimer芯片用于修正所述第一控制器发送的链路协商信号,并将修正后的链路协商信号通过所述SAS线缆发送给所述第二处理板。从而通过所述Retimer芯片对信号的修正,降低了信号通过SAS链路传输过程中的衰减。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

一种通信系统及通信方法.pdf_第1页
第1页 / 共14页
一种通信系统及通信方法.pdf_第2页
第2页 / 共14页
一种通信系统及通信方法.pdf_第3页
第3页 / 共14页
点击查看更多>>
资源描述

《一种通信系统及通信方法.pdf》由会员分享,可在线阅读,更多相关《一种通信系统及通信方法.pdf(14页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN104052642A43申请公布日20140917CN104052642A21申请号201410259102522申请日20140611H04L12/28200601G06F13/3820060171申请人华为技术有限公司地址518129广东省深圳市龙岗区坂田华为总部办公楼72发明人李永耀彭强李建康张军74专利代理机构北京同达信恒知识产权代理有限公司11291代理人冯艳莲54发明名称一种通信系统及通信方法57摘要本发明公开了一种通信系统及通信方法,通信系统包括第一处理板、第二处理板以及第一RETIMER芯片,其中第一RETIMER芯片与第一处理板的控制器连接,第一处理板与第二。

2、处理板通过串行小型计算机系统接口SAS线缆连接;第一处理板用于在光模式下发送链路协商信号,第一RETIMER芯片用于对链路协商信号进行修正,并将修正后的链路协商信号通过SAS线缆传输给第二处理板;第二处理板用于在光模式下根据修正后的链路协商信号向第一处理板返回链路响应信号。本发明提供的系统和方法用以解决现有技术中,随着SAS链路的信号传输速率的提升,或链路长度的增加,信号在传输过程中的衰减较大的技术问题。51INTCL权利要求书2页说明书8页附图3页19中华人民共和国国家知识产权局12发明专利申请权利要求书2页说明书8页附图3页10申请公布号CN104052642ACN104052642A1/。

3、2页21一种通信系统,其特征在于,包括第一处理板、第二处理板以及第一RETIMER芯片,其中所述第一RETIMER芯片与所述第一处理板的控制器通过电路进行连接,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一RETIMER芯片为具有时钟和数据恢复功能的高速信号驱动器件;所述第一处理板,用于当检测到所述第一处理板上连接有所述SAS线缆时,发送链路协商信号,其中,所述第一处理板的工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;所述第一RETIMER芯片,用于根据所述链路协商信号中的信息对所述链路协商信号进行修正,并将修正后的链路协商信号通。

4、过所述SAS线缆传输给所述第二处理板;所述第二处理板,用于根据所述第一RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。2根据权利要求1所述的通信系统,其特征在于所述第一RETIMER芯片,具体用于根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。3根据权利要求1或2所述的通信系统,其特征在于,还包括第二RE。

5、TIMER芯片,所述第二RETIMER芯片与所述第二处理板的控制器通过电路进行连接,用于对所述第一RETIMER芯片发送的所述修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二控制板的控制器;所述第二处理板,具体用于根据所述第二RETIMER芯片修正后的链路协商信号向所述第一处理板返回所述链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。4根据权利要求13任意一项所述的通信系统,其特征在于,所述SAS线缆包括SAS电缆或SAS光缆,其中若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于05米;或若所述SAS线缆为SAS光缆,。

6、则所述SAS光缆的长度不小于10米。5一种通信方法,应用于通信系统中,其特征在于,所述通信系统包括第一处理板、第二处理板以及第一RETIMER芯片,其中,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一处理板的第一控制器与所述第一RETIMER芯片通过电路进行连接,所述第一RETIMER芯片为具有时钟和数据恢复功能的高速信号驱动器件,所述方法包括所述第一处理板发送链路协商信号;其中,所述第一处理板的工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;所述第一RETIMER芯片接收所述链路协商信号;所述第一RETIMER芯片根据所述链路协商。

7、信号中的信息对所述链路协商信号进行修正;权利要求书CN104052642A2/2页3所述第一RETIMER芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;所述第二处理板根据所述第一RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。6根据权利要求5所述的通信方法,其特征在于,所述第一RETIMER芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正包括所述第一RETIMER芯片根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正;所述第一RETIMER芯片将。

8、修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板包括所述第一RETIMER芯片将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。7根据权利要求5或6所述的通信方法,其特征在于,所述通信系统还包括第二RETIMER芯片,所述第二处理板的第二控制器通过所述第二RETIMER芯片与所述SAS线缆进行连接,所述方法还包括所述第二RETIMER芯片对所述第一RETIMER芯片修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二处理板的控制器;所述第二处理。

9、板根据所述第一RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号包括所述第二处理板的控制器根据所述第二RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号。8根据权利要求57任意一项所述的通信方法,其特征在于,所述SAS线缆包括SAS电缆或SAS光缆,其中若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于05米;或若所述SAS线缆为SAS光缆,则所述SAS光缆的长度不小于10米。权利要求书CN104052642A1/8页4一种通信系统及通信方法技术领域0001本发明涉及通信领域,尤其涉及一种通信系统及通信方法。背景技术0002串行小型计算机系统接口。

10、SERIALATTACHEDSMALLCOMPUTERSYSTEMINTERFACE,SAS链路主要用于存储器之间的数据传输。0003目前,随着产品的更新换代,SAS链路的传输技术已经进入第三代,对应的SAS传输协议也升级到SAS30协议,SAS30协议中的信号传输速率由6G提升为12G,同时,由于增加了对光缆接入的要求,SAS30协议中对信号的衰减控制的要求也更严格。0004然而,SAS链路传输信号时,随着信号传输速率的提升,或随着链路长度的增加,信号的衰减也随之增加。发明内容0005本发明提供一种通信系统及通信方法,用以解决现有技术中,随着SAS链路的信号传输速率的提升,或链路长度的增加,。

11、信号在传输过程中的衰减较大的技术问题。0006第一方面,本发明提供了一种通信系统,包括第一处理板、第二处理板以及第一RETIMER芯片,其中所述第一RETIMER芯片与所述第一处理板的控制器通过电路进行连接,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一RETIMER芯片为具有时钟和数据恢复功能的高速信号驱动器件;所述第一处理板,用于当检测到所述第一处理板上连接有所述SAS线缆时,发送链路协商信号,其中,所述第一处理板的工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;所述第一RETIMER芯片,用于根据所述链路协商信号中的信息对所述。

12、链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;所述第二处理板,用于根据所述第一RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。0007结合第一方面,在第一种可能的实现方式中,所述第一RETIMER芯片,具体用于根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。0008。

13、结合第一方面或者第一种可能的实现方式,在第二种可能的实现方式中,所述通信系统还包括第二RETIMER芯片,所述第二RETIMER芯片与所述第二处理板的控制器通过电路进行连接,用于对所述第一RETIMER芯片发送的所述修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二控制板的控制器;所述第二处理板,具体用于根据所述第二RETIMER芯片修正后的链路协商信号向所述第一处理板返回所述说明书CN104052642A2/8页5链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。0009结合第一方面或者第一种可能的实现方式到第二种可能的实现方式中。

14、的任意一种,在第三种可能的实现方式中,所述SAS线缆包括SAS电缆或SAS光缆,其中若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于05米;或若所述SAS线缆为SAS光缆,则所述SAS光缆的长度不小于10米。0010第二方面,本发明提供了一种通信方法,应用于通信系统中,所述通信系统包括第一处理板、第二处理板以及第一RETIMER芯片,其中,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一处理板的第一控制器与所述第一RETIMER芯片通过电路进行连接,所述第一RETIMER芯片为具有时钟和数据恢复功能的高速信号驱动器件,所述方法包括所述第一处理板发送。

15、链路协商信号;其中,所述第一处理板的工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;所述第一RETIMER芯片接收所述链路协商信号;所述第一RETIMER芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正;所述第一RETIMER芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;所述第二处理板根据所述第一RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。0011结合第二方面,在第一种可能的实现方式中,所述第一RETIMER芯片根据所述链路协商信号中的信息对。

16、所述链路协商信号进行修正包括所述第一RETIMER芯片根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正;所述第一RETIMER芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板包括所述第一RETIMER芯片将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。0012结合第二方面或者第一种可能的实现方式,在第二种可能的实现方式中,所述通信系统还包括第二RETIMER芯片,所述第二处理板的第二控制器通过所述第二RETIMER芯片与所述SAS线缆。

17、进行连接,所述方法还包括所述第二RETIMER芯片对所述第一RETIMER芯片修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二处理板的控制器;所述第二处理板根据所述第一RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号包括所述第二处理板的控制器根据所述第二RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号。0013结合第二方面或者第一种可能的实现方式到第二种可能的实现方式中的任意一种,在第三种可能的实现方式中,所述SAS线缆包括SAS电缆或SAS光缆,其中若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于05米;或若所。

18、述SAS线缆为SAS光缆,则所述SAS光缆的长度不小于10米。0014本发明实施例中提供的一个或多个技术方案,至少具有如下技术效果或优点0015本发明实施例中,在第一处理板和第二处理板通过SAS线缆连接时,在第一处理板的第一控制器和SAS线缆间连接带时钟和数据恢复功能的高速信号驱动器件RETIMER芯片,并设置第一处理板和第二处理板的工作模式为光模式,所述RETIMER芯片用于修正所说明书CN104052642A3/8页6述第一控制器发送的链路协商信号,并将修正后的链路协商信号通过所述SAS线缆发送给所述第二处理板。从而通过所述RETIMER芯片对信号的修正,降低了信号通过SAS链路传输过程中。

19、的衰减。附图说明0016为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。0017图1为本发明实施例中通信系统的结构图一;0018图2A为本发明实施例中电模式的OOB信号的示意图;0019图2B为本发明实施例中光模式的OOB信号的示意图;0020图3A为本发明实施例中通信系统的应用示意图一;0021图3B为本发明实施例中通信系统的应用示意图二;0022图4为本发明实施例中RETIMER芯片传输。

20、信号的示意图;0023图5为本发明实施例中通信系统的结构图二;0024图6为本发明实施例中通信方法的流程图。具体实施方式0025为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。0026实施例一0027本实施例提供一种通信系统,请参考图1,图1为本申请实施例中通信系统的结构图,所述通信系统包括第一处理板11、第二处理板12以及第一RETIMER芯片13,其中0028所述第一RETIMER芯片13与所述第一处理板11的控制器111通过电路进行连接,所述第一处。

21、理板11与所述第二处理板12通过串行小型计算机系统接口SAS线缆14进行连接,所述第一RETIMER芯片13为具有时钟和数据恢复功能的高速信号驱动器件;0029所述第一处理板11,用于当检测到所述第一处理板11上连接有所述SAS线缆14时,发送链路协商信号,其中,所述第一处理板11的工作模式为光模式,所述链路协商信号是所述第一处理板11在光模式下发送的信号;0030所述第一RETIMER芯片13,用于根据所述链路协商信号中的信息对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆14传输给所述第二处理板12;0031所述第二处理板12,用于根据所述第一RETIMER芯片13修。

22、正后的链路协商信号向所述第一处理板11返回链路响应信号,以与所述第一处理板11建立通信连接,其中,所述第二处理板12的工作模式为光模式。0032在具体实施过程中,所述控制器111可以为控制器芯片,也可以为专用集成电路APPLICATIONSPECICINTEGRATEDCIRCUITS,ASIC,在本实施例中不作限制。说明书CN104052642A4/8页70033在具体实施过程中,如图1所示,第二处理板12的控制器121通过电路与SAS线缆14连接,所述链路响应信号为第二处理板12的控制器121返回的信号。0034在本申请实施例中,第一处理板11发送的所述链路协商信号是一种电信号,具体为第一。

23、处理板11工作在光模式时,发送的光模式的带外信号OUTOFBANDSIGNAL,OOB。0035第二处理板12返回的所述链路响应信号也是一种电信号,具体为第二处理板12工作在光模式时发送的光模式的OOB信号。0036在本申请实施例中,无论SAS线缆14为SAS电缆还是SAS光缆,均设置第一处理板11和第二处理板12工作在光模式,并采用光模式的OOB信号来进行链路协商的原理如下0037RETIMER芯片必须通过接收到的信号中的跳变沿来锁定信号的相位,以恢复时钟和数据,如果信号中没有连续的跳变沿则RETIMER芯片会出现失锁,无法正常工作。0038而SAS传输协议规定,在通过SAS链路进行数据传输。

24、前,需要先使用链路协商信号和链路响应信号,即OOB信号来协商建立传输链路。现有技术中当SAS线缆为SAS电缆时,往往默认采用电模式的OOB信号来协商建立传输链路。0039请参考图2A,图2A为电模式的OOB信号的示意图,如图2A所示,电模式的OOB信号为突发信号,由一定长度的突发期间和无信号的空期间组成。当RETIMER芯片应用于SAS链路时,电模式的OOB信号的空期间会长时间保持为一个稳定电平,不能提供足够的跳变沿来保证RETIMER芯片锁定该信号的相位,从而导致失锁。0040为了解决RETIMER芯片应用于SAS链路时,在协商阶段失锁的问题,在本实施例中,设置无论SAS线缆为SAS电缆还是。

25、SAS光缆,第一处理板11和第二处理板12均工作在光模式,并使用光模式的OOB信号来协商建立传输链路。0041请参考图2B,图2B为光模式的OOB信号的示意图,如图2B所示,光模式的OOB信号为持续跳变信号,也由一定长度的突发期间和空期间组成。但其空期间与突发期间为长度不同的数据流,空期间也有跳变沿,即光模式的OOB信号的能提供足够的跳变沿来保证RETIMER芯片锁定该信号的相位,从而保证RETIMER芯片在SAS链路中正常工作。0042在本申请实施例中,在保证第一RETIMER芯片13在包括SAS线缆14的通信系统中正常工作的基础上,第一RETIMER芯片13对接收到的信号进行修正。0043。

26、具体来讲,第一RETIMER芯片13对接收到的信号进行修正包括对第一处理板11发送的链路协商信号的修正,以及对第二处理板12返回的链路响应信号的修正,下面分别详述。0044第一种情形对第一处理板11发送的链路协商信号的修正。0045第一处理板11的控制器111在光模式下,发送链路协商信号至第一RETIMER芯片13;0046第一RETIMER芯片13基于链路协商信号提供的足够且连续的跳变信号,锁定所述链路协商信号的相位,以获取所述链路协商信号的时钟,再通过获取的时钟,恢复出链路协商信号的数据;0047第一RETIMER芯片13基于获取的时钟和恢复出的数据修正链路协商信号,并将修正后的链路协商信。

27、号按预定的幅值进行增益补偿后,通过SAS线缆14发送至第二处理板12。说明书CN104052642A5/8页80048第二种情形对第二处理板12返回的链路响应信号的修正。0049第二处理板12在光模式下,根据第一RETIMER芯片13修正后的链路协商信号,通过SAS电缆14,返回链路响应信号至第一RETIMER芯片13;0050第一RETIMER芯片13基于链路响应信号提供的足够且连续的跳变信号,锁定所述链路响应信号的相位,以获取所述链路响应信号的时钟,再通过获取的时钟,恢复出链路响应信号的数据;0051第一RETIMER芯片13基于获取的时钟和恢复出的数据修正链路响应信号,并将修正后链路响应。

28、信号按预定的幅值进行增益补偿后,发送至第一处理板11的控制器111。0052综上,第一RETIMER芯片13以恢复出的时钟和数据修正接收到的信号,并对信号以预定幅值进行增益补偿后再发送修正后的信号,抵消信号经过SAS电缆传输时的部分衰减,进而降低了信号通过SAS链路传输过程中的衰减。0053进一步,第一RETIMER芯片13以恢复出的时钟和数据修正接收到的信号,相当于以恢复出的时钟和数据重新生成接收到的信号,消除了信号由发送端传输到第一RETIMER芯片13的过程中产生的信号抖动,从而减少了整个SAS链路传输信号时产生的信号抖动,使得信号接收端接收到的信号不失真。0054下面结合图3A和图3B。

29、,来说明本实施例提供的通信系统如何用于减少SAS链路传输的信号的抖动和衰减0055请参考图3A,主控板301与级联板302通过SAS线缆14连接,主控板301上设置有控制器111,级联板302上设置有控制器121。0056当控制器111通过SAS线缆14向控制器121发送信号时,对于信号的衰减,假设信号由主控板301的控制器111传输至SAS线缆14与主控板301的接口处的衰减为18DB,通过SAS线缆14传输至级联板302的控制器121的衰减为16DB,整个链路的衰减为34DB,超过了SAS30传输协议对衰减的要求。0057对于信号的抖动,在信号由主控板301的控制器111传输至SAS线缆1。

30、4与主控板301的接口处的过程中,信号抖动加剧,但此时信号仍为可识别信号,在信号继续通过SAS线缆14传输至级联板302的控制器121的过程中,信号的抖动进一步加剧,导致信号在到达级联板302的控制器121时已经不可识别。0058如图3B所示,采用本实施例提供的通信系统,通过第一RETIMER芯片13来转发数据时,对于信号的衰减,假设信号由主控板301的控制器111传输至SAS线缆14与主控板301的接口处的衰减为18DB,通过SAS线缆14传输至级联板302的控制器121的衰减为16DB,而第一RETIMER芯片13对信号进行修正并按预设幅值进行增益补偿,给信号提供了20DB的增益,则整个链。

31、路的衰减为14DB,符合SAS30传输协议对衰减的要求。0059对于信号的抖动,在信号由主控板301的控制器111传输至第一RETIMER芯片13的过程中,信号抖动加剧,但此时信号仍为可识别信号,第一RETIMER芯片13对信号进行修正,以全部或部分消除传输导致的信号抖动,并发送还原后的抖动较小的信号至级联板302的控制器121,在信号继续通过SAS线缆14传输至级联板302的控制器121的过程中,信号的抖动虽然加剧,但由于没有累加信号由主控板301的控制器111传输至第一RETIMER芯片13时产生的抖动,故信号仍可识别。0060进一步,由于SAS传输协议规定,在链路协商时,第一处理板11和。

32、第二处理板12说明书CN104052642A6/8页9间需要往返多次发送OOB信号来进行链路协商,而OOB信号的传输速率需要在不同速率之间进行切换,且切换要求的时间很短,如果第一RETIMER芯片13在每次SAS链路的传输速率切换时均去重新锁定传输的信号的相位,则会出现第一RETIMER芯片13重新锁定相位的时间超过SAS传输协议规定的传输速率切换时间的情况,进而导致传输中断。0061在本申请实施例中,为了提高SAS链路传输速率的切换速度,设置第一RETIMER芯片13,根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正,并将修正后的链路协商信号通过所述SAS线缆14按。

33、照预设的传输速率传输给所述第二处理板12,其中,所述预设的传输速率是所述第一处理板11与所述第二处理板12间的通信链路支持的最大传输速率。0062通过将第一RETIMER芯片13的传输速率锁定在所述预设速率,能避免第一RETIMER芯片13重新锁定相位导致的时间消耗。0063在具体实施过程中,由于SAS30传输协议规定SAS链路的传输速率需要在15GBPS、3GBPS、6GBPS、12GBPS之间进行切换,所以可以设置所述预设频率具体为12GBPS。0064下面,以第一处理板11通过第一RETIMER芯片13向第二处理板12传输6GBPS速率的01码形为例,来说明第一RETIMER芯片13以预。

34、设的传输速率对信号进行修正的步骤0065第一处理板11发送如图4所示的6GBPS速率的01码形401至第一RETIMER芯片13;0066第一RETIMER芯片13使用12GBPS的速率对所述6GBPS速率的01码形进行修正,修正出12GBPS速率的0011码形402;0067第一RETIMER芯片13输出12GBPS速率的0011码形402至第二处理板12;0068第二处理板12以6GBPS的速率接收12GBPS速率的0011码形402,获得6GBPS速率的01码形401。0069综上,设置第一RETIMER芯片13以支持的传输频率中最大的速率对接收到的信号进行修复,一方面提升了SAS链路的。

35、传输速率的切换速度,另一方面还在保证传输数据不失真的基础上,防止出现高速信号驱动器件重新锁定信号相位的时间过长导致的传输中断,实现了提高SAS链路传输可靠性的技术效果。0070优选的,所述SAS线缆14可以为SAS电缆或SAS光缆,考虑到SAS线缆14长度越长,信号传输衰减越大,故在SAS线缆14长度较长时,更适于使用RETIMER芯片来修正链路协商信号以降低信号衰减,即若所述SAS线缆14为SAS电缆,则所述SAS电缆的长度不小于05米;或若所述SAS线缆14为SAS光缆,则所述SAS光缆的长度不小于10米。0071一种情形下,所述SAS线缆14可以为SAS电缆,通常,所述SAS电缆的长度不。

36、小于05米。为了保证信号质量,SAS电缆的长度可以不大于6米。另一种情形下,所述SAS线缆14可以为SAS光缆,通常,所述SAS光缆的长度不小于10米。为了保证信号质量,SAS光缆的长度可以不大于100米。0072基于同一发明构思,本发明提供了另一实施例,详见实施例二。0073实施例二0074在实施例二中提供了一种通信系统,请参考图5,图5为本申请实施例二中通信系统的结构图,所述通信系统包括实施例一提供的第一处理板11、第二处理板12以及第一RETIMER芯片13,还包括说明书CN104052642A7/8页100075第二RETIMER芯片51,所述第二RETIMER芯片51与所述第二处理板。

37、12的控制器121通过电路进行连接,用于对所述第一RETIMER芯片13发送的所述修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二处理板12的控制器121;0076所述第二处理板12,具体用于根据所述第二RETIMER芯片51修正后的链路协商信号向所述第一处理板11返回所述链路响应信号,以与所述第一处理板11建立通信连接,其中,所述第二处理板12的工作模式为光模式。0077在本申请实施例中,第二处理板12向第一处理板11返回的所述链路响应信号也会通过第二RETIMER芯片51和第一RETIMER芯片13的修正后在传输至第一处理板11,详细步骤为0078第二处理板12。

38、在光模式下,根据第二RETIMER芯片51修正后的链路协商信号返回链路响应信号至第二RETIMER芯片51;0079第二RETIMER芯片51对接收到的链路响应信号进行修正,再通过SAS链路将修正后的链路响应信号发送至第一RETIMER芯片13;0080第一RETIMER芯片13对第二RETIMER芯片51修正后的链路响应信号进行再次修正;0081第一RETIMER芯片13将再次修正后的链路响应信号发送至第一处理板11。0082具体来讲,设置两个RETIMER芯片来修正传输的信号,能进一步减少信号衰减,同时进一步减少信号传输过程中的抖动,满足链路走线过长时对信号衰减和信号抖动的要求。0083基。

39、于同一发明构思,本发明提供了另一实施例,详见实施例三。0084实施例三0085在实施例三中提供了一种通信方法,应用于通信系统中,所述通信系统包括第一处理板、第二处理板以及第一RETIMER芯片,其中,所述第一处理板与所述第二处理板通过串行小型计算机系统接口SAS线缆进行连接,所述第一处理板的第一控制器与所述第一RETIMER芯片通过电路进行连接,所述第一RETIMER芯片为具有时钟和数据恢复功能的高速信号驱动器件。0086在本实施例中,所述通信系统可以为实施例一或实施例二提供的通信系统。0087如图6所示,所述方法包括0088步骤S601,所述第一处理板发送链路协商信号;其中,所述第一处理板的。

40、工作模式为光模式,所述链路协商信号是所述第一处理板在光模式下发送的信号;0089步骤S602,所述第一RETIMER芯片接收所述链路协商信号;0090步骤S603,所述第一RETIMER芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正;0091步骤S604,所述第一RETIMER芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板;0092步骤S605,所述第二处理板根据所述第一RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号,以与所述第一处理板建立通信连接,其中,所述第二处理板的工作模式为光模式。说明书CN104052642A108/8页11009。

41、3较佳的,所述第一RETIMER芯片根据所述链路协商信号中的信息对所述链路协商信号进行修正包括0094所述第一RETIMER芯片根据所述链路协商信号中的信息,按照预设的传输速率对所述链路协商信号进行修正;0095所述第一RETIMER芯片将修正后的链路协商信号通过所述SAS线缆传输给所述第二处理板包括0096所述第一RETIMER芯片将修正后的链路协商信号通过所述SAS线缆按照预设的传输速率传输给所述第二处理板,其中,所述预设的传输速率是所述第一处理板与所述第二处理板间的通信链路支持的最大传输速率。0097较佳的,所述通信系统还包括第二RETIMER芯片,所述第二处理板的第二控制器通过所述第二。

42、RETIMER芯片与所述SAS线缆进行连接,所述方法还包括0098所述第二RETIMER芯片对所述第一RETIMER芯片修正后的链路协商信号再次进行修正,并将再次修正后的链路协商信号传输给所述第二处理板的控制器;0099所述第二处理板根据所述第一RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号包括0100所述第二处理板的控制器根据所述第二RETIMER芯片修正后的链路协商信号向所述第一处理板返回链路响应信号。0101较佳的,所述SAS线缆包括SAS电缆或SAS光缆,其中0102若所述SAS线缆为SAS电缆,则所述SAS电缆的长度不小于05米;或0103若所述SAS线缆为S。

43、AS光缆,则所述SAS光缆的长度不小于10米。0104需要说明的是,本申请实施例提供的系统和方法不仅可以用在通过SAS线缆连接的多个处理板上,也可以用在通过SAS线缆连接的控制框和级联框上,所述控制框和所述级联框中可以包含磁盘。可以理解的是,只要是通过SAS线缆14连接的两个通信节点均可以使用本发明实施例提供的系统和方法。0105上述本申请实施例中的技术方案,至少具有如下的技术效果或优点0106本发明实施例中,在第一处理板和第二处理板通过SAS线缆连接时,在第一处理板的第一控制器和SAS线缆间连接带时钟和数据恢复功能的高速信号驱动器件RETIMER芯片,并设置第一处理板和第二处理板的工作模式为。

44、光模式,所述RETIMER芯片用于修正所述第一控制器发送的链路协商信号,并将修正后的链路协商信号通过所述SAS线缆发送给所述第二处理板。从而通过所述RETIMER芯片对信号的修正,降低了信号通过SAS链路传输过程中的衰减。0107尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。0108显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。说明书CN104052642A111/3页12图1图2A图2B说明书附图CN104052642A122/3页13图3A图3B图4说明书附图CN104052642A133/3页14图5图6说明书附图CN104052642A14。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 电通信技术


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1