一种数字视频信号处理系统及方法.pdf

上传人:Y94****206 文档编号:4896087 上传时间:2018-11-24 格式:PDF 页数:5 大小:319.38KB
返回 下载 相关 举报
摘要
申请专利号:

CN201410720031.4

申请日:

2014.12.03

公开号:

CN104469462A

公开日:

2015.03.25

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||著录事项变更IPC(主分类):H04N 21/43变更事项:申请人变更前:成都德芯数字科技有限公司变更后:成都德芯数字科技股份有限公司变更事项:地址变更前:610046 四川省成都市武侯区武兴四路10号、12号变更后:610046 四川省成都市武侯区武兴四路10号、12号|||著录事项变更IPC(主分类):H04N 21/43变更事项:申请人变更前:成都德芯数字科技有限公司变更后:成都徳芯数字科技股份有限公司变更事项:地址变更前:610046 四川省成都市武侯区武兴四路10号、12号变更后:610046 四川省成都市武侯区武兴四路10号、12号|||实质审查的生效IPC(主分类):H04N21/43申请日:20141203|||公开

IPC分类号:

H04N21/43(2011.01)I; H04N5/04

主分类号:

H04N21/43

申请人:

成都德芯数字科技有限公司

发明人:

袁胜利; 唐俊辉

地址:

610046四川省成都市武侯区武兴四路10号、12号

优先权:

专利代理机构:

成都九鼎天元知识产权代理有限公司51214

代理人:

詹永斌

PDF下载: PDF下载
内容摘要

本发明提供了一种数字视频信号处理系统及方法。对输入的数字视频信号进行同步处理,并提取其中的行信息和场信息,以及帧长度和帧头信息;将同步后的数字视频信号转为系统时钟域下;对转换后的数字视频信号进行整帧缓存;读出缓存中的数字视频信号。利用本发明方案在设计编码器的时候就不存在由于视频信号切换或者闪断从而引起编码芯片重新编码或者死机的情况。从而提高了在前端信号切换时的用户体验,和编码的稳定性。

权利要求书

权利要求书1.  一种数字视频信号处理系统,其特征在于,包括:同步模块,对输入的数字视频信号进行同步处理,并提取其中的行信息和场信息,以及帧长度和帧头信息;转换时钟域模块,将同步后的数字视频信号转为系统时钟域下;视频帧缓存模块,对数字视频信号进行整帧缓存;视频信号读取模块,读出缓存中的数字视频信号。2.  根据权利要求1所述的数字视频信号处理系统,其特征在于,还包括内部时钟产生模块,根据同步得出的行场信息确定出视频的格式,从而通过锁相环或者晶振产生出相应的时钟频率发送至视频信号读取模块。3.  根据权利要求2所述的数字视频信号处理系统,其特征在于,所述内部时钟产生模块为数字锁相环或者晶振。4.  一种数字视频信号处理方法,其特征在于,具体方法步骤为:一、对输入的数字视频信号进行同步处理,并提取其中的行信息和场信息,以及帧长度和帧头信息;二、将同步后的数字视频信号转为系统时钟域下;三、对转换后的数字视频信号进行整帧缓存;四、读出缓存中的数字视频信号。5.  根据权利要求4所述的数字视频信号处理方法,所述步骤四中,以内部产生的时钟读出缓存中的数字视频信号。6.  根据权利要求5所述的数字视频信号处理方法,所述内部产生的时钟,根据同步得出的行场信息确定出视频的格式,从而通过锁相环或者晶振产生出相应的时钟频率。7.  根据权利要求4所述的数字视频信号处理方法,所述方法还包括,当缓存中没有新的缓存帧时则读出上一次的缓存帧。

说明书

说明书一种数字视频信号处理系统及方法
技术领域
本发明涉及一种数字视频信号处理系统及方法,特别是涉及一种适用于广播电视行业的数字视频信号处理系统及方法。
背景技术
现阶段常用的编码方案为先经过数字ADC将模拟信号转化为数字视频信号,然后再将数字视频信号给编码芯片进行编码。
1、在前端的模拟信号可能出现信号源闪断的情况,则会导致编码芯片死机或者编出的图像唇音不同步。
2、在前端的模拟信号进行切换的时候,由于信号的变化会导致编码芯片重启编码,导致输出的图像会出现较长时间的黑屏,从而导致用户体验不好。
发明内容
本发明要解决的技术问题是提供一种无论前端信号如何变化,均保证编码器能够正常稳定工作的数字视频信号处理系统及方法。
本发明采用的技术方案如下:一种数字视频信号处理系统,其特征在于,包括:
同步模块,对输入的数字视频信号进行同步处理,并提取其中的行信息和场信息,以及帧长度和帧头信息;
转换时钟域模块,将同步后的数字视频信号转为系统时钟域下;
视频帧缓存模块,对数字视频信号进行整帧缓存;
视频信号读取模块,读出缓存中的数字视频信号。
作为优选,还包括内部时钟产生模块,根据同步得出的行场信息确定出视频的格式,从而通过锁相环或者晶振产生出相应的时钟频率发送至视频信号读取模块。
作为优选,所述内部时钟产生模块为数字锁相环或者晶振。
一种数字视频信号处理方法,其特征在于,具体方法步骤为:
一、对输入的数字视频信号进行同步处理,并提取其中的行信息和场信息,以及帧长度和帧头信息;
二、将同步后的数字视频信号转为系统时钟域下;
三、对转换后的数字视频信号进行整帧缓存;
四、读出缓存中的数字视频信号。
作为优选,所述步骤四中,以内部产生的时钟读出缓存中的数字视频信号。
作为优选,所述内部产生的时钟,根据同步得出的行场信息确定出视频的格式,从而通过锁相环或者晶振产生出相应的时钟频率。
作为优选,所述方法还包括,当缓存中没有新的缓存帧时则读出上一次的缓存帧。
与现有技术相比,本发明的有益效果是:利用本发明方案在设计编码器的时候就不存在由于视频信号切换或者闪断从而引起编码芯片重新编码或者死机的情况。从而提高了在前端信号切换时的用户体验,和编码的稳定性。
附图说明
图1为本发明其中一实施例的原理示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
本说明书(包括任何附加权利要求、摘要和附图)中公开的任一特征,除非特别叙述,均可被其他等效或者具有类似目的的替代特征加以替换。即,除非特别叙述,每个特征只是一系列等效或类似特征中的一个例子而已。
如图1所示,数字视频信号处理方法的具体方法步骤为:
一、同步模块对输入的数字视频信号进行同步处理,并提取其中的行信息和场信息,以及帧长度和帧头信息;同步模块主要是对ADC输出的视频信号进行同步,并且提取出其中的帧头,长度,以及制式等后面模块所需要的指示信号。并且在同步的时候要考虑到前端ADC在锁定的时候会出现视频时钟不稳定的情况。
二、转换时钟域模块将同步后的数字视频信号转为系统时钟域下,确保前端视频信号在锁定的过程中不会对后面的模块产生影响。转换时钟域模块主要是将视频信号转换到内部时钟域中,防止由于前端信号的时钟信号不稳定而引起后端模块崩溃。
三、视频帧缓存模块对转换后的数字视频信号进行整帧缓存,以整帧的方式写入缓存中;视频帧缓存以及帧保护模块,主要是将视频信号以整帧为单位写入,这样就能保证该模块输出的视频信号时钟为整帧的数据,从而是编码器能正常的工作。视频帧缓存模块可以为外部的SRAM,DDR2,SDRAM等存储芯片。
四、视频信号读取模块读出缓存中的数字视频信号。
利用本发明方案在设计编码器的时候就不存在由于视频信号切换或者闪断从而引起编码芯片重新编码或者死机的情况。从而提高了在前端信号切换时的用户体验,和编码的稳定性。
在本具体实施例中,所述步骤四中,以内部产生的时钟读出缓存中的数字视频信号。
在本具体实施例中,所述内部产生的时钟,内部时钟产生模块根据同步得出的行场信息确定出视频的格式,从而通过锁相环或者晶振产生出相应的时钟频率。主要是根据同步模块得出的视频格式产生相应的时钟供内部时钟产生模块使用。内部时钟产生模块可以为数字锁相环或者晶振。
在本具体实施例中,所述方法还包括,当缓存中没有新的缓存帧时则读出上一次的缓存帧。 

一种数字视频信号处理系统及方法.pdf_第1页
第1页 / 共5页
一种数字视频信号处理系统及方法.pdf_第2页
第2页 / 共5页
一种数字视频信号处理系统及方法.pdf_第3页
第3页 / 共5页
点击查看更多>>
资源描述

《一种数字视频信号处理系统及方法.pdf》由会员分享,可在线阅读,更多相关《一种数字视频信号处理系统及方法.pdf(5页珍藏版)》请在专利查询网上搜索。

1、(10)申请公布号 (43)申请公布日 (21)申请号 201410720031.4 (22)申请日 2014.12.03 H04N 21/43(2011.01) H04N 5/04(2006.01) (71)申请人 成都德芯数字科技有限公司 地址 610046 四川省成都市武侯区武兴四路 10 号、 12 号 (72)发明人 袁胜利 唐俊辉 (74)专利代理机构 成都九鼎天元知识产权代理 有限公司 51214 代理人 詹永斌 (54) 发明名称 一种数字视频信号处理系统及方法 (57) 摘要 本发明提供了一种数字视频信号处理系统及 方法。对输入的数字视频信号进行同步处理, 并 提取其中的行信。

2、息和场信息, 以及帧长度和帧头 信息 ; 将同步后的数字视频信号转为系统时钟域 下 ; 对转换后的数字视频信号进行整帧缓存 ; 读 出缓存中的数字视频信号。利用本发明方案在设 计编码器的时候就不存在由于视频信号切换或 者闪断从而引起编码芯片重新编码或者死机的情 况。 从而提高了在前端信号切换时的用户体验, 和 编码的稳定性。 (51)Int.Cl. (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书1页 说明书2页 附图1页 (10)申请公布号 CN 104469462 A (43)申请公布日 2015.03.25 CN 104469462 A 1/1 页 2 1. 一种数。

3、字视频信号处理系统, 其特征在于, 包括 : 同步模块, 对输入的数字视频信号进行同步处理, 并提取其中的行信息和场信息, 以及 帧长度和帧头信息 ; 转换时钟域模块, 将同步后的数字视频信号转为系统时钟域下 ; 视频帧缓存模块, 对数字视频信号进行整帧缓存 ; 视频信号读取模块, 读出缓存中的数字视频信号。 2. 根据权利要求 1 所述的数字视频信号处理系统, 其特征在于, 还包括内部时钟产生 模块, 根据同步得出的行场信息确定出视频的格式, 从而通过锁相环或者晶振产生出相应 的时钟频率发送至视频信号读取模块。 3. 根据权利要求 2 所述的数字视频信号处理系统, 其特征在于, 所述内部时钟。

4、产生模 块为数字锁相环或者晶振。 4. 一种数字视频信号处理方法, 其特征在于, 具体方法步骤为 : 一、 对输入的数字视频信号进行同步处理, 并提取其中的行信息和场信息, 以及帧长度 和帧头信息 ; 二、 将同步后的数字视频信号转为系统时钟域下 ; 三、 对转换后的数字视频信号进行整帧缓存 ; 四、 读出缓存中的数字视频信号。 5. 根据权利要求 4 所述的数字视频信号处理方法, 所述步骤四中, 以内部产生的时钟 读出缓存中的数字视频信号。 6. 根据权利要求 5 所述的数字视频信号处理方法, 所述内部产生的时钟, 根据同步得 出的行场信息确定出视频的格式, 从而通过锁相环或者晶振产生出相应。

5、的时钟频率。 7. 根据权利要求 4 所述的数字视频信号处理方法, 所述方法还包括, 当缓存中没有新 的缓存帧时则读出上一次的缓存帧。 权 利 要 求 书 CN 104469462 A 2 1/2 页 3 一种数字视频信号处理系统及方法 技术领域 0001 本发明涉及一种数字视频信号处理系统及方法, 特别是涉及一种适用于广播电视 行业的数字视频信号处理系统及方法。 背景技术 0002 现阶段常用的编码方案为先经过数字 ADC 将模拟信号转化为数字视频信号, 然后 再将数字视频信号给编码芯片进行编码。 0003 1、 在前端的模拟信号可能出现信号源闪断的情况, 则会导致编码芯片死机或者编 出的图。

6、像唇音不同步。 0004 2、 在前端的模拟信号进行切换的时候, 由于信号的变化会导致编码芯片重启编 码, 导致输出的图像会出现较长时间的黑屏, 从而导致用户体验不好。 发明内容 0005 本发明要解决的技术问题是提供一种无论前端信号如何变化, 均保证编码器能够 正常稳定工作的数字视频信号处理系统及方法。 0006 本发明采用的技术方案如下 : 一种数字视频信号处理系统, 其特征在于, 包括 : 同步模块, 对输入的数字视频信号进行同步处理, 并提取其中的行信息和场信息, 以及 帧长度和帧头信息 ; 转换时钟域模块, 将同步后的数字视频信号转为系统时钟域下 ; 视频帧缓存模块, 对数字视频信号。

7、进行整帧缓存 ; 视频信号读取模块, 读出缓存中的数字视频信号。 0007 作为优选, 还包括内部时钟产生模块, 根据同步得出的行场信息确定出视频的格 式, 从而通过锁相环或者晶振产生出相应的时钟频率发送至视频信号读取模块。 0008 作为优选, 所述内部时钟产生模块为数字锁相环或者晶振。 0009 一种数字视频信号处理方法, 其特征在于, 具体方法步骤为 : 一、 对输入的数字视频信号进行同步处理, 并提取其中的行信息和场信息, 以及帧长度 和帧头信息 ; 二、 将同步后的数字视频信号转为系统时钟域下 ; 三、 对转换后的数字视频信号进行整帧缓存 ; 四、 读出缓存中的数字视频信号。 001。

8、0 作为优选, 所述步骤四中, 以内部产生的时钟读出缓存中的数字视频信号。 0011 作为优选, 所述内部产生的时钟, 根据同步得出的行场信息确定出视频的格式, 从 而通过锁相环或者晶振产生出相应的时钟频率。 0012 作为优选, 所述方法还包括, 当缓存中没有新的缓存帧时则读出上一次的缓存帧。 0013 与现有技术相比, 本发明的有益效果是 : 利用本发明方案在设计编码器的时候就 不存在由于视频信号切换或者闪断从而引起编码芯片重新编码或者死机的情况。 从而提高 说 明 书 CN 104469462 A 3 2/2 页 4 了在前端信号切换时的用户体验, 和编码的稳定性。 附图说明 0014 。

9、图 1 为本发明其中一实施例的原理示意图。 具体实施方式 0015 为了使本发明的目的、 技术方案及优点更加清楚明白, 以下结合附图及实施例, 对 本发明进行进一步详细说明。 应当理解, 此处所描述的具体实施例仅用以解释本发明, 并不 用于限定本发明。 0016 本说明书 (包括任何附加权利要求、 摘要和附图) 中公开的任一特征, 除非特别叙 述, 均可被其他等效或者具有类似目的的替代特征加以替换。即, 除非特别叙述, 每个特征 只是一系列等效或类似特征中的一个例子而已。 0017 如图 1 所示, 数字视频信号处理方法的具体方法步骤为 : 一、 同步模块对输入的数字视频信号进行同步处理, 并。

10、提取其中的行信息和场信息, 以 及帧长度和帧头信息 ; 同步模块主要是对 ADC 输出的视频信号进行同步, 并且提取出其中 的帧头, 长度, 以及制式等后面模块所需要的指示信号。并且在同步的时候要考虑到前端 ADC 在锁定的时候会出现视频时钟不稳定的情况。 0018 二、 转换时钟域模块将同步后的数字视频信号转为系统时钟域下, 确保前端视频 信号在锁定的过程中不会对后面的模块产生影响。 转换时钟域模块主要是将视频信号转换 到内部时钟域中, 防止由于前端信号的时钟信号不稳定而引起后端模块崩溃。 0019 三、 视频帧缓存模块对转换后的数字视频信号进行整帧缓存, 以整帧的方式写入 缓存中 ; 视频。

11、帧缓存以及帧保护模块, 主要是将视频信号以整帧为单位写入, 这样就能保证 该模块输出的视频信号时钟为整帧的数据, 从而是编码器能正常的工作。视频帧缓存模块 可以为外部的 SRAM, DDR2, SDRAM 等存储芯片。 0020 四、 视频信号读取模块读出缓存中的数字视频信号。 0021 利用本发明方案在设计编码器的时候就不存在由于视频信号切换或者闪断从而 引起编码芯片重新编码或者死机的情况。从而提高了在前端信号切换时的用户体验, 和编 码的稳定性。 0022 在本具体实施例中, 所述步骤四中, 以内部产生的时钟读出缓存中的数字视频信 号。 0023 在本具体实施例中, 所述内部产生的时钟, 内部时钟产生模块根据同步得出的行 场信息确定出视频的格式, 从而通过锁相环或者晶振产生出相应的时钟频率。主要是根据 同步模块得出的视频格式产生相应的时钟供内部时钟产生模块使用。 内部时钟产生模块可 以为数字锁相环或者晶振。 0024 在本具体实施例中, 所述方法还包括, 当缓存中没有新的缓存帧时则读出上一次 的缓存帧。 说 明 书 CN 104469462 A 4 1/1 页 5 图 1 说 明 书 附 图 CN 104469462 A 5 。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 电通信技术


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1