基于求和阵列的近地通信中LDPC编码器和编码方法.pdf

上传人:Y948****062 文档编号:4332908 上传时间:2018-09-14 格式:PDF 页数:7 大小:1.25MB
返回 下载 相关 举报
摘要
申请专利号:

CN201210374707.X

申请日:

2012.09.27

公开号:

CN102843149A

公开日:

2012.12.26

当前法律状态:

终止

有效性:

无权

法律详情:

未缴年费专利权终止IPC(主分类):H03M 13/11申请日:20120927授权公告日:20160309终止日期:20160927|||授权|||实质审查的生效IPC(主分类):H03M 13/11申请日:20120927|||公开

IPC分类号:

H03M13/11

主分类号:

H03M13/11

申请人:

苏州威士达信息科技有限公司

发明人:

张鹏; 蔡超时; 陈晋伦

地址:

215163 江苏省苏州市高新区科灵路78号苏高新软件园7号楼102

优先权:

专利代理机构:

代理人:

PDF下载: PDF下载
内容摘要

本发明涉及一种解决CCSDS近地通信系统中QC-LDPC码并行编码的方案,其特征在于,所述系统的QC-LDPC码的并行编码器主要由寄存器、求和阵列、选择器和b位二输入异或门四部分组成。本发明提供的QC-LDPC并行编码器,能在保持编码速度不变的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。

权利要求书

1.一种适合于CCSDS近地通信系统采用的QC-LDPC码的并行编码器,QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a=14,t=16,b=511,c=t-a=2,1≤i≤a,1≤j≤t,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),校验向量p被等分为c=2段,即p=(p1,p2),其特征在于,所述编码器包括以下部件:寄存器R1~Ra+2,寄存器R1~Ra用于缓存信息向量s=(s1,s2,…,sa),寄存器Ra+1和Ra+2用于计算和存储校验向量p=(p1,p2);求和阵列,对并行输入a位信息比特s1,k,s2,k,…,sa,k进行组合求和,其中,1≤k≤b;选择器M1和M2,在求和阵列运算结果的基础上,完成向量(s1,k,s2,k,…,sa,k)与块首行矩阵F的并行乘法;b位二输入异或门A1和A2,Al将向量(s1,k,s2,k,…,sa,k)与块首行矩阵F乘积的第l段b比特累加到寄存器Ra+l中,其中,1≤l≤c。2.如权利要求1所述的并行编码器,其特征在于,所述块首行矩阵F是由生成矩阵G前c块列中所有循环矩阵的首行构成的。3.如权利要求1所述的并行编码器,其特征在于,所述求和阵列有a个输入端和995个输出端,求和阵列对并行输入的a位信息比特s1,k,s2,k,…,sa,k进行组合求和,块首行矩阵F有995个不同的非零列向量,它们与向量(s1,k,s2,k,…,sa,k)的内积对应995个求和表达式,这些求和表达式用995个多输入异或门加以实现。4.如权利要求1所述的并行编码器,其特征在于,所述选择器Ml从求和阵列的995个输出端中选择b个,以构成向量(s1,k,s2,k,…,sa,k)与块首行矩阵F乘积的第l段b比特,选择方式完全取决于F的1022个列向量。5.一种适合于CCSDS近地通信系统采用的QC-LDPC码的并行编码方法,QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a=14,t=16,b=511,c=t-a=2,1≤i≤a,1≤j≤t,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),校验向量p被等分为c=2段,即p=(p1,p2),其特征在于,所述编码方法包括以下步骤:第1步,输入信息向量s,保存至寄存器R1~Ra,清零寄存器Ra+1和Ra+2;第2步,寄存器R1~Ra各自串行循环左移1次,选择器M1和M2分别从求和阵列的输出端中选择b个,共同构成向量(s1,k,s2,k,…,sa,k)与块首行矩阵F的乘积,b位二输入异或门Al将乘积的第l段b比特与寄存器Ra+l串行循环左移1次的结果相加,和存回寄存器Ra+l;第3步,以1为步长递增改变k的取值,重复第2步b次,完成后,寄存器R1~Ra存储的是信息向量s=(s1,s2,…,sa),寄存器Ra+1和Ra+2存储的是校验向量p=(p1,p2);第4步,并行输出码字v=(s,p)。

说明书

基于求和阵列的近地通信中LDPC编码器和编码方法

技术领域

本发明涉及近地太空数据通信领域,特别涉及一种CCSDS近地通信系统中QC-LDPC码
编码器的并行实现方法。

背景技术

由于在传输信道中存在的各种失真和噪声会对发送信号产生干扰,接收端不可避免地会
出现数字信号产生误码的情况。为了降低误码率,需要采用信道编码技术。

低密度奇偶校验(Low-Density Parity-Check,LDPC)码以其逼近Shannon限的优异性能
成为信道编码领域的研究热点。准循环LDPC码(Quasic-LDPC,QC-LDPC)码是一种特殊
的LDPC码,其编码可采用移位寄存器加累加器(Shift-Register-Adder-Accumulator,SRAA)
加以实现。

SRAA法是利用生成矩阵G进行编码。QC-LDPC码的生成矩阵G是由a×t个b×b阶
循环矩阵Gi,j(1≤i≤a,1≤j≤t)构成的阵列,t=a+c。与信息向量对应的一部分生成矩阵是
单位矩阵,与校验向量对应的其余部分生成矩阵是高密度矩阵。并行SRAA法完成一次编码
需要b+t个时钟周期,需要(ac+t)b个寄存器、acb个二输入与门和acb个二输入异或门。

CCSDS近地通信系统推荐了一种QC-LDPC码,其中,a=14,c=2,t=16,b=511。

CCSDS近地通信系统中QC-LDPC高速编码的现有解决方案是采用并行SRAA法,所需
的编码时间是527个时钟周期,逻辑资源需要22484个寄存器、14308个二输入与门和14308
个二输入异或门。当采用硬件实现时,如此多的资源需求意味着功耗大、成本高。

发明内容

针对CCSDS近地通信系统QC-LDPC码高速编码的现有实现方案中存在的资源需求量大
缺点,本发明提供了一种基于求和矩阵的并行编码方法,能在保持编码速度不变的前提下,
减少资源需求。

如图1所示,CCSDS近地通信系统中QC-LDPC码的并行编码器主要由4种功能模块组
成:寄存器、求和阵列、选择器和b位二输入异或门。整个编码过程分4步完成:第1步,
输入信息向量s,保存至寄存器R1~Ra,清零寄存器Ra+1和Ra+2;第2步,寄存器R1~Ra各自
串行循环左移1次,选择器M1和M2分别从求和阵列的输出端中选择b个,共同构成向量(s1,k,
s2,k,…,sa,k)(1≤k≤b)与块首行矩阵F的乘积,b位二输入异或门Al(1≤l≤2)将乘积的第
l段b比特与寄存器Ra+l串行循环左移1次的结果相加,和存回寄存器Ra+l;第3步,以1为
步长递增改变k的取值,重复第2步b次;第4步,并行输出码字v=(s,p)。

本发明提供的QC-LDPC并行编码器,能在保持编码速度不变的前提下有效减少资源需
求,从而达到降低硬件成本和功耗的目的。

关于本发明的优点与精神可通过接下来的发明详述及附图得到进一步的了解。

附图说明

图1是CCSDS近地通信系统中QC-LDPC码的并行编码器整体结构;

图2是求和阵列的构成示意图;

图3给出了各种多输入异或门的数量;

图4比较了传统的并行SRAA法与本发明的资源消耗。

具体实施方式

下面结合附图和具体实施例对本发明作进一步说明,但不作为对本发明的限定。

QC-LDPC码是一类特殊的LDPC码,它的生成矩阵G和校验矩阵H都是由循环矩阵构
成的阵列,具有分段循环特点,故被称为准循环LDPC码。从行的角度看,循环矩阵的每一
行都是上一行(首行是末行)循环右移一位的结果;从列的角度看,循环矩阵的每一列都是
前一列(首列是末列)循环下移一位的结果。循环矩阵的行向量构成的集合与列向量构成的
集合完全相同,因此,循环矩阵完全可由它的首行或首列来表征。QC-LDPC码的生成矩阵
G是由a×t个b×b阶循环矩阵Gi,j(1≤i≤a,1≤j≤t)构成的阵列:


G(或H)的连续b行和b列分别被称为块行和块列。假设gi,j(1≤i≤a,a+1≤j≤t)是循环
矩阵Gi,j的首行,那么可按照如下方式定义a×bc阶块首行矩阵F:


F是由生成矩阵G后c块列中所有循环矩阵的首行构成的,可视为由bc个a维列向量组成的。

CCSDS近地通信系统推荐了一种QC-LDPC码,其中,a=14,c=2,t=16,b=511。
对于CCSDS近地通信系统,块首行矩阵F由bc=1022个a=14维列向量组成,有995个不
同的非零列向量。生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c
块列对应的是校验向量p。以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa);
校验向量p被等分为c段,即p=(p1,p2)。对于第i(1≤i≤a)段信息向量si,有si=(si,1,si,2,…,
si,b)。

由式(1)、(2)和循环矩阵的特点,图1给出了适用于CCSDS近地通信系统中QC-LDPC
码的并行编码器,它主要由寄存器、求和阵列、选择器和b位二输入异或门四种功能模块组
成。

寄存器R1~Ra用于缓存信息向量s=(s1,s2,…,sa),寄存器Ra+1和Ra+2用于计算和存储校
验向量p=(p1,p2)。

求和阵列对并行输入的a位信息比特s1,k,s2,k,…,sa,k(1≤k≤b)进行求和,具体而言,
是从中选取m(1≤m≤a)个不同的元素进行模2加。由排列组合知识可知,穷举可得到2a-1
=16384个不同的求和表达式。由于块首行矩阵F有995个不同的非零列向量,实际上只会
用到其中的995个求和表达式,它们是列向量与向量(s1,k,s2,k,…,sa,k)的内积。995个求和表达
式可用995个多输入异或门加以实现。多输入异或门的输入端数目范围是1~12,当只有一个
输入端时,单输入异或门实际上是直连线。综上,求和阵列有14个输入端和995个输出端,
其内部由995个多输入异或门组成,如图2所示。图3给出了各种多输入异或门的数量,它
们总共相当于5832个二输入异或门。

选择器M1和M2在求和阵列运算结果的基础上,完成向量(s1,k,s2,k,…,sa,k)(1≤k≤b)与
块首行矩阵F的并行乘法。选择器M1(1≤l≤2)从求和阵列的995个输出端中选择b个,
以构成向量(s1,k,s2,k,…,sa,k)与块首行矩阵F乘积的第l段b比特,选择方式完全取决于F的
1022个列向量。可见,求和阵列中多输入异或门的平均复用率达到了1022/995=1.03。

b位二输入异或门Al(1≤l≤2)将向量(s1,k,s2,k,…,sa,k)(1≤k≤b)与块首行矩阵F乘积
的第l段b比特累加到寄存器Ra+l中。

本发明提供了一种QC-LDPC码的并行编码方法,结合CCSDS近地通信系统中QC-LDPC
码的并行编码器(如图1所示),其编码步骤描述如下:

第1步,输入信息向量s,保存至寄存器R1~Ra,清零寄存器Ra+1和Ra+2;

第2步,寄存器R1~Ra各自串行循环左移1次,选择器M1和M2分别从求和阵列的输出
端中选择b个,共同构成向量(s1,k,s2,k,…,sa,k)(1≤k≤b)与块首行矩阵F的乘积,b位二输
入异或门Al(1≤l≤2)将乘积的第l段b比特与寄存器Ra+l串行循环左移1次的结果相加,
和存回寄存器Ra+l;

第3步,以1为步长递增改变k的取值,重复第2步b次,完成后,寄存器R1~Ra存储
的是信息向量s=(s1,s2,…,sa),寄存器Ra+1和Ra+2存储的是校验向量p=(p1,p2);

第4步,并行输出码字v=(s,p)。

从以上步骤不难看出,整个编码过程共需b+t=527个时钟周期,这与传统的并行SRAA
法完全相同。

图4比较了传统的并行SRAA法与本发明的资源消耗。从图4可清楚看到,本发明无需
与门,使用了较少的寄存器和异或门,耗费量分别是并行SRAA法的36%和48%。综上可
见,与传统的并行SRAA法相比,本发明保持了编码速度,具有控制简单、资源消耗少、功
耗小、成本低等优点。

以上所述的实施例,只是本发明较优选的具体实施方式,本领域的技术人员在本发明技
术方案范围内进行的通常变化和替换都应包含在本发明的保护范围内。

基于求和阵列的近地通信中LDPC编码器和编码方法.pdf_第1页
第1页 / 共7页
基于求和阵列的近地通信中LDPC编码器和编码方法.pdf_第2页
第2页 / 共7页
基于求和阵列的近地通信中LDPC编码器和编码方法.pdf_第3页
第3页 / 共7页
点击查看更多>>
资源描述

《基于求和阵列的近地通信中LDPC编码器和编码方法.pdf》由会员分享,可在线阅读,更多相关《基于求和阵列的近地通信中LDPC编码器和编码方法.pdf(7页珍藏版)》请在专利查询网上搜索。

1、(10)申请公布号 CN 102843149 A (43)申请公布日 2012.12.26 C N 1 0 2 8 4 3 1 4 9 A *CN102843149A* (21)申请号 201210374707.X (22)申请日 2012.09.27 H03M 13/11(2006.01) (71)申请人苏州威士达信息科技有限公司 地址 215163 江苏省苏州市高新区科灵路 78号苏高新软件园7号楼102 (72)发明人张鹏 蔡超时 陈晋伦 (54) 发明名称 基于求和阵列的近地通信中LDPC编码器和 编码方法 (57) 摘要 本发明涉及一种解决CCSDS近地通信系统中 QC-LDPC码并。

2、行编码的方案,其特征在于,所述系 统的QC-LDPC码的并行编码器主要由寄存器、求 和阵列、选择器和b位二输入异或门四部分组成。 本发明提供的QC-LDPC并行编码器,能在保持编 码速度不变的条件下有效减少资源需求,具有控 制简单、资源消耗少、功耗小、成本低等优点。 (51)Int.Cl. 权利要求书1页 说明书3页 附图2页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 1 页 说明书 3 页 附图 2 页 1/1页 2 1.一种适合于CCSDS近地通信系统采用的QC-LDPC码的并行编码器,QC-LDPC码的生 成矩阵G是由at个bb阶循环矩阵G i,j 构成的阵。

3、列,其中,a=14,t=16,b=511,c=t-a=2, 1ia,1jt,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后 c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s 1 ,s 2 ,s a ), 第i段信息向量s i =(s i,1 ,s i,2 ,s i,b ),校验向量p被等分为c=2段,即p=(p 1 ,p 2 ),其特征在 于,所述编码器包括以下部件: 寄存器R 1 R a+2 ,寄存器R 1 R a 用于缓存信息向量s=(s 1 ,s 2 ,s a ),寄存器R a+1 和R a+2 用于计算和存储校验向量p=(p 1 ,p 。

4、2 ); 求和阵列,对并行输入a位信息比特s 1,k ,s 2,k ,,s a,k 进行组合求和,其中,1kb; 选择器M 1 和M 2 ,在求和阵列运算结果的基础上,完成向量(s 1,k ,s 2,k ,,s a,k )与块首行 矩阵F的并行乘法; b位二输入异或门A 1 和A 2 ,A l 将向量(s 1,k ,s 2,k ,,s a,k )与块首行矩阵F乘积的第l 段b比特累加到寄存器R a+l 中,其中,1lc。 2.如权利要求1所述的并行编码器,其特征在于,所述块首行矩阵F是由生成矩阵G前 c块列中所有循环矩阵的首行构成的。 3.如权利要求1所述的并行编码器,其特征在于,所述求和阵列。

5、有a个输入端和995个 输出端,求和阵列对并行输入的a位信息比特s 1,k ,s 2,k ,,s a,k 进行组合求和,块首行矩阵 F有995个不同的非零列向量,它们与向量(s 1,k ,s 2,k ,,s a,k )的内积对应995个求和表达 式,这些求和表达式用995个多输入异或门加以实现。 4.如权利要求1所述的并行编码器,其特征在于,所述选择器M l 从求和阵列的995个 输出端中选择b个,以构成向量(s 1,k ,s 2,k ,,s a,k )与块首行矩阵F乘积的第l段b比特, 选择方式完全取决于F的1022个列向量。 5.一种适合于CCSDS近地通信系统采用的QC-LDPC码的并行。

6、编码方法,QC-LDPC码 的生成矩阵G是由at个bb阶循环矩阵G i,j 构成的阵列,其中,a=14,t=16,b=511, c=t-a=2,1ia,1jt,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信 息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即 s=(s 1 ,s 2 ,s a ),第i段信息向量s i =(s i,1 ,s i,2 ,s i,b ),校验向量p被等分为c=2段,即 p=(p 1 ,p 2 ),其特征在于,所述编码方法包括以下步骤: 第1步,输入信息向量s,保存至寄存器R 1 R a ,清零寄存器R a+1 和R a+2 ;。

7、 第2步,寄存器R 1 R a 各自串行循环左移1次,选择器M 1 和M 2 分别从求和阵列的输 出端中选择b个,共同构成向量(s 1,k ,s 2,k , ,s a,k )与块首行矩阵F的乘积,b位二输入异 或门A l 将乘积的第l段b比特与寄存器R a+l 串行循环左移1次的结果相加,和存回寄存器 R a+l ; 第3步,以1为步长递增改变k的取值,重复第2步b次,完成后,寄存器R 1 R a 存储 的是信息向量s=(s 1 ,s 2 ,s a ),寄存器R a+1 和R a+2 存储的是校验向量p=(p 1 ,p 2 ); 第4步,并行输出码字v=(s,p)。 权 利 要 求 书CN 1。

8、02843149 A 1/3页 3 基于求和阵列的近地通信中 LDPC 编码器和编码方法 技术领域 0001 本发明涉及近地太空数据通信领域,特别涉及一种CCSDS近地通信系统中 QC-LDPC码编码器的并行实现方法。 背景技术 0002 由于在传输信道中存在的各种失真和噪声会对发送信号产生干扰,接收端不可避 免地会出现数字信号产生误码的情况。为了降低误码率,需要采用信道编码技术。 0003 低密度奇偶校验(Low-Density Parity-Check,LDPC)码以其逼近Shannon限的优 异性能成为信道编码领域的研究热点。准循环LDPC码(Quasic-LDPC,QC-LDPC)码是。

9、一种 特殊的LDPC码,其编码可采用移位寄存器加累加器(Shift-Register-Adder-Accumulator ,SRAA)加以实现。 0004 SRAA法是利用生成矩阵G进行编码。QC-LDPC码的生成矩阵G是由at个bb 阶循环矩阵G i,j (1ia,1jt)构成的阵列,t=a+c。与信息向量对应的一部分生 成矩阵是单位矩阵,与校验向量对应的其余部分生成矩阵是高密度矩阵。并行SRAA法完成 一次编码需要b+t个时钟周期,需要(ac+t)b个寄存器、acb个二输入与门和acb个二输入 异或门。 0005 CCSDS近地通信系统推荐了一种QC-LDPC码,其中,a=14,c=2,t。

10、=16,b=511。 0006 CCSDS近地通信系统中QC-LDPC高速编码的现有解决方案是采用并行SRAA法,所 需的编码时间是527个时钟周期,逻辑资源需要22484个寄存器、14308个二输入与门和 14308个二输入异或门。当采用硬件实现时,如此多的资源需求意味着功耗大、成本高。 发明内容 0007 针对CCSDS近地通信系统QC-LDPC码高速编码的现有实现方案中存在的资源需求 量大缺点,本发明提供了一种基于求和矩阵的并行编码方法,能在保持编码速度不变的前 提下,减少资源需求。 0008 如图1所示,CCSDS近地通信系统中QC-LDPC码的并行编码器主要由4种功能模块 组成:寄存。

11、器、求和阵列、选择器和b位二输入异或门。整个编码过程分4步完成:第1步,输 入信息向量s,保存至寄存器R 1 R a ,清零寄存器R a+1 和R a+2 ;第2步,寄存器R 1 R a 各自串 行循环左移1次,选择器M 1 和M 2 分别从求和阵列的输出端中选择b个,共同构成向量(s 1,k , s 2,k , ,s a,k )(1kb)与块首行矩阵F的乘积,b位二输入异或门A l (1l2)将 乘积的第l段b比特与寄存器R a+l 串行循环左移1次的结果相加,和存回寄存器R a+l ;第3 步,以1为步长递增改变k的取值,重复第2步b次;第4步,并行输出码字v=(s,p)。 0009 本发。

12、明提供的QC-LDPC并行编码器,能在保持编码速度不变的前提下有效减少资 源需求,从而达到降低硬件成本和功耗的目的。 0010 关于本发明的优点与精神可通过接下来的发明详述及附图得到进一步的了解。 说 明 书CN 102843149 A 2/3页 4 附图说明 0011 图1是CCSDS近地通信系统中QC-LDPC码的并行编码器整体结构; 0012 图2是求和阵列的构成示意图; 0013 图3给出了各种多输入异或门的数量; 0014 图4比较了传统的并行SRAA法与本发明的资源消耗。 具体实施方式 0015 下面结合附图和具体实施例对本发明作进一步说明,但不作为对本发明的限定。 0016 QC。

13、-LDPC码是一类特殊的LDPC码,它的生成矩阵G和校验矩阵H都是由循环矩阵 构成的阵列,具有分段循环特点,故被称为准循环LDPC码。从行的角度看,循环矩阵的每一 行都是上一行(首行是末行)循环右移一位的结果;从列的角度看,循环矩阵的每一列都是 前一列(首列是末列)循环下移一位的结果。循环矩阵的行向量构成的集合与列向量构成的 集合完全相同,因此,循环矩阵完全可由它的首行或首列来表征。QC-LDPC码的生成矩阵G 是由at个bb阶循环矩阵G i,j (1ia,1jt)构成的阵列: 0017 0018 G(或H)的连续b行和b列分别被称为块行和块列。假设g i,j (1ia,a+1jt)是循环矩阵。

14、G i,j 的首行,那么可按照如下方式定义abc阶块首 行矩阵F: 0019 0020 F是由生成矩阵G后c块列中所有循环矩阵的首行构成的,可视为由bc个a维列 向量组成的。 0021 CCSDS近地通信系统推荐了一种QC-LDPC码,其中,a=14,c=2,t=16,b=511。对于 CCSDS近地通信系统,块首行矩阵F由bc=1022个a=14维列向量组成,有995个不同的非零 列向量。生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的 是校验向量p。以b比特为一段,信息向量s被等分为a段,即s=(s 1 ,s 2 ,s a );校验向量p 被等分为c段,即p。

15、=(p 1 ,p 2 )。对于第i(1ia)段信息向量s i ,有s i =(s i,1 ,s i,2 ,s i,b )。 0022 由式(1)、(2)和循环矩阵的特点,图1给出了适用于CCSDS近地通信系统中 QC-LDPC码的并行编码器,它主要由寄存器、求和阵列、选择器和b位二输入异或门四种功 能模块组成。 0023 寄存器R 1 R a 用于缓存信息向量s=(s 1 ,s 2 ,s a ),寄存器R a+1 和R a+2 用于计算和 存储校验向量p=(p 1 ,p 2 )。 说 明 书CN 102843149 A 3/3页 5 0024 求和阵列对并行输入的a位信息比特s 1,k ,s 。

16、2,k ,,s a,k (1kb)进行求和, 具体而言,是从中选取m(1ma)个不同的元素进行模2加。由排列组合知识可知,穷 举可得到2 a -1=16384个不同的求和表达式。由于块首行矩阵F有995个不同的非零列向 量,实际上只会用到其中的995个求和表达式,它们是列向量与向量(s 1,k ,s 2,k ,,s a,k )的 内积。995个求和表达式可用995个多输入异或门加以实现。多输入异或门的输入端数目 范围是112,当只有一个输入端时,单输入异或门实际上是直连线。综上,求和阵列有14个 输入端和995个输出端,其内部由995个多输入异或门组成,如图2所示。图3给出了各种 多输入异或门。

17、的数量,它们总共相当于5832个二输入异或门。 0025 选择器M 1 和M 2 在求和阵列运算结果的基础上,完成向量(s 1,k ,s 2,k ,,s a,k ) (1kb)与块首行矩阵F的并行乘法。选择器M 1 (1l2)从求和阵列的995个输 出端中选择b个,以构成向量(s 1,k ,s 2,k ,,s a,k )与块首行矩阵F乘积的第l段b比特,选 择方式完全取决于F的1022个列向量。可见,求和阵列中多输入异或门的平均复用率达到 了1022/995=1.03。 0026 b位二输入异或门A l (1l2)将向量(s 1,k ,s 2,k ,,s a,k )(1kb)与块 首行矩阵F乘。

18、积的第l段b比特累加到寄存器R a+l 中。 0027 本发明提供了一种QC-LDPC码的并行编码方法,结合CCSDS近地通信系统中 QC-LDPC码的并行编码器(如图1所示),其编码步骤描述如下: 0028 第1步,输入信息向量s,保存至寄存器R 1 R a ,清零寄存器R a+1 和R a+2 ; 0029 第2步,寄存器R 1 R a 各自串行循环左移1次,选择器M 1 和M 2 分别从求和阵列的 输出端中选择b个,共同构成向量(s 1,k ,s 2,k ,,s a,k )(1kb)与块首行矩阵F的乘 积,b位二输入异或门A l (1l2)将乘积的第l段b比特与寄存器R a+l 串行循环。

19、左移 1次的结果相加,和存回寄存器R a+l ; 0030 第3步,以1为步长递增改变k的取值,重复第2步b次,完成后,寄存器R 1 R a 存储的是信息向量s=(s 1 ,s 2 ,s a ),寄存器R a+1 和R a+2 存储的是校验向量p=(p 1 ,p 2 ); 0031 第4步,并行输出码字v=(s,p)。 0032 从以上步骤不难看出,整个编码过程共需b+t=527个时钟周期,这与传统的并行 SRAA法完全相同。 0033 图4比较了传统的并行SRAA法与本发明的资源消耗。从图4可清楚看到,本发明 无需与门,使用了较少的寄存器和异或门,耗费量分别是并行SRAA法的36%和48%。综上可 见,与传统的并行SRAA法相比,本发明保持了编码速度,具有控制简单、资源消耗少、功耗 小、成本低等优点。 0034 以上所述的实施例,只是本发明较优选的具体实施方式,本领域的技术人员在本 发明技术方案范围内进行的通常变化和替换都应包含在本发明的保护范围内。 说 明 书CN 102843149 A 1/2页 6 图1 图2 图3 说 明 书 附 图CN 102843149 A 2/2页 7 图4 说 明 书 附 图CN 102843149 A 。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电子电路


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1