一种可提高动态性能的流水线式模数转换器.pdf

上传人:32 文档编号:4299672 上传时间:2018-09-13 格式:PDF 页数:11 大小:4.30MB
返回 下载 相关 举报
摘要
申请专利号:

CN201210202359.8

申请日:

2012.06.18

公开号:

CN102751990A

公开日:

2012.10.24

当前法律状态:

撤回

有效性:

无权

法律详情:

发明专利申请公布后的视为撤回IPC(主分类):H03M 1/12申请公布日:20121024|||实质审查的生效IPC(主分类):H03M 1/12申请日:20120618|||公开

IPC分类号:

H03M1/12

主分类号:

H03M1/12

申请人:

东南大学

发明人:

吴建辉; 赵炜; 时宵; 张理振; 温俊峰; 李红; 张萌

地址:

214135 江苏省无锡市新区菱湖大道99号

优先权:

专利代理机构:

南京天翼专利代理有限责任公司 32112

代理人:

汤志武

PDF下载: PDF下载
内容摘要

本发明公开了一种可提高动态性能的流水线式模数转换器,包括流水线式ADC级电路模块,该流水线式ADC级电路模块包括采样保持电路、子模数转换器、子数模转换器、减法器、余量放大器、桶形移位器、译码器、和伪随机数发生器;所述伪随机数发生器,用来产生伪随机数;所述译码器,用来将输入的二进制格式伪随机数译成相应的信号;所述桶形移位器,用来将子级数模转换器的控制信号根据伪随机数进行随机的轮转。本发明基于伪随机数控制子级数模转换器的控制信号顺序,从而将原本相对固定的电容失配误差随机化,提高了流水线模数转换器的动态性能。本发明电路结构简单,对流水线模数转换器的正常工作影响较小,且对动态性能的提升效果较为明显。

权利要求书

1.一种可提高动态性能的流水线式模数转换器,包括流水线式ADC级电路模块,该流水线式ADC级电路模块包括采样保持电路、子模数转换器、子数模转换器、减法器、余量放大器,其特征在于:还包括有桶形移位器、译码器、和伪随机数发生器;所述伪随机数发生器,用来产生伪随机数;所述译码器,用来将输入的二进制格式伪随机数译成相应的信号;所述桶形移位器,用来将子级数模转换器的控制信号根据伪随机数进行随机的轮转。

说明书

一种可提高动态性能的流水线式模数转换器

技术领域

本发明涉及一种模数转换器及其一种电容平均技术,具体涉及一种可提高动
态性能的流水线式模数转换器。

背景技术

流水线式模数转换器(pipelined analog-to-digital converter,以下简称
流水线式ADC)是一种常使用于视频图像系统、数字用户回路、以太网收发机、
或者是无线通讯系统中的一种重要元件。流水线式的模数转换(A/D conversion,
以下简称A/D转换)可以在功率、速度、集成电路芯片面积上取得不错的平衡点,
故可以用来实现取样频率在百万赫兹等级的高精度ADC运算之中。

图1是传统流水线式ADC结构框图,模拟信号经过采样保持电路100之后,
在通过若干级电路模块200和后级模数转换电路模块300进行量化,最后将各级
得到的量化值通过延时及错位相加模块400根据时间延时以及权重进行错位相
加,输出最终数字信号。

图2是传统流水线式ADC中单级电路模块的单端结构框图,它由两项非交叠
时钟控制,在相位1内,采样保持电路210对输入信号进行采样,子模数转换模
块220对输入信号进行粗量化得到量化值D;在相位2内,子数模转换器230将
上述粗量化值D转换成对应的模拟信号,然后该模拟信号进入减法器240中与输
入信号相减得到量化余量,该余量经过放大器250的放大,最终输出给下一级电
路模块。每一级电路模块都这样流水线工作的,采样,粗量化,余量放大,输出
到下一级电路模块,最后一级电路模块的输出送到后级模数转换模块中300中,
同时每一级电路模块的粗量化值D和后级模数转换模块的量化值Db还要输出给
延时及错位相加模块400。

图3是实现上述图2功能的一种常见电路,实现采样输入信号,粗量化和余
量放大的功能。该电路在两相时钟控制下工作,在相位1内,所有开关S1导通,
所有开关S2关闭,输入信号被采样在C1-C16这16个电容上,同时比较器阵列221
对输入信号进行量化,比较器阵列221中有14个比较器,因此输出14位数字温
度码Db,该温度码Db经过编码器222的编码之后变为二进制码D输出;在相位2
内,所有开关S1关闭,所有开关S2导通,14个的电容阵列分别根据比较器阵输
出Dt的各位决定是连到-Vref还是+Vref,剩下的两个电容接固定共模电平,而电容
C17作为反馈电容连接到放大器的输出端。这样经过两个相位之后,该电路就实
现了级电路模块200的功能。

假设C1-C16这16个电容完全匹配,即C1=C2=…C16=C,C17为两倍单元电容,即
C17=2C,开关是理想的,并且运算放大器251是理想的(无限大的开环增益和零输
入失调),那么根据电荷守恒定律,可以得到输出电压为Vo=8Vi-DVref,,其中D
为-7到+7,而Vref通过差分信号实现Vref=Vreft-Vrefb,理想的余量传输曲线如图4
中虚线所示。Db为该级输出信号Vo经过之后的所有级电路模块200和后级模数转
换模块300得到的量化结果,该结果和本级粗量化值D加权相加后得到级电路模
块200的完整传输曲线,假设每一个级电路模块200和后级模数转换模块300
都是理想的,那么该完整传输曲线(D+Db)应该是一条斜率固定的直线,如图5虚
线所示。

但是在实际情况中,各个单元电容之间存在失配,该非理想因素会导致传输
曲线的恶化,如图4和图5中的实线所示,该情形将使模数转换器性能变差。

发明内容

本发明的目的在于提供了一种可提高动态性能的流水线式模数转换器,通过
使用伪随机数来随机控制子级数模转换器中电容阵列的顺序,将电容失配导致的
误差随机化,从而减小对ADC动态性能的影响。

本发明采用的技术方案是:一种可提高动态性能的流水线式模数转换器,包
括流水线式ADC级电路模块,该流水线式ADC级电路模块包括采样保持电路、子
模数转换器、子数模转换器、减法器、余量放大器、桶形移位器、译码器、和伪
随机数发生器;

所述伪随机数发生器,用来产生伪随机数;

所述译码器,用来将输入的二进制格式伪随机数译成相应的信号;

所述桶形移位器,用来将子级数模转换器的控制信号根据伪随机数进行随机
的轮转。

工作流程如下:输入信号同时进入采样保持电路和子模数转换模块,子模数
转换模块对输入信号进行一定精度的量化,量化的二进制码直接输出,而量化得
到的温度码经过桶形移位器移位后进入子数模转换模块从而控制其输出电压,采
样保持电路和子数模转换模块的输出经过减法器和余量放大器之后输出给下一
级。其中桶形移位器对温度码的移位位数由伪随机数控制,也就是每一次移位的
位数是随机的,伪随机数由伪随机数发生器和译码器两者产生。

有益效果:本发明模拟电路简单,仅仅在传统结构上多了伪随机数发生器、
译码器和桶形移位器,并且对传统结构的工作影响较小,只是增加了一个桶形移
位器的延时,该技术能够明显提高ADC线性度,改善其动态性能。

附图说明

图1:传统流水线ADC结构框图;

图2:传统流水线ADC中级电路模块结构框图;

图3:传统流水线ADC中级电路模块电路图;

图4:传统流水线ADC中级电路模块余量传输曲线;

图5:传统流水线ADC中级电路模块完整传输曲线;

图6:本发明流水线ADC中级电路模块结构框图;

图7:本发明流水线ADC中级电路模块电路图;

图8:本发明流水线ADC中电容平均技术示意图。

具体实施方式

下面结合附图和具体实施方式对本发明作进一步说明:

如图6所示,本发明流水线ADC级电路模块200,在原来采样保持电路210、
子模数转换器220、子数模转换器230、减法器240和余量放大器250的基础上
增加了桶形移位器260、译码器270和伪随机数发生器280。该结构在两相非交
叠时钟的控制下工作,在相位1内,采样保持电路210对输入模拟信号Vi进行
采样,子模数转换器220对输入模拟信号进行量化,分别得到二进制输出D和相
应的温度码输出Dt,伪随机数发生器280产生伪随机数PN,伪随机数PN经过译
码器270翻译后得到R,子模数转换器220的温度码输出Dt经过桶形移位器260
移位R位后变为Dtr,进入子数模转换器230;在相位2内,子数模转换器230
根据桶形移位器260的输出Dtr输出模拟电压,然后减法器240将输入模拟信号
Vi减去该模拟电压得到粗量化的余量,余量放大器250将该余量放大一定倍数并
输出为Vo。

如图7所示,是实现3.5位级电路模块的差分电路示意图,由比较器阵列
221、编码器222、桶形移位器260、伪随机数发生器270、译码器280、两组C1~C17
电容、放大器551以及开关S1与S2组成。

比较器阵列221由14个比较器组成,14个比较器的转折电平分别为
-13/16Vref、-11/16Vref…13/16Vref,一个模拟信号进入比较器阵列221,比较器阵
列中的各个比较器将根据该信号的大小得出比较结果,如果输入信号大于比较器
转折电平则输出1,反之输出0,于是比较器阵列221将直接输出温度码Dt,该
温度码Dt经过编码器222翻译成二进制码D输出给延时和错位相加模块400。

同样的,该电路也工作在两相非交叠时钟下,在相位1内,所有开关S1导通,
所有开关S2关断,输入模拟信号被采样在16个电容C1~C16上,同时输入模拟信
号进入比较器阵列221,各个比较器的比较结果通过编码器222得到本级的粗量
化值D,同时也得到温度码Dt,伪随机数发生器280产生伪随机数PN,伪随机数
PN经过译码器270翻译后得到R,子模数转换器220的温度码输出Dt经过桶形
移位器260移位R位后变为Dtr;在相位2内,所有开关S1关断,所有开关S2导
通,电容C17下底板被连到放大器251的输出端作为反馈电容,电容C1~C14的下底
板根据Dtr分别连接到参考电平上,当Dtr的第i位为1,即Dtri=1时,P端的单元
电容Ci连接到高的参考电平Vreft上当,Dtr的第i位为0,即Dtri=0时,P端的单
元电容Ci连接到高的参考电平Vrefb上,N端单元电容和P端连接关系相反,剩下
的两个电容接固定共模电平,这样C1~C16、C17和放大器251组成了一个负反馈的
闭合回路,将余量放大相应的倍数输出。

假设C1~C16这16个电容完全匹配,即C1=C2=…C16=C,C17为两倍单元电容,即
C17=2C,开关是理想的,并且运算放大器251是理想的(无限大的开环增益和零输
入失调),那么根据电荷守恒定律,可以得到输出电压为Vo=8ViDVref,,其中D
为-7到+7,而Vref通过差分信号实现Vref=Vreft-Vrefb,理想的余量传输曲线如图4
中虚线所示。Db为该级输出信号Vo经过之后的所有级电路模块200和后级模数转
换模块300得到的量化结果,该结果和本级粗量化值D加权相加后得到级电路模
块200的完整传输曲线,假设每一个级电路模块200和后级模数转换模块300
都是理想的,那么该完整传输曲线(D+Db)应该是一条斜率固定的直线,如图5虚
线所示。

在使用电容平均技术前,考虑到C1~C14电容阵列的失配,级电路模块200
的输入输出函数会偏离Vo=8Vi-DVref,电容失配将会导致实际的传输曲线出现误差,
如图4中的实线所示,整个ADC的传输曲线(D+Db)如图5中的实线所示,在各个
比较器的阈值电平处出现跳变点,不再连续,这些固定的误差将会导致ADC的性
能变差。

使用电容平均技术后,子模数转换器220的温度码输出Dt经过桶形移位器
260移位R位后变为Dtr,具体移位方式如图8所示。其中R为一个随机数,可以
由伪随机数发生器270产生并且经过译码器280翻译得到。假设子模数转换器
220的温度码输出Dt的前n位为1,即1~n位为1,其余位为0,经过桶形移位
器260移位R位后变成是(1+R)~(n+R)位为1,其余位为0,图8中为R=4和n=5
的情况。

C1~C14单元电容阵列的连接状态由Dtr确定,当Dtr的第i位为1,即Dtri=1时,
P端的单元电容Ci连接到高的参考电平Vreft上当,Dtr的第i位为0,即Dtri=0时,
P端的单元电容Ci连接到高的参考电平Vrefb上,N端单元电容连接状态和P端相
反。若是图7中的情况,P端C5~C9连接到Vreft,C1~C4和C10~C14连接到Vrefb,N端
电容连接状态和P端相反。这样原本电容失配导致的固定误差在温度码Dt轮转
变为Dtr后被随机化,从而等效的提升了ADC的动态性能。

应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前
提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
本实施例中未明确的各组成部分均可用现有技术加以实现。

一种可提高动态性能的流水线式模数转换器.pdf_第1页
第1页 / 共11页
一种可提高动态性能的流水线式模数转换器.pdf_第2页
第2页 / 共11页
一种可提高动态性能的流水线式模数转换器.pdf_第3页
第3页 / 共11页
点击查看更多>>
资源描述

《一种可提高动态性能的流水线式模数转换器.pdf》由会员分享,可在线阅读,更多相关《一种可提高动态性能的流水线式模数转换器.pdf(11页珍藏版)》请在专利查询网上搜索。

1、(10)申请公布号 CN 102751990 A (43)申请公布日 2012.10.24 C N 1 0 2 7 5 1 9 9 0 A *CN102751990A* (21)申请号 201210202359.8 (22)申请日 2012.06.18 H03M 1/12(2006.01) (71)申请人东南大学 地址 214135 江苏省无锡市新区菱湖大道 99号 (72)发明人吴建辉 赵炜 时宵 张理振 温俊峰 李红 张萌 (74)专利代理机构南京天翼专利代理有限责任 公司 32112 代理人汤志武 (54) 发明名称 一种可提高动态性能的流水线式模数转换器 (57) 摘要 本发明公开了一。

2、种可提高动态性能的流水线 式模数转换器,包括流水线式ADC级电路模块,该 流水线式ADC级电路模块包括采样保持电路、子 模数转换器、子数模转换器、减法器、余量放大器、 桶形移位器、译码器、和伪随机数发生器;所述伪 随机数发生器,用来产生伪随机数;所述译码器, 用来将输入的二进制格式伪随机数译成相应的信 号;所述桶形移位器,用来将子级数模转换器的 控制信号根据伪随机数进行随机的轮转。本发明 基于伪随机数控制子级数模转换器的控制信号顺 序,从而将原本相对固定的电容失配误差随机化, 提高了流水线模数转换器的动态性能。本发明电 路结构简单,对流水线模数转换器的正常工作影 响较小,且对动态性能的提升效果。

3、较为明显。 (51)Int.Cl. 权利要求书1页 说明书4页 附图5页 (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书 1 页 说明书 4 页 附图 5 页 1/1页 2 1.一种可提高动态性能的流水线式模数转换器,包括流水线式ADC级电路模块,该流 水线式ADC级电路模块包括采样保持电路、子模数转换器、子数模转换器、减法器、余量放 大器,其特征在于:还包括有桶形移位器、译码器、和伪随机数发生器; 所述伪随机数发生器,用来产生伪随机数; 所述译码器,用来将输入的二进制格式伪随机数译成相应的信号; 所述桶形移位器,用来将子级数模转换器的控制信号根据伪随机数进行随机的轮转。

4、。 权 利 要 求 书CN 102751990 A 1/4页 3 一种可提高动态性能的流水线式模数转换器 技术领域 0001 本发明涉及一种模数转换器及其一种电容平均技术,具体涉及一种可提高动态性 能的流水线式模数转换器。 背景技术 0002 流水线式模数转换器(pipelined analog-to-digital converter,以下简称流水 线式ADC)是一种常使用于视频图像系统、数字用户回路、以太网收发机、或者是无线通讯 系统中的一种重要元件。流水线式的模数转换(A/D conversion,以下简称A/D转换)可以 在功率、速度、集成电路芯片面积上取得不错的平衡点,故可以用来实现。

5、取样频率在百万赫 兹等级的高精度ADC运算之中。 0003 图1是传统流水线式ADC结构框图,模拟信号经过采样保持电路100之后,在通过 若干级电路模块200和后级模数转换电路模块300进行量化,最后将各级得到的量化值通 过延时及错位相加模块400根据时间延时以及权重进行错位相加,输出最终数字信号。 0004 图2是传统流水线式ADC中单级电路模块的单端结构框图,它由两项非交叠时钟 控制,在相位1内,采样保持电路210对输入信号进行采样,子模数转换模块220对输入信 号进行粗量化得到量化值D;在相位2内,子数模转换器230将上述粗量化值D转换成对应 的模拟信号,然后该模拟信号进入减法器240中。

6、与输入信号相减得到量化余量,该余量经 过放大器250的放大,最终输出给下一级电路模块。每一级电路模块都这样流水线工作的, 采样,粗量化,余量放大,输出到下一级电路模块,最后一级电路模块的输出送到后级模数 转换模块中300中,同时每一级电路模块的粗量化值D和后级模数转换模块的量化值D b 还 要输出给延时及错位相加模块400。 0005 图3是实现上述图2功能的一种常见电路,实现采样输入信号,粗量化和余量放大 的功能。该电路在两相时钟控制下工作,在相位1内,所有开关S 1 导通,所有开关S 2 关闭, 输入信号被采样在C 1 -C 16 这16个电容上,同时比较器阵列221对输入信号进行量化,比。

7、较 器阵列221中有14个比较器,因此输出14位数字温度码D b ,该温度码D b 经过编码器222的 编码之后变为二进制码D输出;在相位2内,所有开关S 1 关闭,所有开关S 2 导通,14个的电 容阵列分别根据比较器阵输出D t 的各位决定是连到-V ref 还是+V ref ,剩下的两个电容接固 定共模电平,而电容C 17 作为反馈电容连接到放大器的输出端。这样经过两个相位之后,该 电路就实现了级电路模块200的功能。 0006 假设C 1 -C 16 这16个电容完全匹配,即C 1 =C 2 =C 16 =C,C 17 为两倍单元电容,即C 17 =2C, 开关是理想的,并且运算放大器。

8、251是理想的(无限大的开环增益和零输入失调),那么根 据电荷守恒定律,可以得到输出电压为V o =8V i -DV ref ,,其中D为-7到+7,而V ref 通过差分 信号实现V ref =V reft -V refb ,理想的余量传输曲线如图4中虚线所示。D b 为该级输出信号V o 经 过之后的所有级电路模块200和后级模数转换模块300得到的量化结果,该结果和本级粗 量化值D加权相加后得到级电路模块200的完整传输曲线,假设每一个级电路模块200和 后级模数转换模块300都是理想的,那么该完整传输曲线(D+D b )应该是一条斜率固定的直 说 明 书CN 102751990 A 2。

9、/4页 4 线,如图5虚线所示。 0007 但是在实际情况中,各个单元电容之间存在失配,该非理想因素会导致传输曲线 的恶化,如图4和图5中的实线所示,该情形将使模数转换器性能变差。 发明内容 0008 本发明的目的在于提供了一种可提高动态性能的流水线式模数转换器,通过使用 伪随机数来随机控制子级数模转换器中电容阵列的顺序,将电容失配导致的误差随机化, 从而减小对ADC动态性能的影响。 0009 本发明采用的技术方案是:一种可提高动态性能的流水线式模数转换器,包括流 水线式ADC级电路模块,该流水线式ADC级电路模块包括采样保持电路、子模数转换器、子 数模转换器、减法器、余量放大器、桶形移位器、。

10、译码器、和伪随机数发生器; 0010 所述伪随机数发生器,用来产生伪随机数; 0011 所述译码器,用来将输入的二进制格式伪随机数译成相应的信号; 0012 所述桶形移位器,用来将子级数模转换器的控制信号根据伪随机数进行随机的轮 转。 0013 工作流程如下:输入信号同时进入采样保持电路和子模数转换模块,子模数转换 模块对输入信号进行一定精度的量化,量化的二进制码直接输出,而量化得到的温度码经 过桶形移位器移位后进入子数模转换模块从而控制其输出电压,采样保持电路和子数模转 换模块的输出经过减法器和余量放大器之后输出给下一级。其中桶形移位器对温度码的移 位位数由伪随机数控制,也就是每一次移位的位。

11、数是随机的,伪随机数由伪随机数发生器 和译码器两者产生。 0014 有益效果:本发明模拟电路简单,仅仅在传统结构上多了伪随机数发生器、译码器 和桶形移位器,并且对传统结构的工作影响较小,只是增加了一个桶形移位器的延时,该技 术能够明显提高ADC线性度,改善其动态性能。 附图说明 0015 图1:传统流水线ADC结构框图; 0016 图2:传统流水线ADC中级电路模块结构框图; 0017 图3:传统流水线ADC中级电路模块电路图; 0018 图4:传统流水线ADC中级电路模块余量传输曲线; 0019 图5:传统流水线ADC中级电路模块完整传输曲线; 0020 图6:本发明流水线ADC中级电路模块。

12、结构框图; 0021 图7:本发明流水线ADC中级电路模块电路图; 0022 图8:本发明流水线ADC中电容平均技术示意图。 具体实施方式 0023 下面结合附图和具体实施方式对本发明作进一步说明: 0024 如图6所示,本发明流水线ADC级电路模块200,在原来采样保持电路210、子模数 转换器220、子数模转换器230、减法器240和余量放大器250的基础上增加了桶形移位器 说 明 书CN 102751990 A 3/4页 5 260、译码器270和伪随机数发生器280。该结构在两相非交叠时钟的控制下工作,在相位1 内,采样保持电路210对输入模拟信号V i 进行采样,子模数转换器220对。

13、输入模拟信号进 行量化,分别得到二进制输出D和相应的温度码输出D t ,伪随机数发生器280产生伪随机数 PN,伪随机数PN经过译码器270翻译后得到R,子模数转换器220的温度码输出D t 经过桶 形移位器260移位R位后变为D tr ,进入子数模转换器230;在相位2内,子数模转换器230 根据桶形移位器260的输出D tr 输出模拟电压,然后减法器240将输入模拟信号V i 减去该 模拟电压得到粗量化的余量,余量放大器250将该余量放大一定倍数并输出为V o 。 0025 如图7所示,是实现3.5位级电路模块的差分电路示意图,由比较器阵列221、编码 器222、桶形移位器260、伪随机数。

14、发生器270、译码器280、两组C 1 C 17 电容、放大器551以 及开关S 1 与S 2 组成。 0026 比较器阵列221由14个比较器组成,14个比较器的转折电平分别 为-13/16V ref 、-11/16V ref 13/16V ref ,一个模拟信号进入比较器阵列221,比较器阵列中的 各个比较器将根据该信号的大小得出比较结果,如果输入信号大于比较器转折电平则输出 1,反之输出0,于是比较器阵列221将直接输出温度码D t ,该温度码D t 经过编码器222翻译 成二进制码D输出给延时和错位相加模块400。 0027 同样的,该电路也工作在两相非交叠时钟下,在相位1内,所有开关。

15、S 1 导通,所有 开关S 2 关断,输入模拟信号被采样在16个电容C 1 C 16 上,同时输入模拟信号进入比较器阵 列221,各个比较器的比较结果通过编码器222得到本级的粗量化值D,同时也得到温度码 D t ,伪随机数发生器280产生伪随机数PN,伪随机数PN经过译码器270翻译后得到R,子模 数转换器220的温度码输出D t 经过桶形移位器260移位R位后变为D tr ;在相位2内,所有 开关S 1 关断,所有开关S 2 导通,电容C 17 下底板被连到放大器251的输出端作为反馈电容, 电容C 1 C 14 的下底板根据D tr 分别连接到参考电平上,当D tr 的第i位为1,即D 。

16、tri =1时,P端 的单元电容C i 连接到高的参考电平V reft 上当,D tr 的第i位为0,即D tri =0时,P端的单元电 容C i 连接到高的参考电平V refb 上,N端单元电容和P端连接关系相反,剩下的两个电容接 固定共模电平,这样C 1 C 16 、C 17 和放大器251组成了一个负反馈的闭合回路,将余量放大相 应的倍数输出。 0028 假设C 1 C 16 这16个电容完全匹配,即C 1 C 2 =C 16 =C,C 17 为两倍单元电容,即 C 17 =2C,开关是理想的,并且运算放大器251是理想的(无限大的开环增益和零输入失调), 那么根据电荷守恒定律,可以得到。

17、输出电压为V o =8V i DV ref ,,其中D为-7到+7,而V ref 通过 差分信号实现V ref =V reft -V refb ,理想的余量传输曲线如图4中虚线所示。D b 为该级输出信号 V o 经过之后的所有级电路模块200和后级模数转换模块300得到的量化结果,该结果和本 级粗量化值D加权相加后得到级电路模块200的完整传输曲线,假设每一个级电路模块200 和后级模数转换模块300都是理想的,那么该完整传输曲线(D+D b )应该是一条斜率固定的 直线,如图5虚线所示。 0029 在使用电容平均技术前,考虑到C1C14电容阵列的失配,级电路模块200的输 入输出函数会偏离。

18、V o =8V i -DV ref ,电容失配将会导致实际的传输曲线出现误差,如图4中的 实线所示,整个ADC的传输曲线(D+D b )如图5中的实线所示,在各个比较器的阈值电平处 出现跳变点,不再连续,这些固定的误差将会导致ADC的性能变差。 0030 使用电容平均技术后,子模数转换器220的温度码输出D t 经过桶形移位器260移 说 明 书CN 102751990 A 4/4页 6 位R位后变为D tr ,具体移位方式如图8所示。其中R为一个随机数,可以由伪随机数发生 器270产生并且经过译码器280翻译得到。假设子模数转换器220的温度码输出D t 的前n 位为1,即1n位为1,其余位。

19、为0,经过桶形移位器260移位R位后变成是(1+R)(n+R)位 为1,其余位为0,图8中为R=4和n=5的情况。 0031 C 1 C 14 单元电容阵列的连接状态由D tr 确定,当D tr 的第i位为1,即D tri =1时,P端 的单元电容C i 连接到高的参考电平V reft 上当,D tr 的第i位为0,即D tri =0时,P端的单元电 容C i 连接到高的参考电平V refb 上,N端单元电容连接状态和P端相反。若是图7中的情况, P端C 5 C 9 连接到V reft ,C 1 C 4 和C 10 C 14 连接到V refb ,N端电容连接状态和P端相反。这样原 本电容失配。

20、导致的固定误差在温度码D t 轮转变为D tr 后被随机化,从而等效的提升了ADC的 动态性能。 0032 应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下, 还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。本实施例中未 明确的各组成部分均可用现有技术加以实现。 说 明 书CN 102751990 A 1/5页 7 图1 图2 说 明 书 附 图CN 102751990 A 2/5页 8 图3 说 明 书 附 图CN 102751990 A 3/5页 9 图4 说 明 书 附 图CN 102751990 A 4/5页 10 图5 图6 说 明 书 附 图CN 102751990 A 10 5/5页 11 图7 图8 说 明 书 附 图CN 102751990 A 11 。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电子电路


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1