凹陷型嵌入式管芯无核封装.pdf

上传人:n****g 文档编号:4290624 上传时间:2018-09-13 格式:PDF 页数:15 大小:572.30KB
返回 下载 相关 举报
摘要
申请专利号:

CN201080059434.9

申请日:

2010.12.07

公开号:

CN102656686A

公开日:

2012.09.05

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):H01L 23/485申请日:20101207|||公开

IPC分类号:

H01L23/485

主分类号:

H01L23/485

申请人:

英特尔公司

发明人:

J. 古泽克

地址:

美国加利福尼亚州

优先权:

2009.12.29 US 12/655,321

专利代理机构:

中国专利代理(香港)有限公司 72001

代理人:

曲卫涛;朱海煜

PDF下载: PDF下载
内容摘要

描述形成微电子封装结构的方法以及由此形成的相关联的结构。那些方法可包括:在镀覆材料中形成空腔以容纳管芯;在空腔中附着管芯;相邻于管芯形成电介质材料;在与管芯相邻的电介质材料中形成通路;在通路中形成PoP岛;在通路中形成互连;然后去除镀覆材料以暴露PoP岛和管芯,其中管芯设置在PoP岛上。

权利要求书

1: 一种方法, 包括 : 在镀覆材料中形成空腔 ; 在所述空腔中附着管芯 ; 相邻于所述管芯形成电介质材料 ; 在与所述管芯相邻的所述电介质材料的区域中形成通路 ; 在所述通路内形成 PoP 岛区 ; 在所述 PoP 岛区中形成 PoP 岛结构 ; 在所述管芯区中形成通路以暴露所述管芯上的管芯焊盘 ; 在所述管芯区通路中形成管芯焊盘互连结构, 并在所述电介质区域通路中形成 PoP 互 连结构 ; 以及 去除所述镀覆材料以暴露所述管芯和所述 PoP 岛结构。2: 如权利要求 1 所述的方法, 还包括在所述管芯焊盘互连结构和所述 PoP 互连结构上 形成随后金属层以形成无核衬底。3: 如权利要求 2 所述的方法, 其中所述管芯部分嵌入在所述无核衬底中, 并且其中所 述电介质材料沿所述管芯的侧壁的一部分形成。4: 如权利要求 2 所述的方法, 其中所述管芯基本上完全嵌入在所述无核衬底中, 并且 其中所述电介质材料沿所述管芯的侧壁的一部分形成。5: 如权利要求 1 所述的方法, 其中所述电介质材料的一部分包括围绕所述管芯的所 述侧壁的一部分的填角结构。6: 如权利要求 5 所述的方法, 其中在所述填角结构的凸起部分与所述电介质材料的 平面顶部部分之间存在角度。7: 如权利要求 2 所述的方法, 其中所述 PoP 岛结构包括位于所述无核封装的顶部上的 凸起的电镀岛。8: 如权利要求 1 所述的方法, 其中第二封装的互连结构附着到所述 PoP 岛结构。9: 一种方法, 包括 : 在镀覆材料中形成空腔以容纳管芯 ; 在所述空腔中附着所述管芯 ; 相邻于所述管芯形成电介质材料 ; 在与所述管芯相邻的所述电介质材料中形成通路 ; 在所述通路中形成 PoP 岛 ; 在所述通路中形成互连 ; 以及 去除所述镀覆材料以暴露所述 PoP 岛和管芯, 其中所述管芯设置在所述 PoP 岛上。10: 如权利要求 9 所述的方法, 其中利用粘性膜附着所述管芯。11: 如权利要求 9 所述的方法, 其中所述镀覆材料包括电镀金属。12: 如权利要求 11 所述的方法, 其中在所述通路中形成所述 PoP 岛还包括在所述通路 中形成丝焊焊盘。13: 如权利要求 9 所述的方法, 其中在所述通路中形成所述 PoP 岛包括利用所述镀覆 材料作为镀覆总线以形成所述 PoP 岛。 214: 如权利要求 9 所述的方法, 还包括 : 在管芯区中形成通路, 以便暴露所述管芯上的焊盘 ; 以及 在所述管芯区中镀覆所述通路。15: 如权利要求 14 所述的方法, 其中在所述 PoP 岛和所述镀覆的管芯通路上构建无核 衬底。16: 一种结构, 包括 : 设置在无核衬底中的部分嵌入的管芯 ; 以及 在所述无核衬底的顶部上与所述管芯相邻的凸起的 PoP 岛, 其中所述 PoP 岛能够接纳第二衬底。17: 如权利要求 16 所述的结构, 还包括设置在所述管芯的顶表面上的粘性膜, 并且其 中所述无核衬底包括 PoP 封装结构的一部分。18: 如权利要求 16 所述的结构, 其中所述无核衬底包括 PoP 封装结构的一部分, 并且 其中第二封装的互连结构设置在所述无核衬底的所述 PoP 岛上。19: 如权利要求 16 所述的结构, 其中所述管芯包括围绕所述管芯的侧壁的电介质填 角结构。20: 如权利要求 19 所述的结构, 其中在所述无核衬底的所述电介质材料的平面顶部 部分与所述电介质填角结构之间存在角度。21: 如权利要求 18 所述的结构, 其中所述第二封装的管芯位于所述无核衬底的所述 管芯的正上方。22: 如权利要求 16 所述的结构, 其中在所述管芯的顶侧与所述 PoP 岛的顶侧之间存在 一定的距离。23: 一种结构, 包括 : 设置在无核衬底中的管芯, 其中所述管芯的至少一部分嵌入在所述无核衬底中 ; 与所述管芯相邻的凸起的 PoP 岛, 其中所述 PoP 岛和所述管芯能够接纳第二衬底 ; 与所述管芯相邻的电介质膜, 其中管芯互连结构设置在所述电介质膜中并连接至所述 管芯的焊盘 ; 连接至所述 PoP 岛的 PoP 互连结构 ; 以及 设置在所述 PoP 互连结构和所述管芯互连结构上的第一金属层。24: 如权利要求 23 所述的结构, 其中所述电介质材料的一部分与所述管芯的侧壁相 邻并且在所述 PoP 岛的顶侧上凸起。25: 如权利要求 23 所述的结构, 其中所述 PoP 岛包括镀覆金属。26: 如权利要求 23 所述的结构, 其中所述结构包括无核封装结构的一部分, 其中第二 封装连接至所述无核封装结构。27: 如权利要求 26 所述的结构, 其中所述第二封装的互连结构连接至所述无核封装 结构的所述 PoP 岛。28: 如权利要求 24 所述的结构, 其中在所述无核封装的所述电介质材料的顶部平面 部分与相邻于所述管芯的侧壁的所述电介质材料之间存在角度。29: 如权利要求 23 所述的结构, 其中所述管芯的厚度小于约 150 微米。30: 如权利要求 23 所述的结构, 还包括系统, 所述系统包括 : 3 在通信上耦合到所述结构的总线 ; 以及 在通信上耦合到所述总线的 DRAM。

说明书


凹陷型嵌入式管芯无核封装

    背景技术 随着对于更高处理器性能的半导体技术的发展, 封装体系结构的发展可包括封装 上封装 (PoP) 体系结构和其它这样的组合件。随着封装结构的设计变得更加复杂, 通常会 导致组装费用的增加。因此, 需要显著降低高级封装结构的封装和组装成本。
     附图说明 尽管说明书的随附权利要求特别指出并且明确要求本发明的某些实施例的权利, 但是通过结合附图阅读以下对本发明的描述, 可更加容易地确定本发明的优点, 附图中 : 图 1a-1m 表示根据本发明一个实施例用于形成结构的方法。
     图 2 表示根据本发明一个实施例的系统。
     具体实施方式 在以下详细描述中, 参考附图, 附图通过图示示出可在其中实践本发明的特定实 施例。将对这些实施例进行足够详细地描述以使得本领域技术人员能够实践本发明。将了 解, 尽管本发明的各种实施例有所不同, 但它们不一定相互排斥。例如, 在不偏离本发明的 精神和范围的情况下, 本文中结合一个实施例描述的特定特征、 结构或特性可在其它实施 例内实现。另外, 将了解, 在不偏离本发明的精神和范围的情况下, 可修改每个公开实施例 中的各个元件的位置或布置。 因此, 不应将以下详细描述视为是限制意义, 本发明的范围只 由合适解释的随附权利要求以及赋予这些权利要求的全部范围内的等效物来限定。附图 中, 在所有几个视图中, 类似的数字表示相同或类似的功能性。
     描述形成与利用诸如封装结构的微电子结构的方法和相关联的结构。那些方法 可包括 : 在镀覆材料中形成空腔以容纳管芯 ; 在空腔中附着管芯 ; 相邻于管芯形成电介质 材料 ; 在与管芯相邻的电介质材料中形成通路 ; 在通路中形成 PoP 岛 ; 在通路中形成互连 ; 然后去除镀覆材料以暴露 PoP 岛和管芯。本发明的方法使得能够制作封装上封装体系结 构, 例如 PoP 组合件, 其包括部分凹陷和 / 或完全嵌入的管芯, 或任何其它类型的球栅阵列 (BGA) 封装。
     图 1a-1m 示出用于形成诸如封装结构的微电子结构的方法的实施例。图 1a 示出 材料 100。在一个实施例中, 材料 100 可包括镀覆材料, 例如但不限于铜箔镀覆材料。在一 些实施例中, 取决于特定应用, 可使用任何合适的镀覆材料。在图 1b 中, 可在材料 100 中形 成空腔 102。 在一些实施例中, 可利用诸如本领域中已知的任何合适的蚀刻工艺来形成空腔 102。在一个实施例中, 可形成空腔 102 以使得空腔 102 可容纳管芯, 例如微电子管芯。空 腔 102 可包括底部部分 101、 成角度部分 103 和顶部部分 105。在一个实施例中, 底部和顶 部部分可由阻挡层隔开以有助于形成空腔结构, 尤其是对于蚀刻工艺。 在一个实施例 (未示 出) 中, 可在表面 101 上形成 PoP 岛结构 (本文将进一步描述) 。
     在一个实施例中, 可将管芯 104 附着在空腔 102 内 (图 1c) 。在一个实施例中, 管 芯 104 可包括薄管芯 104, 且其厚度可小于约 150 微米。在一个实施例中, 管芯 104 可附着
     到空腔 101 的顶部部分 105。在一个实施例中, 管芯 104 可包括至少一个侧壁 106、 顶侧 107 和底 / 有源侧 108。在一些情况中, 可利用粘性膜和 / 或附着工艺来将管芯 104 附着到镀覆 材料 100 的空腔 102 中。在一个实施例中, 可利用粘性膜 (未示出) 作为最终封装的永久部 分, 以例如保护管芯背侧, 提供用于做标记的表面, 和 / 或应对可能在管芯 104 内出现的任 何翘曲。可在镀覆材料 100 上相邻于镀覆材料 100 的空腔 102 中的管芯 104 形成电介质材 料 110(图 1d) 。在一个实施例中, 可通过例如层压工艺来形成电介质材料 110。电介质材 料 110 可形成在空腔 102 的底部部分 101、 空腔 102 的成角度部分 103 和镀覆材料 100 的 空腔 102 的顶部部分 105 的围绕管芯 104 的部分上。可在电介质材料 110 的与管芯 104 相 邻的区域 114 中形成通路 112(图 1e) 。在一个实施例中, 可在通路 112 内形成封装上封装 (PoP) 岛区 113, 其中可去除镀覆材料 100 的一部分以形成 PoP 岛区 113。在一个实施例中, 可利用任何合适的蚀刻工艺来去除镀覆材料 100 和电介质材料 110。
     在一个实施例中, 可在 PoP 岛区 113 中形成 PoP 岛结构 116(图 1f) 。可通过利用 例如电镀工艺来在 PoP 岛区 113 中形成 PoP 岛结构 116, 但是也可利用任何合适的工艺来形 成 PoP 岛结构 116。在一个实施例中, 可利用 PoP 岛区 113 内的镀覆材料 100 来作为用于形 成 PoP 岛结构 116 的镀覆总线。在一个实施例中, 镀覆材料 100 可包括可用作镀覆总线的 铜箔。在一些情况下, 根据特定应用, 镀覆冶金可包括金、 镍、 金 / 镍、 金 / 镍 / 钯及类似的 合适材料。在一个实施例中, 可在 PoP 岛区 113 上镀覆丝焊焊盘, 以例如允许在 CPU 管芯背 侧上进行混合技术堆叠。
     在一个实施例中, 可在管芯区 119 中形成通路 118, 其中可以在管芯 104 的有源侧 108 上暴露诸如铜管芯焊盘的管芯焊盘 (图 1g) 。可利用金属材料来镀覆与 PoP 岛结构 116 (电介质区域 114 中的 PoP 岛结构 116) 相邻的通路 112 以及管芯区 119 中的通路 118(图 1h) 以形成 PoP 岛结构 116 互连结构 117 并形成管芯焊盘互连结构 120。在一个实施例中, PoP 岛互连结构 117 可电连接至 PoP 岛结构 116, 并且管芯焊盘互连结构 120 可电连接至管 芯 104 的有源侧 108 上的管芯焊盘。
     在一个实施例中, 可利用半加成工艺 (SAP) 来形成管芯焊盘互连结构 120 和 PoP 互 连结构 118。 在一些实施例中, 可在相同工序中形成管芯焊盘互连结构 120 和 PoP 互连结构 118, 或者在其它实施例中, 可在单独的形成步骤中形成管芯焊盘互连结构 120 和 PoP 互连 结构 118。可在管芯焊盘互连结构 120 和 PoP 互连结构 118 上形成第二电介质层 110’ (图 1i) 。可在第二电介质层 110’ 中形成第一金属化层 121。
     接着, 可利用例如标准衬底 SAP 积层处理来形成随后层, 其中更多的电介质层 120’ ’ 和金属化层 121’ 可形成在彼此之上以通过利用积层工艺来形成无核衬底 125(图 1j) 。然后, 可从无核衬底 125 的管芯 104 和 PoP 岛结构 116 中去除镀覆材料 100, 以暴露 PoP 岛和管芯, 从而形成无核封装结构 126 (图 1k) 。无核封装结构 126 可包括围绕管芯 104 的电介质材料 110 的填角结构 (fillet structure)127, 其中电介质材料 110 可围绕管芯 104 的侧壁 106 和底部 108, 但是其中在管芯 104 的顶侧 107 上则不存在电介质材料 110。
     填角结构 127 可包括相对于无核衬底 125 的电介质 110 的平面顶部部分 111 成角 度 / 凸起的电介质 110 部分。该填角结构 127 的几何形状可优化成提供管芯 / 封装的最大 可靠性, 其中填角结构 127 的角度 128 可改变以优化可靠性。在一个实施例中, 填角结构的 角度可包括约 70 度或更小, 但是也可根据应用而改变。在一个实施例中, 无核封装结构 126 可包括至少部分嵌入在无核衬底 125 中的管 芯 104。 在其它实施例中, 无核封装结构 126 可包括基本上完全嵌入在无核衬底 125 中的管 芯 104。在一些实施例中, 管芯 104 的顶侧 107 可与电介质 110 的顶部部分 111 基本上共平 面。在另一个实施例中, 在管芯 104 的顶侧 107 与 PoP 岛 116 的顶侧 131 之间可存在距离 129。
     无核封装结构 126 可包括封装互连结构区 122, 其中可附着诸如球栅阵列 (BGA) 球 的互连结构 124 (图 1l) 。无核封装结构 126 的 PoP 岛结构 116 可包括设置在无核衬底 125 的顶部上的凸起的电镀岛 116, 从而使得能够在无核封装结构 126 的顶部上附着另一个封 装 (例如, 封装上封装结构) 。
     图 1m 描绘 PoP 结构 130, 其中第二封装 132 通过附着到 PoP 岛结构 116 而连接至 无核封装结构 126。在一个实施例中, 第二封装 132 可包括位于无核封装结构 126 的管芯 104 的正上方的管芯 104’ 。第二封装 132 的互连球 124’ 可附着到无核封装结构 126 的 PoP 岛结构 116。
     图 2 是示出能够利用用于制造诸如图 1l 的无核封装结构 126 的微电子结构的方 法进行操作的实例性系统 200 的图。将了解, 本实施例只不过是可在其中使用本发明的无 核封装结构的许多可能系统之一。 图 2 示出根据本发明一个实施例的计算机系统。系统 200 包括处理器 210、 存储 器装置 220、 存储器控制器 230、 图形控制器 240、 输入和输出 (I/O) 控制器 250、 显示器 252、 键盘 254、 定位装置 256、 外围装置 258 和总线 260。处理器 210 可以是通用处理器或专用 集成电路 (ASIC) 。I/O 控制器 250 可包括用于进行有线或无线通信的通信模块。存储器装 置 220 可以是动态随机存取存储器 (DRAM) 装置、 静态随机存取存储器 (SRAM) 装置、 闪速存 储器装置或这些存储器装置的组合。因此, 在一些实施例中, 系统 200 中的存储器装置 220 不一定要包括 DRAM 装置。
     系统 200 中示出的一个或多个组件可包含在诸如图 11 的无核封装结构 126 的一 个或多个集成电路封装中。例如, 处理器 210、 或存储器装置 220、 或 I/O 控制器 250 的至少 一部分、 或这些组件的组合可包含在包括图 1a-1m 中所描述的结构的至少一个实施例的集 成电路封装中。
     系统 200 可包括计算机 (例如, 桌面型、 膝上型、 手持式、 服务器、 Web 器具、 路由器 等) 、 无线通信装置 (例如, 蜂窝电话、 无绳电话、 寻呼机、 个人数字助理等) 、 计算机有关的外 围设备 (例如, 打印机、 扫描仪、 监视器等) 、 娱乐装置 (例如, 电视、 无线电装置、 立体声系统、 磁带和光盘播放器、 盒式磁带录像机、 摄像机、 数码相机、 MP3(移动图片专家组, 音频层 3) 播放器、 视频游戏机、 手表等) 等。
     本发明的益处实现了可以用当前封装体系结构的大约一半的成本来满足未来移 动 / 手持式芯片上系统 (SoC) 处理器的设计要求的新的封装体系结构。实施例提供将管芯 嵌入在衬底中的方法, 由此使得能够除去许多组装工序。实施例实现了薄管芯组装、 PoP 兼 容性、 衬底设计规则可伸缩性、 封装厚度减小和封装 / 组装成本降低。另外, 衬底不再局限 于条带制作能力, 由此实现了全面板处理, 这也降低了成本。
     尽管以上描述指定了可在本发明的方法中使用的某些步骤和材料, 但本领域技术 人员将明白, 可进行许多修改和替换。 因此, 所有这些修改、 改变、 替换和增加要视为是落在
     由随附权利要求限定的本发明的精神和范围内。 另外, 应明白, 诸如封装结构的各种微电子 结构在本领域中是众所周知的。因此, 本文提供的图只示出属于本发明的实践的实例性微 电子装置的部分。因而, 本发明不局限于本文描述的结构。

凹陷型嵌入式管芯无核封装.pdf_第1页
第1页 / 共15页
凹陷型嵌入式管芯无核封装.pdf_第2页
第2页 / 共15页
凹陷型嵌入式管芯无核封装.pdf_第3页
第3页 / 共15页
点击查看更多>>
资源描述

《凹陷型嵌入式管芯无核封装.pdf》由会员分享,可在线阅读,更多相关《凹陷型嵌入式管芯无核封装.pdf(15页珍藏版)》请在专利查询网上搜索。

1、(10)申请公布号 CN 102656686 A (43)申请公布日 2012.09.05 C N 1 0 2 6 5 6 6 8 6 A *CN102656686A* (21)申请号 201080059434.9 (22)申请日 2010.12.07 12/655,321 2009.12.29 US H01L 23/485(2006.01) (71)申请人英特尔公司 地址美国加利福尼亚州 (72)发明人 J. 古泽克 (74)专利代理机构中国专利代理(香港)有限公 司 72001 代理人曲卫涛 朱海煜 (54) 发明名称 凹陷型嵌入式管芯无核封装 (57) 摘要 描述形成微电子封装结构的方法。

2、以及由此形 成的相关联的结构。那些方法可包括:在镀覆材 料中形成空腔以容纳管芯;在空腔中附着管芯; 相邻于管芯形成电介质材料;在与管芯相邻的电 介质材料中形成通路;在通路中形成PoP岛;在通 路中形成互连;然后去除镀覆材料以暴露PoP岛 和管芯,其中管芯设置在PoP岛上。 (30)优先权数据 (85)PCT申请进入国家阶段日 2012.06.26 (86)PCT申请的申请数据 PCT/US2010/059197 2010.12.07 (87)PCT申请的公布数据 WO2011/090568 EN 2011.07.28 (51)Int.Cl. 权利要求书3页 说明书4页 附图7页 (19)中华人。

3、民共和国国家知识产权局 (12)发明专利申请 权利要求书 3 页 说明书 4 页 附图 7 页 1/3页 2 1. 一种方法,包括: 在镀覆材料中形成空腔; 在所述空腔中附着管芯; 相邻于所述管芯形成电介质材料; 在与所述管芯相邻的所述电介质材料的区域中形成通路; 在所述通路内形成PoP岛区; 在所述PoP岛区中形成PoP岛结构; 在所述管芯区中形成通路以暴露所述管芯上的管芯焊盘; 在所述管芯区通路中形成管芯焊盘互连结构,并在所述电介质区域通路中形成PoP互 连结构;以及 去除所述镀覆材料以暴露所述管芯和所述PoP岛结构。 2. 如权利要求1所述的方法,还包括在所述管芯焊盘互连结构和所述PoP。

4、互连结构上 形成随后金属层以形成无核衬底。 3. 如权利要求2所述的方法,其中所述管芯部分嵌入在所述无核衬底中,并且其中所 述电介质材料沿所述管芯的侧壁的一部分形成。 4. 如权利要求2所述的方法,其中所述管芯基本上完全嵌入在所述无核衬底中,并且 其中所述电介质材料沿所述管芯的侧壁的一部分形成。 5. 如权利要求1所述的方法,其中所述电介质材料的一部分包括围绕所述管芯的所 述侧壁的一部分的填角结构。 6. 如权利要求5所述的方法,其中在所述填角结构的凸起部分与所述电介质材料的 平面顶部部分之间存在角度。 7. 如权利要求2所述的方法,其中所述PoP岛结构包括位于所述无核封装的顶部上的 凸起的电。

5、镀岛。 8. 如权利要求1所述的方法,其中第二封装的互连结构附着到所述PoP岛结构。 9. 一种方法,包括: 在镀覆材料中形成空腔以容纳管芯; 在所述空腔中附着所述管芯; 相邻于所述管芯形成电介质材料; 在与所述管芯相邻的所述电介质材料中形成通路; 在所述通路中形成PoP岛; 在所述通路中形成互连;以及 去除所述镀覆材料以暴露所述PoP岛和管芯, 其中所述管芯设置在所述PoP岛上。 10. 如权利要求9所述的方法,其中利用粘性膜附着所述管芯。 11. 如权利要求9所述的方法,其中所述镀覆材料包括电镀金属。 12. 如权利要求11所述的方法,其中在所述通路中形成所述PoP岛还包括在所述通路 中形。

6、成丝焊焊盘。 13. 如权利要求9所述的方法,其中在所述通路中形成所述PoP岛包括利用所述镀覆 材料作为镀覆总线以形成所述PoP岛。 权 利 要 求 书CN 102656686 A 2/3页 3 14. 如权利要求9所述的方法,还包括: 在管芯区中形成通路,以便暴露所述管芯上的焊盘;以及 在所述管芯区中镀覆所述通路。 15. 如权利要求14所述的方法,其中在所述PoP岛和所述镀覆的管芯通路上构建无核 衬底。 16. 一种结构,包括: 设置在无核衬底中的部分嵌入的管芯;以及 在所述无核衬底的顶部上与所述管芯相邻的凸起的PoP岛, 其中所述PoP岛能够接纳第二衬底。 17. 如权利要求16所述的结。

7、构,还包括设置在所述管芯的顶表面上的粘性膜,并且其 中所述无核衬底包括PoP封装结构的一部分。 18. 如权利要求16所述的结构,其中所述无核衬底包括PoP封装结构的一部分,并且 其中第二封装的互连结构设置在所述无核衬底的所述PoP岛上。 19. 如权利要求16所述的结构,其中所述管芯包括围绕所述管芯的侧壁的电介质填 角结构。 20. 如权利要求19所述的结构,其中在所述无核衬底的所述电介质材料的平面顶部 部分与所述电介质填角结构之间存在角度。 21. 如权利要求18所述的结构,其中所述第二封装的管芯位于所述无核衬底的所述 管芯的正上方。 22. 如权利要求16所述的结构,其中在所述管芯的顶侧。

8、与所述PoP岛的顶侧之间存在 一定的距离。 23. 一种结构,包括: 设置在无核衬底中的管芯,其中所述管芯的至少一部分嵌入在所述无核衬底中; 与所述管芯相邻的凸起的PoP岛,其中所述PoP岛和所述管芯能够接纳第二衬底; 与所述管芯相邻的电介质膜,其中管芯互连结构设置在所述电介质膜中并连接至所述 管芯的焊盘; 连接至所述PoP岛的PoP互连结构;以及 设置在所述PoP互连结构和所述管芯互连结构上的第一金属层。 24. 如权利要求23所述的结构,其中所述电介质材料的一部分与所述管芯的侧壁相 邻并且在所述PoP岛的顶侧上凸起。 25. 如权利要求23所述的结构,其中所述PoP岛包括镀覆金属。 26.。

9、 如权利要求23所述的结构,其中所述结构包括无核封装结构的一部分,其中第二 封装连接至所述无核封装结构。 27. 如权利要求26所述的结构,其中所述第二封装的互连结构连接至所述无核封装 结构的所述PoP岛。 28. 如权利要求24所述的结构,其中在所述无核封装的所述电介质材料的顶部平面 部分与相邻于所述管芯的侧壁的所述电介质材料之间存在角度。 29. 如权利要求23所述的结构,其中所述管芯的厚度小于约150微米。 30. 如权利要求23所述的结构,还包括系统,所述系统包括: 权 利 要 求 书CN 102656686 A 3/3页 4 在通信上耦合到所述结构的总线;以及 在通信上耦合到所述总线。

10、的DRAM。 权 利 要 求 书CN 102656686 A 1/4页 5 凹陷型嵌入式管芯无核封装 背景技术 0001 随着对于更高处理器性能的半导体技术的发展,封装体系结构的发展可包括封装 上封装(PoP)体系结构和其它这样的组合件。随着封装结构的设计变得更加复杂,通常会 导致组装费用的增加。因此,需要显著降低高级封装结构的封装和组装成本。 附图说明 0002 尽管说明书的随附权利要求特别指出并且明确要求本发明的某些实施例的权利, 但是通过结合附图阅读以下对本发明的描述,可更加容易地确定本发明的优点,附图中: 图1a-1m表示根据本发明一个实施例用于形成结构的方法。 0003 图2表示根据。

11、本发明一个实施例的系统。 具体实施方式 0004 在以下详细描述中,参考附图,附图通过图示示出可在其中实践本发明的特定实 施例。将对这些实施例进行足够详细地描述以使得本领域技术人员能够实践本发明。将了 解,尽管本发明的各种实施例有所不同,但它们不一定相互排斥。例如,在不偏离本发明的 精神和范围的情况下,本文中结合一个实施例描述的特定特征、结构或特性可在其它实施 例内实现。另外,将了解,在不偏离本发明的精神和范围的情况下,可修改每个公开实施例 中的各个元件的位置或布置。因此,不应将以下详细描述视为是限制意义,本发明的范围只 由合适解释的随附权利要求以及赋予这些权利要求的全部范围内的等效物来限定。。

12、附图 中,在所有几个视图中,类似的数字表示相同或类似的功能性。 0005 描述形成与利用诸如封装结构的微电子结构的方法和相关联的结构。那些方法 可包括:在镀覆材料中形成空腔以容纳管芯;在空腔中附着管芯;相邻于管芯形成电介质 材料;在与管芯相邻的电介质材料中形成通路;在通路中形成PoP岛;在通路中形成互连; 然后去除镀覆材料以暴露PoP岛和管芯。本发明的方法使得能够制作封装上封装体系结 构,例如PoP组合件,其包括部分凹陷和/或完全嵌入的管芯,或任何其它类型的球栅阵列 (BGA)封装。 0006 图1a-1m示出用于形成诸如封装结构的微电子结构的方法的实施例。图1a示出 材料100。在一个实施例。

13、中,材料100可包括镀覆材料,例如但不限于铜箔镀覆材料。在一 些实施例中,取决于特定应用,可使用任何合适的镀覆材料。在图1b中,可在材料100中形 成空腔102。在一些实施例中,可利用诸如本领域中已知的任何合适的蚀刻工艺来形成空腔 102。在一个实施例中,可形成空腔102以使得空腔102可容纳管芯,例如微电子管芯。空 腔102可包括底部部分101、成角度部分103和顶部部分105。在一个实施例中,底部和顶 部部分可由阻挡层隔开以有助于形成空腔结构,尤其是对于蚀刻工艺。在一个实施例(未示 出)中,可在表面101上形成PoP岛结构(本文将进一步描述)。 0007 在一个实施例中,可将管芯104附着。

14、在空腔102内(图1c)。在一个实施例中,管 芯104可包括薄管芯104,且其厚度可小于约150微米。在一个实施例中,管芯104可附着 说 明 书CN 102656686 A 2/4页 6 到空腔101的顶部部分105。在一个实施例中,管芯104可包括至少一个侧壁106、顶侧107 和底/有源侧108。在一些情况中,可利用粘性膜和/或附着工艺来将管芯104附着到镀覆 材料100的空腔102中。在一个实施例中,可利用粘性膜(未示出)作为最终封装的永久部 分,以例如保护管芯背侧,提供用于做标记的表面,和/或应对可能在管芯104内出现的任 何翘曲。可在镀覆材料100上相邻于镀覆材料100的空腔102。

15、中的管芯104形成电介质材 料110(图1d)。在一个实施例中,可通过例如层压工艺来形成电介质材料110。电介质材 料110可形成在空腔102的底部部分101、空腔102的成角度部分103和镀覆材料100的 空腔102的顶部部分105的围绕管芯104的部分上。可在电介质材料110的与管芯104相 邻的区域114中形成通路112(图1e)。在一个实施例中,可在通路112内形成封装上封装 (PoP)岛区113,其中可去除镀覆材料100的一部分以形成PoP岛区113。在一个实施例中, 可利用任何合适的蚀刻工艺来去除镀覆材料100和电介质材料110。 0008 在一个实施例中,可在PoP岛区113中形。

16、成PoP岛结构116(图1f)。可通过利用 例如电镀工艺来在PoP岛区113中形成PoP岛结构116,但是也可利用任何合适的工艺来形 成PoP岛结构116。在一个实施例中,可利用PoP岛区113内的镀覆材料100来作为用于形 成PoP岛结构116的镀覆总线。在一个实施例中,镀覆材料100可包括可用作镀覆总线的 铜箔。在一些情况下,根据特定应用,镀覆冶金可包括金、镍、金/镍、金/镍/钯及类似的 合适材料。在一个实施例中,可在PoP岛区113上镀覆丝焊焊盘,以例如允许在CPU管芯背 侧上进行混合技术堆叠。 0009 在一个实施例中,可在管芯区119中形成通路118,其中可以在管芯104的有源侧 1。

17、08上暴露诸如铜管芯焊盘的管芯焊盘(图1g)。可利用金属材料来镀覆与PoP岛结构116 (电介质区域114中的PoP岛结构116)相邻的通路112以及管芯区119中的通路118(图 1h)以形成PoP岛结构116互连结构117并形成管芯焊盘互连结构120。在一个实施例中, PoP岛互连结构117可电连接至PoP岛结构116,并且管芯焊盘互连结构120可电连接至管 芯104的有源侧108上的管芯焊盘。 0010 在一个实施例中,可利用半加成工艺(SAP)来形成管芯焊盘互连结构120和PoP互 连结构118。在一些实施例中,可在相同工序中形成管芯焊盘互连结构120和PoP互连结构 118,或者在其。

18、它实施例中,可在单独的形成步骤中形成管芯焊盘互连结构120和PoP互连 结构118。可在管芯焊盘互连结构120和PoP互连结构118上形成第二电介质层110(图 1i)。可在第二电介质层110中形成第一金属化层121。 0011 接着,可利用例如标准衬底SAP积层处理来形成随后层,其中更多的电介质层 120和金属化层121可形成在彼此之上以通过利用积层工艺来形成无核衬底125(图 1j)。然后,可从无核衬底125的管芯104和PoP岛结构116中去除镀覆材料100,以暴露 PoP岛和管芯,从而形成无核封装结构126(图1k)。无核封装结构126可包括围绕管芯104 的电介质材料110的填角结构。

19、(fillet structure)127,其中电介质材料110可围绕管芯 104的侧壁106和底部108,但是其中在管芯104的顶侧107上则不存在电介质材料110。 0012 填角结构127可包括相对于无核衬底125的电介质110的平面顶部部分111成角 度/凸起的电介质110部分。该填角结构127的几何形状可优化成提供管芯/封装的最大 可靠性,其中填角结构127的角度128可改变以优化可靠性。在一个实施例中,填角结构的 角度可包括约70度或更小,但是也可根据应用而改变。 说 明 书CN 102656686 A 3/4页 7 0013 在一个实施例中,无核封装结构126可包括至少部分嵌入在。

20、无核衬底125中的管 芯104。在其它实施例中,无核封装结构126可包括基本上完全嵌入在无核衬底125中的管 芯104。在一些实施例中,管芯104的顶侧107可与电介质110的顶部部分111基本上共平 面。在另一个实施例中,在管芯104的顶侧107与PoP岛116的顶侧131之间可存在距离 129。 0014 无核封装结构126可包括封装互连结构区122,其中可附着诸如球栅阵列(BGA)球 的互连结构124(图1l)。无核封装结构126的PoP岛结构116可包括设置在无核衬底125 的顶部上的凸起的电镀岛116,从而使得能够在无核封装结构126的顶部上附着另一个封 装(例如,封装上封装结构)。。

21、 0015 图1m描绘PoP结构130,其中第二封装132通过附着到PoP岛结构116而连接至 无核封装结构126。在一个实施例中,第二封装132可包括位于无核封装结构126的管芯 104的正上方的管芯104。第二封装132的互连球124可附着到无核封装结构126的PoP 岛结构116。 0016 图2是示出能够利用用于制造诸如图1l的无核封装结构126的微电子结构的方 法进行操作的实例性系统200的图。将了解,本实施例只不过是可在其中使用本发明的无 核封装结构的许多可能系统之一。 0017 图2示出根据本发明一个实施例的计算机系统。系统200包括处理器210、存储 器装置220、存储器控制器。

22、230、图形控制器240、输入和输出(I/O)控制器250、显示器252、 键盘254、定位装置256、外围装置258和总线260。处理器210可以是通用处理器或专用 集成电路(ASIC)。I/O控制器250可包括用于进行有线或无线通信的通信模块。存储器装 置220可以是动态随机存取存储器(DRAM)装置、静态随机存取存储器(SRAM)装置、闪速存 储器装置或这些存储器装置的组合。因此,在一些实施例中,系统200中的存储器装置220 不一定要包括DRAM装置。 0018 系统200中示出的一个或多个组件可包含在诸如图11的无核封装结构126的一 个或多个集成电路封装中。例如,处理器210、或存。

23、储器装置220、或I/O控制器250的至少 一部分、或这些组件的组合可包含在包括图1a-1m中所描述的结构的至少一个实施例的集 成电路封装中。 0019 系统200可包括计算机(例如,桌面型、膝上型、手持式、服务器、Web器具、路由器 等)、无线通信装置(例如,蜂窝电话、无绳电话、寻呼机、个人数字助理等)、计算机有关的外 围设备(例如,打印机、扫描仪、监视器等)、娱乐装置(例如,电视、无线电装置、立体声系统、 磁带和光盘播放器、盒式磁带录像机、摄像机、数码相机、MP3(移动图片专家组,音频层3) 播放器、视频游戏机、手表等)等。 0020 本发明的益处实现了可以用当前封装体系结构的大约一半的成。

24、本来满足未来移 动/手持式芯片上系统(SoC)处理器的设计要求的新的封装体系结构。实施例提供将管芯 嵌入在衬底中的方法,由此使得能够除去许多组装工序。实施例实现了薄管芯组装、PoP兼 容性、衬底设计规则可伸缩性、封装厚度减小和封装/组装成本降低。另外,衬底不再局限 于条带制作能力,由此实现了全面板处理,这也降低了成本。 0021 尽管以上描述指定了可在本发明的方法中使用的某些步骤和材料,但本领域技术 人员将明白,可进行许多修改和替换。因此,所有这些修改、改变、替换和增加要视为是落在 说 明 书CN 102656686 A 4/4页 8 由随附权利要求限定的本发明的精神和范围内。另外,应明白,诸。

25、如封装结构的各种微电子 结构在本领域中是众所周知的。因此,本文提供的图只示出属于本发明的实践的实例性微 电子装置的部分。因而,本发明不局限于本文描述的结构。 说 明 书CN 102656686 A 1/7页 9 图 1a 图 1b 图 1c 说 明 书 附 图CN 102656686 A 2/7页 10 图 1d 图 1e 图 1f 说 明 书 附 图CN 102656686 A 10 3/7页 11 图 1g 图 1h 图 1i 说 明 书 附 图CN 102656686 A 11 4/7页 12 图 1j 图 1k 说 明 书 附 图CN 102656686 A 12 5/7页 13 图 1l 说 明 书 附 图CN 102656686 A 13 6/7页 14 图 1m 说 明 书 附 图CN 102656686 A 14 7/7页 15 图 2 说 明 书 附 图CN 102656686 A 15 。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电气元件


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1