《消除主动降噪耳机爆破音的电路、方法和主动降噪耳机.pdf》由会员分享,可在线阅读,更多相关《消除主动降噪耳机爆破音的电路、方法和主动降噪耳机.pdf(14页珍藏版)》请在专利查询网上搜索。
1、(10)申请公布号 (43)申请公布日 (21)申请号 201410691333.3 (22)申请日 2014.11.25 H04R 1/10(2006.01) H04R 3/02(2006.01) (71)申请人 青岛歌尔声学科技有限公司 地址 266061 山东省青岛市崂山区秦岭路 18 号国展财富中心 3 号楼 5 楼 (72)发明人 朱明 (74)专利代理机构 北京市隆安律师事务所 11323 代理人 权鲜枝 何立春 (54) 发明名称 消除主动降噪耳机爆破音的电路、方法和主 动降噪耳机 (57) 摘要 本发明公开了一种消除主动降噪耳机爆破音 的电路、方法和主动降噪耳机,该电路包括 :。
2、充放 电电路、上电延时电路和断电延时电路;充放电 电路,用于在系统上电时,经第一预定延时时间控 制喇叭输出音频信号 ;或者在系统断电时经第三 预定延时时间控制喇叭恢复到输出音频信号的状 态;上电延时电路,用于在系统上电时经第二预 定延时时间后控制主动降噪耳机的主动降噪芯片 完成上电;断电延时电路,用于在系统断电时经 第四预定延时时间控制主动降噪耳机的音量调节 芯片完成断电。本发明的这种电路通过纯硬件的 时序电路设计能够有效消除主动降噪耳机开关机 和音量调节引起的爆破音音,并且易于实现、成本 低。 (51)Int.Cl. (19)中华人民共和国国家知识产权局 (12)发明专利申请 权利要求书3页。
3、 说明书8页 附图2页 (10)申请公布号 CN 104506986 A (43)申请公布日 2015.04.08 CN 104506986 A 1/3 页 2 1.一种消除主动降噪耳机爆破音的电路,其特征在于,该电路包括 :充放电电路、上电 延时电路和断电延时电路 ; 所述充放电电路的一端通过所述主动降噪耳机的系统开关与电源连接 ;另一端与所述 主动降噪耳机的喇叭连接 ; 所述上电延时电路的一端通过所述主动降噪耳机的系统开关与电源连接,另一端与所 述主动降噪耳机的主动降噪芯片连接 ; 所述断电延时电路的一端通过所述主动降噪耳机的系统开关与电源连接,另一端与所 述主动降噪耳机的音量调节芯片连接。
4、 ; 所述充放电电路,用于在系统上电时,控制所述喇叭经过第一预定延时时间输出音频 信号 ;或者,在系统断电时,控制所述喇叭经过第三预定延时时间恢复到输出音频信号的状 态; 所述上电延时电路,用于在系统上电时,控制所述主动降噪耳机的主动降噪芯片经过 第二预定延时时间完成上电 ; 所述断电延时电路,用于在系统断电时,控制所述主动降噪耳机的音量调节芯片经过 第四预定延时时间完成断电。 2.如权利要求 1 所述的电路,其特征在于, 所述充放电电路包括 :充电电路和放电电路,所述充电电路包括第一二极管、第二电 容、第三电阻、第一三极管,所述放电电路包括第二电阻、第二二极管、第一三极管、第一电 容、第四电。
5、阻、第二场效应管和第一电阻 ;所述上电延时电路包括 :第四二极管、第六电阻 和第四电容 ; 所述断电延时电路包括 :第三二极管、第五电阻和第三电容 ; 所述第一二极管的正极经所述主动降噪耳机的系统开关与电源连接 ; 所述第一二极管的负极分别与所述第二电阻的一端以及所述第一三极管的发射极连 接; 所述第二电阻的另一端与所述第一电容的一端连接,所述第一电容的另一端接地 ; 所述第一三极管的基极与所述第三电阻的一端连接 ; 所述第一三极管的集电极分别与所述第四电阻的一端以及所述第二场效应管的栅极 连接 ; 所述第三电阻的另一端分别与所述第二二极管的正极以及所述第二电容的一端连 接; 所述第二电容的另。
6、一端接地 ; 所述第二二极管的负极与所述第一二极管的正极连接 ; 所述第四电阻的另一端分别与所述第二场效应管的源极以及所述第二电容的另一端 连接 ; 所述第二场效应管的漏极经所述第一电阻与所述主动降噪耳机的喇叭的正极连接 ; 所述主动降噪耳机的喇叭的负极接地 ; 所述第三二极管的正极与所述第一二极管的正极连接 ; 所述第三二极管的负极分别与所述第五电阻的一端、第三电容的一端以及所述主动降 噪耳机的音量调节芯片连接 ; 权 利 要 求 书CN 104506986 A 2/3 页 3 所述第三电容的另一端与所述第五电阻的另一端连接并接地 ; 所述第四二极管的负极与所述第六电阻的一端以及所述第一二极。
7、管的正极连接 ; 所述第四二极管的正极分别与所述第六电阻的另一端、第四电容的一端以及所述主动 降噪耳机的主动降噪芯片连接 ; 所述第四电容的另一端接地。 3.如权利要求 2 所述的电路,其特征在于,所述第一预定延迟时间由第三电阻、第二电 容和电源电压确定 ;所述第二预定延迟时间由第六电阻、第四电容确定 ;所述第三预定延 迟时间由第二电阻、第一电容和电源电压确定 ;所述第四预定延迟时间由第五电阻和第三 电容的值确定。 4.如权利要求 1-3 中任一项所述的电路,其特征在于,所述第二预定延时时间小于所 述第一预定延时时间,且所述第二预定延时时间大于 0 秒,所述第一预定延时时间小于 0.7 秒; 。
8、所述第四预定延时时间小于所述第三预定延时时间,且所述第四预定延时时间大于 0 秒,所述第三预定延时时间小于 0.7 秒。 5.如权利要求 2 所述的电路,其特征在于,所述第一三极管为 PNP 三极管 ; 所述第二场效应管为 NMOS 管。 6.一种主动降噪耳机,其特征在于,所述主动降噪耳机包括 :如权利要求 1-3 中任一项 所述的消除主动降噪耳机爆破音的电路。 7.一种消除主动降噪耳机爆破音的方法,其特征在于,该方法包括 : 在所述主动降噪耳机的电源与喇叭之间设置充放电电路 ; 在所述主动降噪耳机的电源与主动降噪芯片之间设置上电延时电路 ; 在所述主动降噪耳机的电源与音量调节芯片之间设置断电。
9、延时电路 ; 利用所述充放电电路,在系统上电时,控制所述喇叭经过第一预定延时时间输出音频 信号 ;或者,在系统断电时,控制所述喇叭经过第三预定延时时间恢复到输出音频信号的状 态; 利用所述上电延时电路,在系统上电时,控制所述主动降噪耳机的主动降噪芯片经过 第二预定延时时间完成上电 ; 利用所述断电延时电路,在系统断电时,控制所述主动降噪耳机的音量调节芯片经过 第四预定延时时间完成断电。 8.如权利要求 7 所述的方法,其特征在于, 所述充放电电路包括 :充电电路和放电电路,所述充电电路包括第一二极管、第二电 容、第三电阻、第一三极管所述放电电路包括第二电阻、第二二极管、第一三极管、第一电 容、。
10、第四电阻、第二场效应管和第一电阻 ; 所述上电延时电路包括 :第四二极管、第六电阻和第四电容 ; 所述断电延时电路包括 :第三二极管、第五电阻和第三电容 ; 所述第一二极管的正极经所述主动降噪耳机的系统开关与电源连接 ; 所述第一二极管的负极分别与所述第二电阻的一端以及所述第一三极管的发射极连 接; 所述第二电阻的另一端与所述第一电容的一端连接,所述第一电容的另一端接地 ; 权 利 要 求 书CN 104506986 A 3/3 页 4 所述第一三极管的基极与所述第三电阻的一端连接 ; 所述第一三极管的集电极分别与所述第四电阻的一端以及所述第二场效应管的栅极 连接 ; 所述第三电阻的另一端分别。
11、与所述第二二极管的正极以及所述第二电容的一端连 接; 所述第二电容的另一端接地 ; 所述第二二极管的负极与所述第一二极管的正极连接 ; 所述第四电阻的另一端分别与所述第二场效应管的源极以及所述第二电容的另一端 连接 ; 所述第二场效应管的漏极经所述第一电阻与所述主动降噪耳机的喇叭的正极连接 ; 所述主动降噪耳机的喇叭的负极接地 ; 所述第三二极管的正极与所述第一二极管的正极连接 ; 所述第三二极管的负极分别与所述第五电阻的一端、第三电容的一端以及所述主动降 噪耳机的音量调节芯片连接 ; 所述第三电容的另一端与所述第五电阻的另一端连接并接地 ; 所述第四二极管的负极与所述第六电阻的一端以及所述第。
12、一二极管的正极连接 ; 所述第四二极管的正极分别与所述第六电阻的另一端、第四电容的一端以及所述主动 降噪耳机的主动降噪芯片连接 ; 所述第四电容的另一端接地。 9.如权利要求 7 或 8 所述的方法,其特征在于, 所述第二预定延时时间小于所述第一预定延时时间,且所述第二预定延时时间大于 0 秒,所述第一预定延时时间小于 0.7 秒 ; 所述第四预定延时时间小于所述第三预定延时时间,且所述第四预定延时时间大于 0 秒,所述第三预定延时时间小于 0.7 秒。 10.如权利要求 8 所述的方法,其特征在于,所述第一三极管为 PNP 三极管 ; 所述第二场效应管为 NMOS 管。 权 利 要 求 书C。
13、N 104506986 A 1/8 页 5 消除主动降噪耳机爆破音的电路、方法和主动降噪耳机 技术领域 0001 本发明涉及主动降噪耳机领域,具体涉及一种消除主动降噪耳机爆破音的电路、 方法和主动降噪耳机。 背景技术 0002 主动降噪耳机是在耳机线控或者耳机内,加入降噪处理芯片,通过降噪处理芯片 产生与外界噪音相等的反向声波,从而中和、抵消外界噪音来达到主动降噪的效果。由于耳 机中的音频器件在上电、断电瞬间以及上电稳定后,各种操作带来的瞬态冲击会产生一定 的爆破声 ( 即 POP 音 ),POP 音的产生是由于主动降噪耳机上电、下电或电压变化过程中产 生的,所以与耳机内芯片的上电或下电的时序。
14、是有关系的。现有的主动降噪耳机的电路结 构中,上电或断电时,耳机的音量调节芯片和主动降噪芯片以及输出音频信号同时上电或 断电,因而会产生 POP 音等噪音,影响了耳机的音质。目前,主流的主动降噪耳机进行开关 机和音量调节时都会产生一定的POP音。例如,Bose的入耳式消噪耳机型号Quiet Comfort 20 测试开关机时有明显的 POP 音、华为的 AM180 主动降噪耳机测试开关机和音量调节时也 有一定的 POP 音。主动降噪耳机的最终目的是要消除自身和外界产生的噪声,使用户听到 最自然和完美的声音。因此有必要提供一种消除主动降噪耳机开关机和音量调节引起 POP 音的方案,提升主动降噪耳。
15、机的音质。 发明内容 0003 本发明提供了一种消除主动降噪耳机爆破音的电路、方法和主动降噪耳机,利用 本发明的这种消除主动降噪耳机爆破音的电路、方法能够消除主动降噪耳机开关机和音量 调节引起 POP 音,提升主动降噪耳机的音质。 0004 为达到上述目的,本发明的技术方案是这样实现的 : 0005 根据本发明的一个方面,提供了一种消除主动降噪耳机爆破音的电路,该电路包 括 :充放电电路、上电延时电路和断电延时电路 ; 0006 充放电电路的一端通过主动降噪耳机的系统开关与电源连接 ;另一端与主动降噪 耳机的喇叭连接 ; 0007 上电延时电路的一端通过主动降噪耳机的系统开关与电源连接,另一端。
16、与主动降 噪耳机的主动降噪芯片连接 ; 0008 断电延时电路的一端通过主动降噪耳机的系统开关与电源连接,另一端与主动降 噪耳机的音量调节芯片连接 ; 0009 充放电电路,用于在系统上电时,控制喇叭经过第一预定延时时间输出音频信号 ; 或者,在系统断电时,控制喇叭经过第三预定延时时间恢复到输出音频信号的状态 ; 0010 上电延时电路,用于在系统上电时,控制主动降噪耳机的主动降噪芯片经过第二 预定延时时间完成上电 ; 0011 断电延时电路,用于在系统断电时,控制主动降噪耳机的音量调节芯片经过第四 说 明 书CN 104506986 A 2/8 页 6 预定延时时间完成断电。 0012 可选。
17、地,充放电电路包括 :充电电路和放电电路,充电电路包括第一二极管、第二 电容、第三电阻、第一三极管,放电电路包括第二电阻、第二二极管、第一三极管、第二电容、 第四电阻、第二场效应管和第一电阻 ; 0013 上电延时电路包括 :第四二极管、第六电阻和第四电容 ; 0014 断电延时电路包括 :第三二极管、第五电阻和第三电容 ; 0015 第一二极管的正极经主动降噪耳机的系统开关与电源连接 ; 0016 第一二极管的负极分别与第二电阻的一端以及第一三极管的发射极连接 ; 0017 第二电阻的另一端与第一电容的一端连接,第一电容的另一端接地 ; 0018 第一三极管的基极与第三电阻的一端连接 ; 0。
18、019 第一三极管的集电极分别与第四电阻的一端以及第二场效应管的栅极连接 ; 0020 第三电阻的另一端分别与第二二极管的正极以及第二电容的一端连接 ; 0021 第二电容的另一端接地 ; 0022 第二二极管的负极与第一二极管的正极连接 ; 0023 第四电阻的另一端分别与第二场效应管的源极以及第二电容的另一端连接 ; 0024 第二场效应管的漏极经第一电阻与主动降噪耳机的喇叭的正极连接 ; 0025 主动降噪耳机的喇叭的负极接地 ; 0026 第三二极管的正极与第一二极管的正极连接 ; 0027 第三二极管的负极分别与第五电阻的一端、第三电容的一端以及主动降噪耳机的 音量调节芯片连接 ; 。
19、0028 第三电容的另一端与第五电阻的另一端连接并接地 ; 0029 第四二极管的负极与第六电阻的一端以及第一二极管的正极连接 ; 0030 第四二极管的正极分别与第六电阻的另一端、第四电容的一端以及主动降噪耳机 的主动降噪芯片连接 ; 0031 第四电容的另一端接地。 0032 可选地,第一预定延迟时间由第三电阻、第二电容和电源电压确定 ;第二预定延迟 时间由第六电阻、第四电容确定 ;第三预定延迟时间由第二电阻、第一电容和电源电压确 定 ;第四预定延迟时间由第五电阻和第三电容的值确定。 0033 可选地,第二预定延时时间小于第一预定延时时间,且第二预定延时时间大于 0 秒,第一预定延时时间小。
20、于 0.7 秒 ; 0034 第四预定延时时间小于第三预定延时时间,且第四预定延时时间大于 0 秒,第三 预定延时时间小于 0.7 秒。 0035 可选地,第一三极管为 PNP 三极管 ;第二场效应管为 NMOS 管。 0036 根据本发明的另一个方面,提供了一种主动降噪耳机,主动降噪耳机包括 :本发明 一个方面的消除主动降噪耳机爆破音的电路。 0037 根据本发明的再一个方面,提供了一种消除主动降噪耳机爆破音的方法,该方法 包括 : 0038 在主动降噪耳机的电源与喇叭之间设置充放电电路 ; 0039 在主动降噪耳机的电源与主动降噪芯片之间设置上电延时电路 ; 说 明 书CN 1045069。
21、86 A 3/8 页 7 0040 在主动降噪耳机的电源与音量调节芯片之间设置断电延时电路 ; 0041 利用充放电电路,在系统上电时,控制喇叭经过第一预定延时时间输出音频信号 ; 或者,在系统断电时,控制喇叭经过第三预定延时时间恢复到输出音频信号的状态 ; 0042 利用上电延时电路,在系统上电时,控制主动降噪耳机的主动降噪芯片经过第二 预定延时时间完成上电 ; 0043 利用断电延时电路,在系统断电时,控制主动降噪耳机的音量调节芯片经过第四 预定延时时间完成断电。 0044 可选地,充放电电路包括 :充电电路和放电电路,充电电路包括第一二极管、第二 电容、第三电阻、第一三极管,放电电路包括。
22、第二电阻、第二二极管、第一三极管、第一电容、 第四电阻、第二场效应管和第一电阻 ;上电延时电路包括 :第四二极管、第六电阻和第四电 容; 0045 断电延时电路包括 :第三二极管、第五电阻和第三电容 ; 0046 第一二极管的正极经主动降噪耳机的系统开关与电源连接 ; 0047 第一二极管的负极分别与第二电阻的一端以及第一三极管的发射极连接 ; 0048 第二电阻的另一端与第一电容的一端连接,第一电容的另一端接地 ; 0049 第一三极管的基极与第三电阻的一端连接 ; 0050 第一三极管的集电极分别与第四电阻的一端以及第二场效应管的栅极连接 ; 0051 第三电阻的另一端分别与第二二极管的正。
23、极以及第二电容的一端连接 ; 0052 第二电容的另一端接地 ; 0053 第二二极管的负极与第一二极管的正极连接 ; 0054 第四电阻的另一端分别与第二场效应管的源极以及第二电容的另一端连接 ; 0055 第二场效应管的漏极经第一电阻与主动降噪耳机的喇叭的正极连接 ; 0056 主动降噪耳机的喇叭的负极接地 ; 0057 第三二极管的正极与第一二极管的正极连接 ; 0058 第三二极管的负极分别与第五电阻的一端、第三电容的一端以及主动降噪耳机的 音量调节芯片连接 ; 0059 第三电容的另一端与第五电阻的另一端连接并接地 ; 0060 第四二极管的负极与第六电阻的一端以及第一二极管的正极连。
24、接 ; 0061 第四二极管的正极分别与第六电阻的另一端、第四电容的一端以及主动降噪耳机 的主动降噪芯片连接 ; 0062 第四电容的另一端接地。 0063 可选地,第二预定延时时间小于第一预定延时时间,且第二预定延时时间大于 0 秒,第一预定延时时间小于 0.7 秒 ; 0064 第四预定延时时间小于第三预定延时时间,且第四预定延时时间大于 0 秒,第三 预定延时时间小于 0.7 秒。 0065 可选地,第一三极管为 PNP 三极管 ;第二场效应管为 NMOS 管。 0066 本发明的这种消除主动降噪耳机爆破音的电路,通过对耳机内产生 POP 音的噪声 源延时不同的预定时间,利用电平时序有效。
25、消除主动降噪耳机 POP 音,提高主动降噪耳机 的音质。另外,该电路结构简单、易于实现并且成本低廉。 说 明 书CN 104506986 A 4/8 页 8 附图说明 0067 图 1 是本发明一个实施例提供的一种消除主动降噪耳机爆破音的电路的结构框 图; 0068 图 2 是本发明一个实施例提供的一种消除主动降噪耳机爆破音的电路的电路图 ; 0069 图 3 是本发明一个实施例提供的一种消除主动降噪耳机电路在系统上电时,主动 降噪耳机的电压变化波形示意图 ; 0070 图 4 是本发明一个实施例提供的一种消除主动降噪耳机电路在系统断电时,主动 降噪耳机的电压变化波形示意图。 具体实施方式 0。
26、071 本发明的核心思想是 :针对主动降噪耳机在上电、断电以及音量调节时产生爆破 音的问题,通过设计硬件时序电路,控制噪声源延时不同时间开始上电或断电,从而避免了 主动降噪耳机的主动降噪芯片、音量调节芯片以及输出音频信号同时上电或断电用户能够 听到该爆破音的现象发生。 0072 本发明提供了一种消除主动降噪耳机爆破音的电路,图 1 是本发明一个实施例提 供的一种消除主动降噪耳机爆破音的电路的结构框图,参见图 1,该电路 100 包括 :充放电 电路 110、上电延时电路 130 和断电延时电路 120 ; 0073 充放电电路 110 的一端通过主动降噪耳机的系统开关与电源连接 ;另一端与主动。
27、 降噪耳机的喇叭连接 ; 0074 上电延时电路 130 的一端通过主动降噪耳机的系统开关与电源连接,另一端与主 动降噪耳机的主动降噪芯片连接 ; 0075 断电延时电路 120 的一端通过主动降噪耳机的系统开关与电源连接,另一端与主 动降噪耳机的音量调节芯片连接 ; 0076 充放电电路 110,用于在系统上电时,控制喇叭经过第一预定延时时间 T1 输出音 频信号 ;或者,在系统断电时,控制喇叭经过第三预定延时时间 T3 恢复到输出音频信号的 状态 ; 0077 上电延时电路 130,用于在系统上电时,控制主动降噪耳机的主动降噪芯片经过第 二预定延时时间 T2 完成上电 ; 0078 断电延。
28、时电路 120,用于在系统断电时,控制主动降噪耳机的音量调节芯片经过第 四预定延时时间 T4 完成断电。 0079 该消除主动降噪耳机爆破音的电路100通过充放电电路110在系统上电时经第一 预定延时时间 T1 控制耳机的喇叭输出音频信号,同时通过上电延时电路 130,控制主动降 噪芯片经过第二预定延时时间 T2 完成上电,这样在系统上电时,耳机的主动降噪芯片延时 上电和音量调节芯片立即上电产生的爆破音能够在耳机的喇叭输出音频信号之前通过耳 机的喇叭端输出降噪,降噪完成后耳机的喇叭再输出音频信号,这样用户在使用耳机时,不 会感受到系统上电时产生的爆破音,能够提升用户的使用体验。 0080 系统。
29、断电时,充放电电路与延时电路的工作过程是与上电时的工作过程相对应 的,即在系统断电时,耳机的主动降噪芯片立即断电,通过充放电电路 110 控制耳机的喇叭 说 明 书CN 104506986 A 5/8 页 9 停止输出音频信号 ( 喇叭接地 ) ;同时,通过断电延时电路 120 控制耳机的音量调节芯片经 第四预定延时时间 T4 后完成断电,在降噪完成后,耳机的喇叭再恢复到能够输出音频信号 的状态 ( 喇叭的电压恢复到高电平 ),这样用户在使用耳机时,也不会感受到断电时由于音 量调节芯片和主动降噪芯片与输出音频信号同时断电引起的爆破音,从而提升了主动降噪 耳机的音质。 0081 图 2 是本发明。
30、一个实施例提供的一种消除主动降噪耳机爆破音的电路的电路图, 参见图 2,该电路包括 :充放电电路、上电延时电路和断电延时电路 ; 0082 充放电电路包括 :充电电路和放电电路,充电电路包括第一二极管 D1、第二电容 C2、第三电阻R3、第一三极管Q1,放电电路包括第二电阻R2、第二二极管D2、第一三极管Q1、 第一电容 C1、第四电阻 R4、第二场效应管 Q2 和第一电阻 R1 ; 0083 上电延时电路包括 :第四二极管 D4、第六电阻 R6 和第四电容 C4 ; 0084 断电延时电路包括 :第三二极管D3、第五电阻R5和第三电容C3 ;第一二极管D1的 正极经主动降噪耳机的系统开关与电。
31、源连接 ; 0085 第一二极管 D1 的负极分别与第二电阻 R2 的一端以及第一三极管 Q1 的发射极连 接 ;第二电阻 R2 的另一端与第一电容 C1 的一端连接,第一电容 C1 的另一端接地 ; 0086 第一三极管Q1的基极与第三电阻R3的一端连接 ;第一三极管Q1的集电极分别与 第四电阻R4的一端以及第二场效应管Q2的栅极连接 ;第三电阻R3的另一端分别与第二二 极管 D2 的正极以及第二电容 C2 的一端连接 ; 0087 第二电容 C2 的另一端接地 ;第二二极管 D2 的负极与第一二极管 D1 的正极连接 ; 第四电阻R4的另一端分别与第二场效应管Q2的源极以及第二电容C2的另。
32、一端连接 ;第二 场效应管 Q2 的漏极经第一电阻 R1 与主动降噪耳机的喇叭的正极连接 ;主动降噪耳机的喇 叭的负极接地 ; 0088 第三二极管D3的正极与第一二极管D1的正极连接 ;第三二极管D3的负极分别与 第五电阻 R5 的一端以及第三电容 C3 的一端以及主动降噪耳机的音量调节芯片连接 ; 0089 第三电容C3的另一端与第五电阻R5的另一端连接并接地 ;第四二极管D4的负极 与第六电阻 R6 的一端以及第一二极管 D1 的正极连接 ; 0090 第四二极管 D4 的正极分别与第六电阻 R6 的另一端、第四电容 C4 的一端以及主动 降噪耳机的主动降噪芯片连接 ;第四电容 C4 的。
33、另一端接地。 0091 在图 2 中,S1 代表主动降噪耳机的系统开关、V1 代表主动降噪耳机的电源,V2 代 表模拟的音频信号,对应主动降噪耳机的喇叭。第一三极管为PNP三极管,第二场效应管Q2 为 NMOS 管。 0092 为了验证本发明实施例的这种消除主动降噪耳机爆破音的电路结构的效果,对该 电路进行了仿真。在图 2 中,示波器的端子连接到耳机的输出端,系统开关和电源的端子连 接到耳机的输入端。DC1 代表音量调节芯片的电压信号,接入示波器的输入端口,DC2 代表 主动降噪芯片的电压信号,接入示波器的另一输入端口,示波器有接地端。在主动降噪耳机 工作时,音量调节芯片的底噪 ( 除有用信号。
34、以外的总噪声 ) 大于主动降噪芯片的底噪。 0093 图 2 是为了对本发明的这种电路进行仿真而将电路的 DC1、DC2 和 AUDIO 端与示波 器连接,实际的耳机电路结构中,DC1 接入主动降噪耳机的音量调节芯片,DC2 接入耳机的 主动降噪芯片。 说 明 书CN 104506986 A 6/8 页 10 0094 该电路在系统上电时的工作过程是 :当系统开关 S1 向上闭合系统上电,音量调节 芯片立即上电(即POP音噪声立即输出),电源V1通过由第一二极管D1、第一三极管Q1、第 三电阻 R3、第二电容 C2 构成的充电电路使第二场效应管 Q2 迅速导通且 V2 信号接地,然后 经过第一。
35、预定延时时间 T1,第一三极管 Q1 截止,使得第二场效应管 Q2 截止且 V2 信号恢复 正常 ( 输出音频信号 ) ;电源 V1 通过第四二极管 D4、第六电阻 R6、第四电容 C4 构成的上电 延时电路,经过第二预定延时时间 T2,使主动降噪芯片的电压 DC2 达到主动降噪芯片允许 的供电电压。 0095 图 3 是本发明一个实施例提供的一种消除主动降噪耳机电路在系统上电时,主动 降噪耳机的电压变化波形示意图 ;参见图 3, 0096 在图 3 中,灰色阴影波形代表主动降噪耳机的喇叭端的电压随时间的变化过程, 即耳机喇叭端的电压变化过程是 :在系统上电时,第二场效应管 Q2 导通导致 V。
36、2 信号接地, 经过第一预定延时时间 T1,喇叭端的电压恢复到输出音频信号的状态,电压信号为高电平。 线条的波形代表主动降噪芯片的电压信号 DC2 随时间的变化过程,在系统上电时,DC2 的电 压信号在第二预定时间 T2 内完成上电。 0097 在本实施例中,0T2T10.7S,其中,T1 R3*C2*Ln(V1/0.7),T2 m*R6*C4,m 为 0 1 之间的系数。这样能够使音量调节芯片的底噪通过主动降噪芯片延时上电和耳机喇 叭接地进行二次降噪,同时主动降噪芯片的底噪通过喇叭接地进行一次降噪,而且将第一 预定延时时间和第二预定延时时间控制在 0.7S 范围内能够使听觉自然。 0098 。
37、在本实施例中,设置 V1 3.6V,R3 100K,C2 3.3uF,m 0.7,R6 50K,C4 10uF,计算得到 T1 R3*C2*Ln(V1/0.7) 0.54 ;T2 m*R6*C4 0.35。即将第一预定 延时时间 T1 设置为 0.54 秒,将第二预定延时时间 T2 设置为 0.35 秒,这样通过设定不同的 延时时间,有效消除了系统上电时,引起 POP 音的噪声源与音频信号同时上电从而导致用 户能够听到该 POP 音,降低了耳机音质的问题。并且将时间 T1 和 T2 设置在 0.7 秒的范围 内不会对用户使用体验造成影响。 0099 在本发明其他实施例中,第一预定延时时间 T1。
38、 和第二预定延时时间 T2 的值可以 根据实际应用进行设置,只要满足能够在时间上进行延时消除主动降噪耳机上电时的 POP 音,同时在使用耳机时能够保证用户听觉自然即可。 0100 该电路在系统断电时的工作过程为 :系统开关 S1 向下闭合系统断电,此时,主动 降噪芯片立即断电 ;第一电容 C1 上的电荷经过第二电阻 R2、第一三极管 Q1、第三电阻 R3、 第二二极管 D2 的放电电路进行放电,使第二场效应管 Q2 迅速导通且 V2 信号接地,然后经 过时间第三预定延时时间 T3,放电电压小于第一三极管 Q1 的导通电压而截止,使第二场效 应管 Q2 截止且 V2 信号恢复正常 ( 恢复到输出。
39、音频信号的状态,即喇叭端的电压信号恢复 到高电平 ) ;第三电容 C3 上的电荷通过第五电阻 R5 放电,经过第四预定延时时间 T4,音量 调节芯片的电压 DC1 小于音量调节芯片允许的供电电压,音量调节芯片完成断电。 0101 图 4 是本发明一个实施例提供的一种消除主动降噪耳机电路在系统断电时,主动 降噪耳机的电压变化波形示意图,参见图 4,灰色阴影波形代表断电时,主动降噪耳机喇叭 端的电压随时间变化的波形示意,线条的波形代表断电时音量调节芯片的电压随时间变化 的波形示意。参见图 4,在本实施例中,0T4T30.7S,其中 T3 R2*C1*Ln(V1/1.4),T2 n*R5*C3,n 。
40、为 0 1 之间的系数。这样能够使音量调节芯片的底噪通过音量调节芯片延时 说 明 书CN 104506986 A 7/8 页 11 断电和耳机喇叭 audio 接地进行二次降噪,同时主动降噪芯片的底噪通过喇叭 audio 接地 进行一次降噪,而且将第三和第四预定延时时间控制在 0.7S 范围内能够使听觉自然。在本 实施例中,设置 V1 3.6V,R2 50K,C1 10uF,n 0.3,R5 100K,C3 10uF。计算得 到 T3 R2*C1*Ln(V1/1.4) 0.47,T2 n*R5*C3 0.30。即将第四预定延时时间 T4 设 置为 0.3 秒,将第三预定延时时间 T3 设置为 。
41、0.47 秒,这样通过设定不同的延时时间,有效 消除了系统断电时,引起POP音的噪声源与音频信号同时断电导致用户能够听到该POP音, 降低了耳机音质的问题。并且将时间 T4 和 T3 设置在 0.7 秒的范围内不会对用户使用体验 造成影响。 0102 在本发明的其他实施例中,第四预定延时时间 T4 和第三预定延时时间 T3 可以是 其他的数值,只要设置的延时时间能够有效消除主动降噪耳机断电时的爆破音又不影响用 户使用即可。 0103 综上,本发明提供的这种消除主动降噪耳机爆破音的电路,通过对耳机内产生 POP 音的噪声源延时不同的预定时间,利用电平时序有效消除主动降噪耳机 POP 音,提高主动。
42、 降噪耳机的音质。另外,该电路结构简单、易于实现并且成本低廉。 0104 本发明还提供了一种除主动降噪耳机爆破音的方法,该方法包括 : 0105 在主动降噪耳机的电源与喇叭之间设置充放电电路 ;在主动降噪耳机的电源与主 动降噪芯片之间设置上电延时电路 ;在主动降噪耳机的电源与音量调节芯片之间设置断电 延时电路 ;利用充放电电路,在系统上电时,控制喇叭经过第一预定延时时间输出音频信 号 ;或者,在系统断电时,控制喇叭经过第三预定延时时间恢复到输出音频信号的状态 ;利 用上电延时电路,在系统上电时,控制主动降噪耳机的主动降噪芯片经过第二预定延时时 间完成上电 ;利用断电延时电路,在系统断电时,控制。
43、主动降噪耳机的音量调节芯片经过第 四预定延时时间完成断电。 0106 在本实施例中,充放电电路包括 :充电电路和放电电路,充电电路包括第一二极 管、第二电容、第三电阻、第一三极管,放电电路包括第一电容、第二电阻、第二二极管、第 一三极管、第四电阻、第二场效应管和第一电阻 ;上电延时电路包括 :第四二极管、第六电 阻和第四电容 ;断电延时电路包括 :第三二极管、第五电阻和第三电容 ;第一二极管的正极 经主动降噪耳机的系统开关与电源连接 ; 0107 第一二极管的负极分别与第二电阻的一端以及第一三极管的发射极连接 ;第二电 阻的另一端与第一电容的一端连接,第一电容的另一端接地 ;第一三极管的基极与。
44、第三电 阻的一端连接 ; 0108 第一三极管的集电极分别与第四电阻的一端以及第二场效应管的栅极连接 ;第三 电阻的另一端分别与第二二极管的正极以及第二电容的一端连接 ;第二电容的另一端接 地 ;第二二极管的负极与第一二极管的正极连接 ; 0109 第四电阻的另一端分别与第二场效应管的源极以及第二电容的另一端连接 ;第二 场效应管的漏极经第一电阻与主动降噪耳机的喇叭的正极连接 ;主动降噪耳机的喇叭的负 极接地 ;第三二极管的正极与第一二极管的正极连接 ;第三二极管的负极分别与第五电阻 的一端、第三电容的一端以及主动降噪耳机的音量调节芯片连接 ;第三电容的另一端与第 五电阻的另一端连接并接地 ;。
45、 0110 第四二极管的负极与第六电阻的一端以及第一二极管的正极连接 ;第四二极管的 说 明 书CN 104506986 A 8/8 页 12 正极分别与第六电阻的另一端、第四电容的一端以及主动降噪耳机的主动降噪芯片连接 ; 第四电容的另一端接地。 0111 在本实施例中,第二预定延时时间小于第一预定延时时间,且第二预定延时时间 大于 0 秒,第一预定延时时间小于 0.7 秒 ;第四预定延时时间小于第三预定延时时间,且第 四预定延时时间大于 0 秒,第三预定延时时间小于 0.7 秒。 0112 在本实施例中,第一三极管为 PNP 三极管 ;第二场效应管为 NMOS 管。 0113 需要说明的是。
46、,本发明的这种消除主动降噪耳机爆破音的方法,是和前面说明的 消除主动降噪耳机爆破音的电路结构相对应的,因而,主动降噪耳机爆破音的方法的实现 步骤可以参见前述主动降噪耳机爆破音的电路的工作过程部分的说明,在此不再赘述。 0114 本发明还提供了一种主动降噪耳机,该主动降噪耳机包括 :本发明一个方面所述 的消除主动降噪耳机爆破音的电路。该主动降噪耳机由于集成了本发明的这种消除主动降 噪耳机爆破音的电路因而在使用时,用户不会听到上电、断电和音量调节时的爆破音,具有 更佳的音质和用户使用体验。 0115 以上所述仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。凡在 本发明的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本发明的保护范围 内。 说 明 书CN 104506986 A 1/2 页 13 图1 图2 说 明 书 附 图CN 104506986 A 2/2 页 14 图3 图4 说 明 书 附 图CN 104506986 A 。