一种带加抖整形的△∑小数频率综合器.pdf

上传人:n****g 文档编号:4079312 上传时间:2018-08-14 格式:PDF 页数:7 大小:907.13KB
返回 下载 相关 举报
摘要
申请专利号:

CN201410787737.2

申请日:

2014.12.18

公开号:

CN104467826A

公开日:

2015.03.25

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):H03L7/08申请日:20141218|||公开

IPC分类号:

H03L7/08; H03L7/18

主分类号:

H03L7/08

申请人:

中国电子科技集团公司第五十四研究所

发明人:

许仕龙; 杜克明; 邹振杰; 时锴; 李宝骐; 魏恒; 杨格亮; 季晓燕; 侯耀伟

地址:

050081河北省石家庄市中山西路589号第五十四所专用集成电路与应用软件专业部

优先权:

专利代理机构:

河北东尚律师事务所13124

代理人:

王文庆

PDF下载: PDF下载
内容摘要

本发明公开了一种带加抖整形的ΔΣ小数频率综合器,具有由鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、多模分频器和自动频率校准电路组成的基本电路,还具有由ΔΣ调制器、加抖整形电路和LFSR加抖电路组成的频率信号控制电路;其中鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和多模分频器构成锁相环,在ΔΣ调制器的伪随机序列输入端与LFSR加抖电路之间设有抑制锁相环环路噪底的加抖整形电路,频率信号控制电路的输出端连接多模分频器;加抖整形电路由级数可控的多级微分器构成。本发明的带加抖整形的ΔΣ小数频率综合器,既能加抖、消除杂散又能有效滤除低频噪声,切实保证频率综合器的频率输出特性。

权利要求书

权利要求书1.  一种带加抖整形的ΔΣ小数频率综合器,包括由鉴频鉴相器(1)、电荷泵(2)、环路滤波器(3)、压控振荡器(4)、多模分频器(5)、自动频率校准电路(6)、ΔΣ调制器(7)和LFSR加抖电路(9)所组成的基本电路,其中所述鉴频鉴相器(1)、电荷泵(2)、环路滤波器(3)、压控振荡器(4)、多模分频器(5)构成锁相环,其特征在于:在ΔΣ调制器(7)伪随机序列输入端与LFSR加抖电路(9)之间设有抑制锁相环环路噪底的加抖整形电路(8),所述ΔΣ调制器(7)、加抖整形电路(8)和LFSR加抖电路(9)构成频率信号控制电路,频率信号控制电路的输出端连接多模分频器(5)。2.  根据权利要求1所述的一种带加抖整形的ΔΣ小数频率综合器,其特征在于:所述的加抖整形电路(8)由级数可控的一级或多级微分器构成。

说明书

说明书一种带加抖整形的△∑小数频率综合器
技术领域
本发明涉及一种微电路结构,尤其涉及一种既能加抖、消除杂散,又具有噪声整形功能,不会增加锁相环环路噪底的ΔΣ小数频率综合器。 
背景技术
ΔΣ小数型频率综合器是锁相环频率综合器中的一种,其基本结构与锁相环频率综合器基本相同,但是在分频器中加入了ΔΣ调制器来实现小数分频,其基本结构如图1所示,通过ΔΣ调制器产生的随机序列去控制分频器瞬时分频比的变化,实现了小数分频比的功能。同时ΔΣ调制器能够对分频比进行随机处理,并且能够将量化噪声推向高频,对小数杂散的优化起到了很大的作用。 
全数字ΔΣ调制器的寄存器仍然是有限的,输出序列还是无法避免周期性的存在,特别在输入为一些周期性的小数时,输出序列的周期性会更强,从而会造成一些小数输出杂散。为了消除输出序列的周期性,常见的解决方法是在ΔΣ调制器的输入端输入一个线性反馈移位寄存器(LFSR)产生的伪随机序列,如图2所示。这种伪随机序列近似为高斯白噪声,只会破坏输出序列的周期性,并不会对ΔΣ调制器的调制功能产生影响。 
但该LFSR加抖的解决方案并不完善:LFSR加抖的ΔΣ频率综合器中LFSR加抖模块的能量曲线如图3中a所示,在整个频谱中能量分布是均匀的,锁相环环路的滤波器能量曲线如图3中c所示,具有低通特性,这样该频率综合器在工作时会有一个很严重的问题,因为锁相环环路滤波器的低通特性并不能完全滤除LFSR加抖模块带来的噪声,这样会抬高整个锁相环环路的噪底、适得其反,影响锁相环的整体性能。 
发明内容
本发明的目的旨在提出一种带加抖整形的ΔΣ小数频率综合器,解决现有技术中锁相环噪声较高的问题,本发明能够有效滤除低频噪声,切实保证频率综合器的频率输出特性。 
为实现上述目的本发明的技术解决方案为:一种带加抖整形的ΔΣ小数频率综合器,包括由鉴频鉴相器1、电荷泵2、环路滤波器3、压控振荡器4、多模分 频器5、自动频率校准电路6、ΔΣ调制器7和LFSR加抖电路9所组成的基本电路,其中所述鉴频鉴相器1、电荷泵2、环路滤波器3、压控振荡器4、多模分频器5构成锁相环,其特征在于:在ΔΣ调制器7伪随机序列输入端与LFSR加抖电路9之间设有抑制锁相环环路噪底的加抖整形电路8,ΔΣ调制器7、加抖整形电路8和LFSR加抖电路9构成频率信号控制电路,频率信号控制电路的输出端连接多模分频器5。 
其中,所述的加抖整形电路8由级数可控的一级或多级微分器构成。 
本发明相比背景技术的优点为: 
本发明所研制的ΔΣ小数频率综合器经加抖整形的改进投入应用后,较之于传统此类频率综合器,在工作时既能加抖消除杂散,又能显著抑除低频噪声,降低锁相环环路的噪底,切实保证频率综合器的较好的频率输出特性。 
附图说明
图1是现有常见的ΔΣ频率综合器电路结构示意图; 
图2是对图1作加抖改良的ΔΣ频率综合器电路结构示意图; 
图3是图2所示电路中LFSR加抖的能量曲线图; 
图4是本发明带加抖整形的ΔΣ小数频率综合器电路结构示意图; 
图5是本发明加抖整形电路的优选实施示意图。 
具体实施方式
下面结合附图和实施例对本发明做进一步详细的说明。 
本发明针对传统加抖的ΔΣ小数频率综合器在实际应用中,锁相环低频噪音难以得到抑制,而使得频率综合器整体输出性能变差的问题,创新提出了一种加抖整形的同类综合器。 
如图4和图5所示,是本发明创新改良的ΔΣ小数频率综合器电路结构示意图及其加抖整形电路的优选实施示意图。结合图1至图3所示的传统ΔΣ小数频率综合器,其是由鉴频鉴相器1、电荷泵2、环路滤波器3、压控振荡器4、多模分频器5、自动频率校准电路6、ΔΣ调制器7、加抖整形电路8和LFSR加抖电路9构成的,其工作原理与图2所示的频率综合器电路基本相同,且为本领域技术人员所易于理解,故不予详述。而作为本创造的创新特征,在ΔΣ调制器7伪随机序列输入端和LFSR加抖电路9之间增加了加抖整形电路8,区别于传统 LFSR加抖,该方案既能加抖,消除杂散,又能具有噪声整形的功能,不会增加锁相环环路的噪底。 
如图4所示,LFSR加抖9和加抖整形电路8构成本发明的加抖整形模块,该加抖整形模块的能量曲线如图3中b所示,在整个频谱中能量分布是低频很低,往高频方向上逐渐增加,即噪声被整形到高频频段上,这样锁相环环路的滤波器能量曲线低通特性能够有效的滤除高频的噪声,从而该噪声整形模块在工作时既能加抖消除杂散,又不会给锁相环带来较多的噪声,能够有效的保证频率综合器的频率输出特性。 
加抖整形电路8的具体实现方法如图5所示,该加抖整形电路8由一个微分器构成。该微分器将LFSR加抖电路9产生的伪随机序列进行微分,从而实现图3中b的能量曲线;并且该微分器的级数是可控的,可以通过控制微分器的级数来调节能量曲线的陡峭程度,与锁相环环路的滤波器能量曲线相搭配,实现较好的造成滤除效果,切实保证频率综合器的较好的频率输出特性。 
此外,该微分器能够通过数字代码实现,无论在功能实现还是接口连接上,都体现了与锁相环的其它数字模块有较好的兼容特性。 
以上结合附图的实施例描述,旨在便于理解本发明的创新实质,但并非以此来限制本发明多样性的实施方式及要求的权利要求保护范围。但凡理解本发明,并根据上述实施例进行的等效结构变化或构件替换,能够实现相同目的和效果的设计,均应视为对本专利申请保护内容的侵犯。 

一种带加抖整形的△∑小数频率综合器.pdf_第1页
第1页 / 共7页
一种带加抖整形的△∑小数频率综合器.pdf_第2页
第2页 / 共7页
一种带加抖整形的△∑小数频率综合器.pdf_第3页
第3页 / 共7页
点击查看更多>>
资源描述

《一种带加抖整形的△∑小数频率综合器.pdf》由会员分享,可在线阅读,更多相关《一种带加抖整形的△∑小数频率综合器.pdf(7页珍藏版)》请在专利查询网上搜索。

1、(10)申请公布号 (43)申请公布日 (21)申请号 201410787737.2(22)申请日 2014.12.18H03L 7/08(2006.01)H03L 7/18(2006.01)(71)申请人中国电子科技集团公司第五十四研究所地址 050081 河北省石家庄市中山西路589号第五十四所专用集成电路与应用软件专业部(72)发明人许仕龙 杜克明 邹振杰 时锴李宝骐 魏恒 杨格亮 季晓燕侯耀伟(74)专利代理机构河北东尚律师事务所 13124代理人王文庆(54) 发明名称一种带加抖整形的小数频率综合器(57) 摘要本发明公开了一种带加抖整形的小数频率综合器,具有由鉴频鉴相器、电荷泵、环。

2、路滤波器、压控振荡器、多模分频器和自动频率校准电路组成的基本电路,还具有由调制器、加抖整形电路和LFSR加抖电路组成的频率信号控制电路;其中鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和多模分频器构成锁相环,在调制器的伪随机序列输入端与LFSR加抖电路之间设有抑制锁相环环路噪底的加抖整形电路,频率信号控制电路的输出端连接多模分频器;加抖整形电路由级数可控的多级微分器构成。本发明的带加抖整形的小数频率综合器,既能加抖、消除杂散又能有效滤除低频噪声,切实保证频率综合器的频率输出特性。(51)Int.Cl.(19)中华人民共和国国家知识产权局(12)发明专利申请权利要求书1页 说明书2页 附图3页(1。

3、0)申请公布号 CN 104467826 A(43)申请公布日 2015.03.25CN 104467826 A1/1页21.一种带加抖整形的小数频率综合器,包括由鉴频鉴相器(1)、电荷泵(2)、环路滤波器(3)、压控振荡器(4)、多模分频器(5)、自动频率校准电路(6)、调制器(7)和LFSR加抖电路(9)所组成的基本电路,其中所述鉴频鉴相器(1)、电荷泵(2)、环路滤波器(3)、压控振荡器(4)、多模分频器(5)构成锁相环,其特征在于:在调制器(7)伪随机序列输入端与LFSR加抖电路(9)之间设有抑制锁相环环路噪底的加抖整形电路(8),所述调制器(7)、加抖整形电路(8)和LFSR加抖电路。

4、(9)构成频率信号控制电路,频率信号控制电路的输出端连接多模分频器(5)。2.根据权利要求1所述的一种带加抖整形的小数频率综合器,其特征在于:所述的加抖整形电路(8)由级数可控的一级或多级微分器构成。权 利 要 求 书CN 104467826 A1/2页3一种带加抖整形的小数频率综合器 技术领域0001 本发明涉及一种微电路结构,尤其涉及一种既能加抖、消除杂散,又具有噪声整形功能,不会增加锁相环环路噪底的小数频率综合器。背景技术0002 小数型频率综合器是锁相环频率综合器中的一种,其基本结构与锁相环频率综合器基本相同,但是在分频器中加入了调制器来实现小数分频,其基本结构如图1所示,通过调制器产。

5、生的随机序列去控制分频器瞬时分频比的变化,实现了小数分频比的功能。同时调制器能够对分频比进行随机处理,并且能够将量化噪声推向高频,对小数杂散的优化起到了很大的作用。0003 全数字调制器的寄存器仍然是有限的,输出序列还是无法避免周期性的存在,特别在输入为一些周期性的小数时,输出序列的周期性会更强,从而会造成一些小数输出杂散。为了消除输出序列的周期性,常见的解决方法是在调制器的输入端输入一个线性反馈移位寄存器(LFSR)产生的伪随机序列,如图2所示。这种伪随机序列近似为高斯白噪声,只会破坏输出序列的周期性,并不会对调制器的调制功能产生影响。0004 但该LFSR加抖的解决方案并不完善:LFSR加。

6、抖的频率综合器中LFSR加抖模块的能量曲线如图3中a所示,在整个频谱中能量分布是均匀的,锁相环环路的滤波器能量曲线如图3中c所示,具有低通特性,这样该频率综合器在工作时会有一个很严重的问题,因为锁相环环路滤波器的低通特性并不能完全滤除LFSR加抖模块带来的噪声,这样会抬高整个锁相环环路的噪底、适得其反,影响锁相环的整体性能。发明内容0005 本发明的目的旨在提出一种带加抖整形的小数频率综合器,解决现有技术中锁相环噪声较高的问题,本发明能够有效滤除低频噪声,切实保证频率综合器的频率输出特性。0006 为实现上述目的本发明的技术解决方案为:一种带加抖整形的小数频率综合器,包括由鉴频鉴相器1、电荷泵。

7、2、环路滤波器3、压控振荡器4、多模分 频器5、自动频率校准电路6、调制器7和LFSR加抖电路9所组成的基本电路,其中所述鉴频鉴相器1、电荷泵2、环路滤波器3、压控振荡器4、多模分频器5构成锁相环,其特征在于:在调制器7伪随机序列输入端与LFSR加抖电路9之间设有抑制锁相环环路噪底的加抖整形电路8,调制器7、加抖整形电路8和LFSR加抖电路9构成频率信号控制电路,频率信号控制电路的输出端连接多模分频器5。0007 其中,所述的加抖整形电路8由级数可控的一级或多级微分器构成。0008 本发明相比背景技术的优点为:0009 本发明所研制的小数频率综合器经加抖整形的改进投入应用后,较之于传统此类频率。

8、综合器,在工作时既能加抖消除杂散,又能显著抑除低频噪声,降低锁相环环路说 明 书CN 104467826 A2/2页4的噪底,切实保证频率综合器的较好的频率输出特性。附图说明0010 图1是现有常见的频率综合器电路结构示意图;0011 图2是对图1作加抖改良的频率综合器电路结构示意图;0012 图3是图2所示电路中LFSR加抖的能量曲线图;0013 图4是本发明带加抖整形的小数频率综合器电路结构示意图;0014 图5是本发明加抖整形电路的优选实施示意图。具体实施方式0015 下面结合附图和实施例对本发明做进一步详细的说明。0016 本发明针对传统加抖的小数频率综合器在实际应用中,锁相环低频噪音。

9、难以得到抑制,而使得频率综合器整体输出性能变差的问题,创新提出了一种加抖整形的同类综合器。0017 如图4和图5所示,是本发明创新改良的小数频率综合器电路结构示意图及其加抖整形电路的优选实施示意图。结合图1至图3所示的传统小数频率综合器,其是由鉴频鉴相器1、电荷泵2、环路滤波器3、压控振荡器4、多模分频器5、自动频率校准电路6、调制器7、加抖整形电路8和LFSR加抖电路9构成的,其工作原理与图2所示的频率综合器电路基本相同,且为本领域技术人员所易于理解,故不予详述。而作为本创造的创新特征,在调制器7伪随机序列输入端和LFSR加抖电路9之间增加了加抖整形电路8,区别于传统 LFSR加抖,该方案既。

10、能加抖,消除杂散,又能具有噪声整形的功能,不会增加锁相环环路的噪底。0018 如图4所示,LFSR加抖9和加抖整形电路8构成本发明的加抖整形模块,该加抖整形模块的能量曲线如图3中b所示,在整个频谱中能量分布是低频很低,往高频方向上逐渐增加,即噪声被整形到高频频段上,这样锁相环环路的滤波器能量曲线低通特性能够有效的滤除高频的噪声,从而该噪声整形模块在工作时既能加抖消除杂散,又不会给锁相环带来较多的噪声,能够有效的保证频率综合器的频率输出特性。0019 加抖整形电路8的具体实现方法如图5所示,该加抖整形电路8由一个微分器构成。该微分器将LFSR加抖电路9产生的伪随机序列进行微分,从而实现图3中b的。

11、能量曲线;并且该微分器的级数是可控的,可以通过控制微分器的级数来调节能量曲线的陡峭程度,与锁相环环路的滤波器能量曲线相搭配,实现较好的造成滤除效果,切实保证频率综合器的较好的频率输出特性。0020 此外,该微分器能够通过数字代码实现,无论在功能实现还是接口连接上,都体现了与锁相环的其它数字模块有较好的兼容特性。0021 以上结合附图的实施例描述,旨在便于理解本发明的创新实质,但并非以此来限制本发明多样性的实施方式及要求的权利要求保护范围。但凡理解本发明,并根据上述实施例进行的等效结构变化或构件替换,能够实现相同目的和效果的设计,均应视为对本专利申请保护内容的侵犯。说 明 书CN 104467826 A1/3页5图1图2说 明 书 附 图CN 104467826 A2/3页6图3图4说 明 书 附 图CN 104467826 A3/3页7图5说 明 书 附 图CN 104467826 A。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电子电路


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1