共用电源时序控制装置.pdf

上传人:zhu****_FC 文档编号:1896985 上传时间:2018-07-23 格式:PDF 页数:5 大小:437.69KB
返回 下载 相关 举报
摘要
申请专利号:

CN201310410865.0

申请日:

2013.09.11

公开号:

CN104423523A

公开日:

2015.03.18

当前法律状态:

撤回

有效性:

无权

法律详情:

发明专利申请公布后的视为撤回IPC(主分类):G06F 1/26申请公布日:20150318|||公开

IPC分类号:

G06F1/26

主分类号:

G06F1/26

申请人:

昆达电脑科技(昆山)有限公司; 神达电脑股份有限公司

发明人:

张兴全

地址:

215300江苏省苏州市昆山市综合保税区A区第二大道269号

优先权:

专利代理机构:

代理人:

PDF下载: PDF下载
内容摘要

一种共用电源时序控制装置,其应用于服务器中,该服务器包括若干电源,该共用电源时序控制装置包括:存储模块,该存储模块用于储存电源的时序;微处理器,该微处理器与所述存储模块电性连接,该微处理器根据所述存储模块中储存的时序来控制电源的时序;以及I/O扩展模块,该I/O扩展模块与所述微处理器电性连接。由于电源的I/O引脚数量不同,通过I/O扩展模块来扩充电源需要的I/O引脚,然后根据每个电源的时序要求存入存储模块,所述微处理器将根据存储模块中储存的时序来控制电源的上电顺序,故而不需要按照不同的电源需求来设计不同的时序控制电路,该共用电源时序控制装置使不同的电源共用了同一个时序控制电路。

权利要求书

权利要求书
1.  一种共用电源时序控制装置,其应用于服务器中,该服务器包括若干电源,其特征在于,该共用电源时序控制装置包括:
存储模块,该存储模块用于储存所述电源的时序;
微处理器,该微处理器与所述存储模块电性连接,该微处理器根据所述存储模块中储存的时序来控制所述电源的上电顺序;以及
I/O扩展模块,该I/O扩展模块与所述微处理器电性连接,该I/O扩展模块包括若干I/O端口,该I/O端口与所述电源对应相接,该I/O扩展模块使电源引脚得到对应的输入端口。

2.  根据权利要求1所述的共用电源时序控制装置,其特征在于,所述存储模块包括一EEPROM。

3.  根据权利要求1所述的共用电源时序控制装置,其特征在于,所述存储模块与微处理器之间的通讯协议为I2C。

4.  根据权利要求1所述的共用电源时序控制装置,其特征在于,所述微处理器与I/O扩展模块之间的通讯协议为I2C。

说明书

说明书共用电源时序控制装置
【技朮领域】
本发明涉及一种共用电源时序控制装置,特别是涉及一种应用于服务器中的共用电源时序控制装置。
【背景技朮】
服务器是网络环境中的高性能计算机,它侦听网络上的其它客户机提交的服务请求,并提供相应的服务,服务器中设有若干IC,然而,随着IC时代的到来,许多功能模块被集成到一个IC中,需要使用多个电源为这些模块供电,这些电源的电压多数是不相同的,且电源的上电顺序不同。目前通常使用逻辑线路来控制服务器电源的上电顺序,然而由于系统架构的不同,会有不同的控制时序,故需设计不同的时序控制电路,比如:AMD和Intel芯片的电源信号不同,时序控制信号也不相同;此外,电源控制的IO引脚需求不同,也需要不同的电源时序信号。
有鉴于此,实有必要提供一种共用电源时序控制装置,该共用电源时序控制装置可以解决上述技术中存在的电源时序控制电路无法共用的问题。
【发明内容】
因此,本发明的目的在于提供一种共用电源时序控制装置,该共用电源时序控制装置可以解决上述电源时序控制电路无法共用的问题。
为了达到上述的目的,本发明的共用电源时序控制装置,其应用于服务器中,该服务器包括若干电源,该共用电源时序控制装置包括:
存储模块,该存储模块用于储存所述电源的时序;
微处理器,该微处理器与所述存储模块电性连接,该微处理器根据所述存储模块中储存的时序来控制电源的上电顺序;以及
I/O扩展模块,该I/O扩展模块与所述微处理器电性连接,该I/O扩展模块包括若干I/O端口,该I/O端口与所述电源对应相接,该I/O扩展模块使电源引脚得到对应的输入端口。
较佳的,所述存储模块包括一EEPROM。
较佳的,所述存储模块与微处理器之间的通讯协议为I2C。
较佳的,所述微处理器与I/O扩展模块之间的通讯协议为I2C。
相较于现有技术,本发明的共用电源时序控制装置通过设置存储模块、微处理器和I/O扩展模块,由于电源的I/O引脚数量不同,通过I/O扩展模块来扩充电源需要的I/O引脚,然后根据每个电源的时序要求存入存储模块,所述微处理器将根据存储模块中储存的时序来控制电源的上电顺序,故而不需要按 照不同的电源需求来设计不同的时序控制电路,该共用电源时序控制装置使不同的电源共用了同一个时序控制电路。
【附图说明】
图1绘示本发明共用电源时序控制装置的结构示意图。
【具体实施方式】
请参阅图1,其为本发明共用电源时序控制装置的结构示意图。
本发明共用电源时序控制装置,请参阅图1,该共用电源时序控制装置应用于服务器(图中未示)中,该服务器包括若干电源10,该共用电源时序控制装置包括:
存储模块20,该存储模块20用于储存所述电源10的时序,于本实施例中,该存储模块20包括一EEPROM;
微处理器30,该微处理器30与所述存储模块20电性连接,该微处理器30根据所述存储模块20中储存的时序来控制电源10的上电顺序;以及
I/O扩展模块40,该I/O扩展模块40与所述微处理器30电性连接,该I/O扩展模块40包括若干I/O端口401,该I/O端口401与所述电源10对应相接,该I/O扩展模块40使电源10的引脚得到对应的输入端口。
于本实施例中,所述存储模块20与微处理器30之间的通讯协议为I2C,且所述微处理器30与I/O扩展模块40之间的通讯协议也为I2C。
于本实施例中,上述I/O端口401与电源10对应相接,比如:所述服务器设有若干CPU,若CPU电源没有足够的输入输出接口,则根据CPU电源的I/O引脚数量和定义,使用上述I/O扩展模块40产生若干I/O端口401,将I/O端口401与CPU电源的I/O引脚对应相接。然后,根据电源10的时序要求设置一时序,然后将该时序存入EEPROM中,微处理器30通过I2C协议读取EEPROM中的时序,然后根据时序要求来控制电源10的上电顺序,该共用电源时序控制装置只要将电源10的时序烧入EEPROM中,然后由微处理器30来控制上电顺序,故只需一个时序电路即可,不用因不同电源10的时序或者引脚差异而设计不同的时序控制电路。
相较于现有技术,本发明的共用电源时序控制装置通过设置存储模块20、微处理器30和I/O扩展模块40,由于电源10的I/O引脚数量不同,通过I/O扩展模块40来扩充电源10需要的I/O引脚,然后根据每个电源10的时序要求存入存储模块20,所述微处理器30将根据存储模块20中储存的时序来控制电源10的上电顺序,故而不需要按照不同的电源10需求来设计不同的时序控制电路,该共用电源时序控制装置使不同的电源10共用了同一个时序控制电路。

共用电源时序控制装置.pdf_第1页
第1页 / 共5页
共用电源时序控制装置.pdf_第2页
第2页 / 共5页
共用电源时序控制装置.pdf_第3页
第3页 / 共5页
点击查看更多>>
资源描述

《共用电源时序控制装置.pdf》由会员分享,可在线阅读,更多相关《共用电源时序控制装置.pdf(5页珍藏版)》请在专利查询网上搜索。

1、(10)申请公布号 (43)申请公布日 (21)申请号 201310410865.0(22)申请日 2013.09.11G06F 1/26(2006.01)(71)申请人昆达电脑科技(昆山)有限公司地址 215300 江苏省苏州市昆山市综合保税区A区第二大道269号申请人神达电脑股份有限公司(72)发明人张兴全(54) 发明名称共用电源时序控制装置(57) 摘要一种共用电源时序控制装置,其应用于服务器中,该服务器包括若干电源,该共用电源时序控制装置包括:存储模块,该存储模块用于储存电源的时序;微处理器,该微处理器与所述存储模块电性连接,该微处理器根据所述存储模块中储存的时序来控制电源的时序;以。

2、及I/O扩展模块,该I/O扩展模块与所述微处理器电性连接。由于电源的I/O引脚数量不同,通过I/O扩展模块来扩充电源需要的I/O引脚,然后根据每个电源的时序要求存入存储模块,所述微处理器将根据存储模块中储存的时序来控制电源的上电顺序,故而不需要按照不同的电源需求来设计不同的时序控制电路,该共用电源时序控制装置使不同的电源共用了同一个时序控制电路。(51)Int.Cl.(19)中华人民共和国国家知识产权局(12)发明专利申请权利要求书1页 说明书2页 附图1页(10)申请公布号 CN 104423523 A(43)申请公布日 2015.03.18CN 104423523 A1/1页21.一种共用。

3、电源时序控制装置,其应用于服务器中,该服务器包括若干电源,其特征在于,该共用电源时序控制装置包括:存储模块,该存储模块用于储存所述电源的时序;微处理器,该微处理器与所述存储模块电性连接,该微处理器根据所述存储模块中储存的时序来控制所述电源的上电顺序;以及I/O扩展模块,该I/O扩展模块与所述微处理器电性连接,该I/O扩展模块包括若干I/O端口,该I/O端口与所述电源对应相接,该I/O扩展模块使电源引脚得到对应的输入端口。2.根据权利要求1所述的共用电源时序控制装置,其特征在于,所述存储模块包括一EEPROM。3.根据权利要求1所述的共用电源时序控制装置,其特征在于,所述存储模块与微处理器之间的。

4、通讯协议为I2C。4.根据权利要求1所述的共用电源时序控制装置,其特征在于,所述微处理器与I/O扩展模块之间的通讯协议为I2C。权 利 要 求 书CN 104423523 A1/2页3共用电源时序控制装置【 技朮领域 】0001 本发明涉及一种共用电源时序控制装置,特别是涉及一种应用于服务器中的共用电源时序控制装置。【 背景技朮 】0002 服务器是网络环境中的高性能计算机,它侦听网络上的其它客户机提交的服务请求,并提供相应的服务,服务器中设有若干IC,然而,随着IC时代的到来,许多功能模块被集成到一个IC中,需要使用多个电源为这些模块供电,这些电源的电压多数是不相同的,且电源的上电顺序不同。。

5、目前通常使用逻辑线路来控制服务器电源的上电顺序,然而由于系统架构的不同,会有不同的控制时序,故需设计不同的时序控制电路,比如:AMD和Intel芯片的电源信号不同,时序控制信号也不相同;此外,电源控制的IO引脚需求不同,也需要不同的电源时序信号。0003 有鉴于此,实有必要提供一种共用电源时序控制装置,该共用电源时序控制装置可以解决上述技术中存在的电源时序控制电路无法共用的问题。【 发明内容 】0004 因此,本发明的目的在于提供一种共用电源时序控制装置,该共用电源时序控制装置可以解决上述电源时序控制电路无法共用的问题。0005 为了达到上述的目的,本发明的共用电源时序控制装置,其应用于服务器。

6、中,该服务器包括若干电源,该共用电源时序控制装置包括:0006 存储模块,该存储模块用于储存所述电源的时序;0007 微处理器,该微处理器与所述存储模块电性连接,该微处理器根据所述存储模块中储存的时序来控制电源的上电顺序;以及0008 I/O扩展模块,该I/O扩展模块与所述微处理器电性连接,该I/O扩展模块包括若干I/O端口,该I/O端口与所述电源对应相接,该I/O扩展模块使电源引脚得到对应的输入端口。0009 较佳的,所述存储模块包括一EEPROM。0010 较佳的,所述存储模块与微处理器之间的通讯协议为I2C。0011 较佳的,所述微处理器与I/O扩展模块之间的通讯协议为I2C。0012 。

7、相较于现有技术,本发明的共用电源时序控制装置通过设置存储模块、微处理器和I/O扩展模块,由于电源的I/O引脚数量不同,通过I/O扩展模块来扩充电源需要的I/O引脚,然后根据每个电源的时序要求存入存储模块,所述微处理器将根据存储模块中储存的时序来控制电源的上电顺序,故而不需要按照不同的电源需求来设计不同的时序控制电路,该共用电源时序控制装置使不同的电源共用了同一个时序控制电路。【 附图说明 】说 明 书CN 104423523 A2/2页40013 图1绘示本发明共用电源时序控制装置的结构示意图。【 具体实施方式 】0014 请参阅图1,其为本发明共用电源时序控制装置的结构示意图。0015 本发。

8、明共用电源时序控制装置,请参阅图1,该共用电源时序控制装置应用于服务器(图中未示)中,该服务器包括若干电源10,该共用电源时序控制装置包括:0016 存储模块20,该存储模块20用于储存所述电源10的时序,于本实施例中,该存储模块20包括一EEPROM;0017 微处理器30,该微处理器30与所述存储模块20电性连接,该微处理器30根据所述存储模块20中储存的时序来控制电源10的上电顺序;以及0018 I/O扩展模块40,该I/O扩展模块40与所述微处理器30电性连接,该I/O扩展模块40包括若干I/O端口401,该I/O端口401与所述电源10对应相接,该I/O扩展模块40使电源10的引脚得。

9、到对应的输入端口。0019 于本实施例中,所述存储模块20与微处理器30之间的通讯协议为I2C,且所述微处理器30与I/O扩展模块40之间的通讯协议也为I2C。0020 于本实施例中,上述I/O端口401与电源10对应相接,比如:所述服务器设有若干CPU,若CPU电源没有足够的输入输出接口,则根据CPU电源的I/O引脚数量和定义,使用上述I/O扩展模块40产生若干I/O端口401,将I/O端口401与CPU电源的I/O引脚对应相接。然后,根据电源10的时序要求设置一时序,然后将该时序存入EEPROM中,微处理器30通过I2C协议读取EEPROM中的时序,然后根据时序要求来控制电源10的上电顺序。

10、,该共用电源时序控制装置只要将电源10的时序烧入EEPROM中,然后由微处理器30来控制上电顺序,故只需一个时序电路即可,不用因不同电源10的时序或者引脚差异而设计不同的时序控制电路。0021 相较于现有技术,本发明的共用电源时序控制装置通过设置存储模块20、微处理器30和I/O扩展模块40,由于电源10的I/O引脚数量不同,通过I/O扩展模块40来扩充电源10需要的I/O引脚,然后根据每个电源10的时序要求存入存储模块20,所述微处理器30将根据存储模块20中储存的时序来控制电源10的上电顺序,故而不需要按照不同的电源10需求来设计不同的时序控制电路,该共用电源时序控制装置使不同的电源10共用了同一个时序控制电路。说 明 书CN 104423523 A1/1页5图1说 明 书 附 图CN 104423523 A。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 计算;推算;计数


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1