一种图形排列模拟打孔方法.pdf

上传人:62****3 文档编号:1637115 上传时间:2018-06-30 格式:PDF 页数:9 大小:1.99MB
返回 下载 相关 举报
摘要
申请专利号:

CN201310738254.9

申请日:

2013.12.30

公开号:

CN104750889A

公开日:

2015.07.01

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):G06F 17/50申请日:20131230|||公开

IPC分类号:

G06F17/50

主分类号:

G06F17/50

申请人:

北京华大九天软件有限公司

发明人:

张亚东; 杨祖声; 张晋民; 王明英; 李起宏

地址:

100102北京市朝阳区利泽中二路2号A座二层

优先权:

专利代理机构:

代理人:

PDF下载: PDF下载
内容摘要

图形排列模拟打孔方法是平板显示器(FPD)设计EDA工具领域的快捷生成打孔图形的方法。本方法通过指定原面板图形的起始终止边,得到一系列边作为其电流方向,并按其电流方向将该图形分割为若干个区域。在每个区域中,通过两组等间距的图形(矩形、梯形或者其他图形)在原面板图形上的均匀分布和垂直交叉,一组平行于电流方向边,一组垂直于电流方向边,实现了打孔的等效效果。原面板图形的轮廓、内孔轮廓和框胶区域轮廓均由一圈多边形覆盖以包络这两组等间距的图形。这种方法解决了普通带孔的多边形在做缩小操作时产生的尖刺问题。

权利要求书

权利要求书
1.  一种图形排列模拟打孔方法,其主要特征为:通过指定原面板图形的起始终止边,得到一系列边作为其电流方向,并按其电流方向将该图形分割为若干个区域,在每个区域中,通过两组等间距的图形(矩形、梯形或者其他图形)在原面板图形上的均匀分布和垂直交叉,一组平行于电流方向边,一组垂直于电流方向边,实现了打孔的等效效果。

2.  一种图形排列模拟打孔方法,其主要特征为:原面板图形的轮廓、内孔轮廓和框胶区域轮廓均由一圈多边形覆盖以包络上述等间距的图形。

说明书

说明书一种图形排列模拟打孔方法
技术领域
图形排列模拟打孔方法是平板显示器(FPD)设计EDA工具领域的快捷生成打孔图形的方法。本发明属于平板显示器设计和EDA设计工具领域。
背景技术
平板显示产业是当今蓬勃发展的平板电脑、电视、智能手机等产业的基石,生产产品主要有液晶面板、等离子面板及OLED面板等。目前,我国已经成为世界FPD产业的中心。平板显示(FPD)在国际上尚没有严格的定义,一般这种显示屏厚度较薄,看上去就像一款平板。平板显示的种类很多,按显示媒质和工作原理分,有液晶显示、场发射显示、投影显示、等离子显示、电致发光显示、有机电致发光显示等。平板显示器与传统的CRT(阴极射线管)相比,具有薄、轻、功耗小、辐射低、没有闪烁、有利于人体健康等优点。
液晶显示面板简称LCD面板,是液晶显示屏的关键部件。其基本原理是在两块导电玻璃基板之间填充液晶材料,利用外界电场发生变化时其中的液晶材料可以阻挡或改变光线的特性来实现显示。上下导电玻璃基板通电时形成电场,当电压改变时,内部的液晶分子排列状况随之发生变化,在不同角度下液晶分子表现出不同的遮光透光性;在两导电玻璃基板上加上三元色的彩色滤光片就可显示彩色图像。
在液晶面板的布线设计过程中,经常会创建一些多边形图形。若多边形位于框胶区域内,则需要在这些多边形上打孔,以保证框胶区域的占空比,确保框胶被晒干固化。
一般的打孔命令在生成打孔图形后,对打孔图形做缩小操作会出现问题,它会改变原有图形的轮廓,如图1所示,左边为原始打孔图形,右边是对打孔图形做缩小操作后的结果。本文提出了一种图形排列模拟打孔的方法,解决了缩小打孔图形出现的问题,效果如图2所示。
发明内容
本发明提出一种图形分布模拟打孔方法,英文为Seal Slot,这种方法根据用户输入的孔的参数自动生成打孔图形。
本发明通过指定原面板图形的起始终止边,得到一系列边作为其电流方向,并按其电流方向将该图形分割为若干个区域。在每个区域中,通过两组等间距的图形(矩形、梯形或者其他图形)在原面板图形上的均匀分布和垂直交叉,一组平行于电流方向边,一组垂直于电流方向边,实现了打孔的等效效果。原面板图形的轮廓、内孔轮廓和框胶区域轮廓均由一圈多边形覆盖以包络这两组等间距的图形。这种方法解决了普通带孔的多边形在缩小操作时产生的尖刺问题。
本发明的图形分布模拟打孔方法提供了孔的参数设置界面。如图3所示。
参数设置完毕后,指定被打孔图形的起始边和终止边,点击Apply按钮,在版图中将自动创建打孔图形。
本发明提出了一套描述孔的形状的参数。下面逐一介绍:
1)              Path Width,表示path宽度;
2)              Slot Max Width,表示孔的宽度;
3)              Slot Max Length,表示孔的长度;
4)              Result Layer,表示生成打孔图形的工艺层;
5)              Seal Layer,表示只在此工艺层覆盖的区域打孔;
6)              Reference Edge(left),表示电流方向在起始边的左边;
7)              Reference Edge(right),表示电流方向在起始边的右边;
8)              Reference Edge(up),表示电流方向在起始边的上边;
9)              Reference Edge(down),表示电流方向在起始边的下边;
10)          Current Edge Length >,表示长度小于此值的电流边将被忽略;
11)          Start,选择物体的起始边;
12)          End,选择物体的终止边;
13)          Start/End/Match Count,分别表示选择起始边的数量、终止边的数量和通过起始边、终止边确定打孔物体的数量。
附图说明
图1 一般打孔图形的缩小示意图
图2 Seal Slot图形的缩小示意图
图3 Seal Slot的参数设置示意图
图4 Seal Slot的实例参数设置示意图
图5 Seal Slot的选择起始边示意图
图6 Seal Slot的选择终止边示意图
图7 Seal Slot的生成结果示意图
具体实施步骤:
结合一个具体的实例说明Seal Slot自动生成方法,操作流程步骤如下:
1)在AetherFPD工具中启动Seal Slot命令,如图4所示,在对话框中输入以下参数:
Path Width设为40;
Slot Max Width设为40;
Slot Max Length设为80;
Result Layer设为GATE;
Reference Edge设为left和up;
不勾选Seal Layer和Current Edge Length选择框;
2)点击Start按钮,如图5所示,鼠标框选物体的起始边;
3)点击End按钮,如图6所示,鼠标框选物体的起始边;
4)点击Apply按钮,生成打孔图形,如图7所示。

一种图形排列模拟打孔方法.pdf_第1页
第1页 / 共9页
一种图形排列模拟打孔方法.pdf_第2页
第2页 / 共9页
一种图形排列模拟打孔方法.pdf_第3页
第3页 / 共9页
点击查看更多>>
资源描述

《一种图形排列模拟打孔方法.pdf》由会员分享,可在线阅读,更多相关《一种图形排列模拟打孔方法.pdf(9页珍藏版)》请在专利查询网上搜索。

图形排列模拟打孔方法是平板显示器(FPD)设计EDA工具领域的快捷生成打孔图形的方法。本方法通过指定原面板图形的起始终止边,得到一系列边作为其电流方向,并按其电流方向将该图形分割为若干个区域。在每个区域中,通过两组等间距的图形(矩形、梯形或者其他图形)在原面板图形上的均匀分布和垂直交叉,一组平行于电流方向边,一组垂直于电流方向边,实现了打孔的等效效果。原面板图形的轮廓、内孔轮廓和框胶区域轮廓均由一。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 计算;推算;计数


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1