一种由RSFF组成的QCG单元.pdf

上传人:000****221 文档编号:1591800 上传时间:2018-06-27 格式:PDF 页数:6 大小:314.29KB
返回 下载 相关 举报
摘要
申请专利号:

CN201510096472.6

申请日:

2015.03.04

公开号:

CN104639110A

公开日:

2015.05.20

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||专利申请权的转移IPC(主分类):H03K 3/02登记生效日:20170810变更事项:申请人变更前权利人:浙江工商大学变更后权利人:浙江水利水电学院变更事项:地址变更前权利人:310012 浙江省杭州市西湖区教工路149号变更后权利人:310018 浙江省杭州经济技术开发区2号大街508号|||实质审查的生效IPC(主分类):H03K 3/02申请日:20150304|||公开

IPC分类号:

H03K3/02

主分类号:

H03K3/02

申请人:

浙江工商大学

发明人:

不公告发明人

地址:

310012浙江省杭州市西湖区教工路149号

优先权:

专利代理机构:

代理人:

PDF下载: PDF下载
内容摘要

本发明涉及一种由RSFF组成的QCG单元的电路设计问题。由于QC有着较大的信息量,它在相关研究文献中已经得到应用而显示出一定的优势。而目前QC信号只能由模拟软件仿真生成,国内外还没有简单而实用的集成电路可以产生QC信号。这里发明一种使用RSFF和MOS管产生QC信号的电路,即QCG单元。本发明即由RSFF组成的QCG单元解决了目前不能由集成电路产生QC信号的问题,使得QC信号可以进行实际应用。模拟表明由RSFF组成的QCG单元功能正确;另外,对发明的电路进行分析表明,本发明的电路结构简单,性能高,且易于在电路里进行实际应用。

权利要求书

权利要求书1.  一种由RSFF组成的QCG单元,用输入的二值时钟CLK及其反信号 产生出序列为0→1→2→3→2→1→0的四值时钟QCLK,它包括一个二 输入与门(G1)、一个上升沿触发的RS触发器(FF0)、一个下降沿触发的 RS触发器(FF1)、四个PMOS管(P1、P2、P3和P4)和四个NMOS管(N1、 N2、N3和N4);首先,用所述RS触发器FF0和FF1对二值时钟CLK进行 三分频,分别得到在CLK上升沿处和下降沿处改变状态的三分频输出信号Q0和Q1,它们的占空比都为66.7%,信号和分别是Q0和Q1的反信号;然后, 用所述八个MOS管组成产生四值时钟的MOS管网络,其电路为所述PMOS 管P1的源极和漏极分别与逻辑值3的信号源和所述PMOS管P2的源极相接, 所述PMOS管P3的源极和漏极分别与逻辑值2的信号源和所述PMOS管P4 的源极相接,所述NMOS管N1的源极和漏极分别与逻辑值1的信号源和所述 NMOS管N2的源极相接,所述NMOS管N3的源极和漏极分别与电源地和所 述NMOS管N4的源极相接,所述MOS管P2、P4、N2和N4的漏极连接在 一起作为四值时钟QCLK的输出端;最后,用CLK、Q0和控制所 述MOS管网络产生四值时钟QCLK; 所述一种由RSFF组成的QCG单元的特征在于:所述RS触发器FF0的 两输入信号的表达式为R0=Q0Q1,所述RS触发器FF1的两输入信号的 表达式为R1=Q0Q1,所述四个表达式实现为信号Q0和Q1接入与门G1的 两个输入端,G1的输出接入所述RS触发器FF0的输入端R0和FF1的输入端R1, 所述RS触发器FF0的输入端S0和FF1的S1分别接和控制所述MOS管 网络的信号具体连接为信号CLK、Q0、Q0、CLK和分 别与所述MOS管P1、P2、P3、P4、N1、N2、N3和N4的栅极相接。

说明书

说明书一种由RSFF组成的QCG单元
技术领域  本发明涉及一种由两种触发边沿的RS触发器(RSFF)和MOS 管组成的产生四值时钟(Quaternary Clock,简称QCLK或QC)的电路单元。
背景技术  由于四值时钟QCLK有着丰富的信息量,它在一个时钟周期 中有六种跳变沿,其跳变沿的种类和数量都比传统的二值时钟的多得多,所以 基于四值时钟的触发器有着结构简单和功耗低等特点[1]。
从现有技术看,文献[1]提出了基于四值时钟QCLK的六边沿触发器,文 献[2,3]也利用四值时钟设计了相关的多值触发器。从相关的研究文献中可以看 出,四值时钟QCLK在数字电路中已经得到了切实可行的应用并显示出了其 优越性。然而,上述文献中使用的四值时钟有一个共同的特点,即被用到的四 值时钟都是用仿真软件模拟产生,而非由实际的集成电路生成。调查研究发现, 目前尚无研究文献提及生成四值时钟QCLK的方法以及相关的电路,也即, 一个简单而实用的四值时钟发生器(Quaternary Clock Generator,简称QCG) 目前还是个空缺。而时钟是数字系统中最重要的信号,在时序电路中的作用是 控制和协调整个数字系统正常地工作。二值时钟信号可由石英晶体多谐振荡器 产生,而四值时钟目前还只能通过仿真软件模拟产生。这将限制四值时钟的实 际应用,文献[1-3]中基于四值时钟的触发器也将难以得到实用。
为解决这一实际应用中的问题,即目前没有四值时钟发生器QCG,本发 明利用石英晶体振荡器或锁相环等产生的二值时钟作为输入信号,应用传输电 压开关理论[4,5]等知识从开关级来发明一种产生四值时钟的QCG单元,以求发 明的电路简单、稳定高效和实用,以解决目前没有QCG集成电路单元的问题。
参考文献:
[1]Lang,Y.-F.,Shen,J.-Z..A general structure of all-edges-triggered flip-flop  based on multivalued clock,International Journal of Electronics,2013,100,(12), pp.1637-1645.
[2]夏银水,吴训威,多值时钟与并列式多拍多值触发器,电子学报,1997,25, (8),pp.52-54.
[3]Xia Y.S.,Wang L.Y.,Almaini A.E.A.,A Novel Multiple-Valued CMOS  Flip-Flop Employing Multiple-Valued Clock,Journal of Computer Science and  Technology,2005,20,(2),pp.237-242.
[4]Wu,X.,Prosser,F..Design of ternary CMOS circuits based on transmission  function theory,International Journal of Electronics,1988,65,(5),pp.891-905.
[5]Prosser,F.,Wu,X.,Chen,X.CMOS Ternary Flip-Flops&Their Applications. IEE Proceedings on Computer&Digital Techniques,1988,135,(5),pp.266-272.
发明内容  针对目前不能用简单的集成电路生成四值时钟的问题,即没有 QCG电路单元的问题,本发明的内容就是创造一种能产生文献[1]中使用的四 值时钟QCLK的QCG电路单元,且发明的QCG电路单元要电路结构简单、 工作高效,且其输入输出信号要满足以下四项要求:
1)发明的电路单元有两个输入信号:二值时钟CLK及其反信号它 们逻辑值取值为{0,3}且占空比为50%,即高低电平的时间比为1∶1;
2)发明的电路单元有一个输出信号:四值时钟QCLK,它的电平逻辑值取 值为{0,1,2,3},在一个时钟周期内其电平逻辑值的输出次序为0→1→2→3→2 →1→0,每次输出电平的持续时间相等;
3)输入的二值时钟CLK与输出的四值时钟QCLK的频率比为3∶1;
4)四值时钟QCLK应有极高的频率和幅度稳定度,满足相关时钟要求;
附图说明  下面结合附图和具体实施方式对本发明作进一步详细说明。
图1是本发明一种由RSFF组成的QCG单元的线路图。
图2是二值时钟CLK、信号Q0和Q1的时序电压波形示意图。
图3是图1所示电路中输入的二值时钟CLK、触发器FF0的输出信号Q0和 FF1的输出信号Q1和输出的四值时钟QCLK的电压瞬态波形图。
具体实施方式  本发明利用逻辑值切换为0→3→0的二值时钟CLK来产 生逻辑值序列为0→1→2→3→2→1→0的四值时钟QCLK。根据二值时钟CLK 和四值时钟的对应关系,本发明用二值时钟CLK的逻辑值0来控制产生四值 时钟QCLK的逻辑值1和3;而用二值时钟CLK的逻辑值3来控制产生四值 时钟QCLK的逻辑值0和2。由于四值时钟QCLK的逻辑值切换次序为0→1 →2→3→2→1→0,所以当CLK=0时四值时钟QCLK生成单元要依次轮流输 出逻辑值1、3和1;当CLK=3时它则要轮流依次输出逻辑值2、0和2。为此, 还需两个辅助控制信号Q0和Q1来实现这种轮流输出,用Q0的0和3分别来控制 四值时钟逻辑值3和1的输出;用Q1的3和0分别控制四值时钟逻辑值2和0 的输出。Q0和Q1的低电平与高电平的持续时间之比应分别为1∶2和1∶2,即Q0和 Q1的占空比都为66.7%。这样,在二值时钟CLK以及信号Q0和Q1的控制下就 能产生逻辑值序列为0→1→2→3→2→1→0的四值时钟QCLK。本发明用RS 触发器对二值时钟CLK进行分频来获得信号Q0和Q1。考虑到在实际电路中二 值时钟CLK的有效边沿与触发器的输出信号Q0和Q1之间有时钟输出延迟,此 延迟将在输出的四值时钟波形中产生毛刺,为消去毛刺,输出信号Q0和Q1应分 别在二值时钟CLK的上升沿和下降沿处改变状态。综上所述得知,信号Q0和Q1是二值时钟CLK的三分频信号。二值时钟CLK与信号Q0和Q1的波形示意图及 它们之间的时序关系如图2所示。
为由二值时钟CLK获得Q0和Q1两信号,本发明采用一个二输入与门(G1)、 一个上升沿触发的RS触发器(FF0)和一个下降沿触发的RS触发器(FF1) 来组成二值时钟CLK的三分频电路。所述RS触发器FF0和FF1分别输出在 CLK上升沿处和下降沿处改变状态的三分频输出信号Q0和Q1,信号和分 别是Q0和Q1的反信号。在本发明中,所述三分频电路的线路连接情况如图1 中的左电路所示,其电路设计具体描述为:信号Q0和Q1接入与门G1的两个输 入端,G1的输出接入所述RS触发器FF0的输入端R0和FF1的输入端R1,所 述RS触发器FF0的输入端S0和FF1的S1分别接和这也就是说,所述 RS触发器FF0的两输入信号的表达式为R0=Q0Q1,所述RS触发器FF1 的两输入信号的表达式为R1=Q0Q1,所述触发器FF0和FF1的时钟信号 为输入的二值时钟CLK。这样,触发器FF0对CLK的上升沿敏感,其输出信 号Q0是二值时钟CLK的三分频信号且Q0的低电平与高电平的持续时间之比为 1∶2;触发器FF1对CLK的下降沿敏感,其输出信号Q1也为二值时钟CLK三 分频信号且Q1的低电平与高电平的持续时间比为1∶2。信号Q0和Q1就是本发明 所需的产生四值时钟QCLK的控制信号。有了产生四值时钟QCLK的控制信 号,根据发明内容和传输电压开关理论[4,5],列出四值时钟QCLK与二值时钟 CLK、Q0和的开关级函数表达式:
QCLK = 3 * ( CLK 0.5 · Q 0 0.5 ) # 2 * ( CLK ‾ 0.5 · Q 1 ‾ 0.5 ) # 1 * ( CLK ‾ 0.5 · Q 0 0.5 ) # 0 * ( CLK 0.5 · Q ‾ 1 0.5 ) . ]]>
为实现所述QCLK函数表达式,本发明采用四个PMOS管(P1、P2、P3 和P4)和四个NMOS管(N1、N2、N3和N4)来组成产生四值时钟QCLK 的电路,即产生四值时钟的MOS管网络。该部分电路的线路连接情况如图1 中的右电路所示,其电路设计具体描述如下:所述PMOS管P1的源极和漏极 分别与电平逻辑值3的信号源和所述PMOS管P2的源极相接,所述PMOS管 P3的源极和漏极分别与电平逻辑值2的信号源和所述PMOS管P4的源极相 接,所述NMOS管N1的源极和漏极分别与电平逻辑值1的信号源和所述 NMOS管N2的源极相接,所述NMOS管N3的源极和漏极分别与电源地和所 述NMOS管N4的源极相接,所述MOS管P2、P4、N2和N4的漏极相接作 为四值时钟QCLK的输出端,所述MOS管P1、P2、P3、P4、N1、N2、N3 和N4的栅极分别与信号CLK、Q0、Q0、CLK和相连, 在这些栅极信号的控制下,在电路输出端输出电平逻辑值切换次序为0→1→2 →3→2→1→0的四值周期信号即四值时钟QCLK。
综上所述可知,在给图1所示的电路输入二值时钟CLK和其反信号就可以在该电路的输出端QCLK处获得逻辑值切换为0→1→2→3→2→1→0 的四值时钟QCLK。因此,图1所示的电路即为实现本发明的电路单元——一 种由RSFF组成的QCG单元。为验证本发明即由RSFF组成的QCG单元,下 面用HSPICE软件对它进行模拟。模拟时采用TSMC 180nm的CMOS工艺参 数,输出负载为30fF。二值时钟CLK的两个电平逻辑值0和3对应的电压值 分别为0V和3.3V;四值时钟QCLK的四个电平逻辑值0、1、2和3对应的 电压值分别为0V、1.1V、2.2V和3.3V。所述一种由RSFF组成的QCG单元 模拟所得的电压瞬态波形如图3所示,其中CLK、Q0、Q1和QCLK分别为二 值时钟、FF0输出的信号、FF1输出的信号和QCG单元输出的四值时钟波形。 图3的模拟结果表明,本发明即一种由RSFF组成的QCG单元功能正确。
总结:由于本发明只使用了一个与门、两个RS触发器和八个MOS管,且 能用目前常规的CMOS工艺进行制造,所以,发明的一种由RSFF组成的QCG 单元电路简单。经分析,所述一种由RSFF组成的QCG单元是一个能自启动的 电路,且四值时钟的四个电平值是四个电压源经导通的MOS管输出形成,因 此本发明工作稳定高效。总之,本发明解决了目前没有实际集成电路产生四值 时钟的问题。填补了产生四值时钟电路的空白,这说明了本发明具有新颖性、 创造性和实用性,符合专利法授予专利权的规定。

一种由RSFF组成的QCG单元.pdf_第1页
第1页 / 共6页
一种由RSFF组成的QCG单元.pdf_第2页
第2页 / 共6页
一种由RSFF组成的QCG单元.pdf_第3页
第3页 / 共6页
点击查看更多>>
资源描述

《一种由RSFF组成的QCG单元.pdf》由会员分享,可在线阅读,更多相关《一种由RSFF组成的QCG单元.pdf(6页珍藏版)》请在专利查询网上搜索。

本发明涉及一种由RSFF组成的QCG单元的电路设计问题。由于QC有着较大的信息量,它在相关研究文献中已经得到应用而显示出一定的优势。而目前QC信号只能由模拟软件仿真生成,国内外还没有简单而实用的集成电路可以产生QC信号。这里发明一种使用RSFF和MOS管产生QC信号的电路,即QCG单元。本发明即由RSFF组成的QCG单元解决了目前不能由集成电路产生QC信号的问题,使得QC信号可以进行实际应用。模拟。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电子电路


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1