三维结构存储元件的制造装置.pdf

上传人:li****8 文档编号:1582078 上传时间:2018-06-26 格式:PDF 页数:16 大小:1.13MB
返回 下载 相关 举报
摘要
申请专利号:

CN201510007521.4

申请日:

2011.10.06

公开号:

CN104674192A

公开日:

2015.06.03

当前法律状态:

实审

有效性:

审中

法律详情:

实质审查的生效IPC(主分类):C23C 16/458申请日:20111006|||公开

IPC分类号:

C23C16/458; H01L21/02; H01L21/311; H01L21/336; H01L29/792; H01L27/115; H01L21/8247

主分类号:

C23C16/458

申请人:

株式会社EUGENE科技

发明人:

赵星吉; 金海元; 禹相浩; 申承祐; 张吉淳; 吴完锡

地址:

韩国京畿道龙仁市

优先权:

10-2010-0100093 2010.10.14 KR

专利代理机构:

北京北翔知识产权代理有限公司11285

代理人:

郑建晖; 杨勇

PDF下载: PDF下载
内容摘要

本发明涉及一种三维结构存储元件的制造装置,所述装置包括:用于实行基底加工的腔室;基底支撑台,其设置于所述腔室内并用于放置所述基底,并通过升降而转换至所述基底出入于所述腔室内部的解除位置和对所述基底进行加工的加工位置;环形边,当所述基底支撑台处于所述解除位置时,所述环形边位于所述基底的上部,并且所述环形边具有当所述基底支撑台转换至所述加工位置时,对位于所述基底支撑台上部的所述基底的边缘部施压的施压面。

权利要求书

权利要求书1.  一种三维结构存储元件的制造装置,其特征在于,所述装置 包括: 用于实行基底加工的腔室; 基底支撑台,其设置于所述腔室内并用于放置所述基底,并通过 升降而转换至所述基底出入于所述腔室内部的解除位置和对所述基 底进行加工的加工位置; 环形边,当所述基底支撑台处于所述解除位置时,所述环形边位 于所述基底的上部,并且所述环形边具有当所述基底支撑台转换至所 述加工位置时,对位于所述基底支撑台上部的所述基底的边缘部施压 的施压面。 2.  权利要求1所述的三维结构存储元件的制造装置,其特征在 于,所述基底的边缘部相当于从所述基底的边缘向所述基底的内侧 0.5mm-3mm的范围。 3.  权利要求1或2所述的三维结构存储元件的制造装置,其特 征在于,所述环形边为陶瓷材料。 4.  权利要求1或2所述的三维结构存储元件的制造装置,其特 征在于, 所述基底支撑台具有位于所述基底外侧的环状边缘部, 所述环形边具备:位于所述基底支撑台的边缘部上部的支撑部; 从所述支撑部向所述基底的边缘部延伸且具有所述施压面的施压部; 水平支撑部,其从所述支撑部向所述腔室的侧壁延伸,当所述基底支 撑台处于解除位置时,所述水平支撑部置在设置于所述腔室侧壁的固 定突起的上面;以及垂直支撑部,其从所述支撑部向所述下部延伸, 当所述基底支撑台处于解除位置时,与设置于所述腔室侧壁的固定突 起的侧面相接触。 5.  权利要求1或2所述的三维结构存储元件的制造装置,其特 征在于,还包括喷头,当在所述基底上层叠所述绝缘层时,所述喷头 向所述基底供给选自基于乙基的气体、基于甲基的气体群中的一种以 上气体以及选自SiH4、Si2H6、Si3H8、Si4H10群中的一种以上气体而 蒸镀SiCO膜,并且,当在所述基底上层叠所述牺牲层时,所述喷头 向所述基底供给选自SiH4、Si2H6、Si3H8、Si4H10、SiCl2H2群中的一 种以上气体和基于氨的气体而蒸镀氮化膜。 6.  权利要求1或2所述的三维结构存储元件的制造装置,其特 征在于,还包括喷头,当在所述基底上层叠所述绝缘层时,所述喷头 向所述基底供给选自基于乙基的气体、基于甲基的气体群中的一种以 上气体以及选自SiH4、Si2H6、Si3H8、Si4H10群中的一种以上气体而 蒸镀SiCO膜,并且,当在所述基底上层叠所述牺牲层时,所述喷头 向所述基底供给选自SiH4、Si2H6、Si3H8、Si4H10、SiCl2H2群中的一 种以上气体和基于氨的气体、以及选自B2H6、PH3群中的一种以上气 体而蒸镀氮化膜。

说明书

说明书三维结构存储元件的制造装置
本申请是申请日为2011年10月6日、申请号为201180048972.2 名称为“制造三维结构存储元件的方法及装置”的发明专利申请的分 案申请。
技术领域
本发明涉及一种制造存储元件的方法和装置,更详细地,涉及一 种制造三维结构存储元件的方法和装置。
背景技术
对于电子产品而言,在要求体积变得越来越小的同时,还要求高 容量数据的处理。因此,需要减小这种电子产品的存储元件体积的同 时提高其集成度,在这一点上,考虑具有三维结构的存储元件来代替 现有平面型结构。
发明内容
发明要解决的课题
本发明的目的在于,提供一种能够降低存储元件体积的存储元件 的制造方法及装置。
本发明的其他目的在于,提供一种能够有效制造三维结构存储元 件的方法及装置。
本发明的另外其他目的在于,提供一种能够防止在蒸镀多个薄膜 的工序中由薄膜的应力差引起的基底基底变形的存储元件的制造方 法及装置。
通过详细的说明和添加的附图,能够进一步明确本发明的一些其他 目的。
解决课题的方法
根据本发明的一个实施例,一种三维结构存储元件的制造方法包 括:在基底上交替层叠一个以上绝缘层和一个以上牺牲层的步骤;形 成贯通所述绝缘层和所述牺牲层的贯通孔的步骤;形成填充所述贯通 孔的图形的步骤;形成贯通所述绝缘层和所述牺牲层的开口的步骤; 以及通过所述开口供给蚀刻剂而去除所述牺牲层的步骤,其中,所述 层叠绝缘层的步骤包括向所述基底供给选自SiH4、Si2H6、Si3H8、Si4H10群中的一种以上气体而蒸镀氧化硅膜的步骤,所述层叠牺牲层的步骤 包括向所述基底供给选自SiH4、Si2H6、Si3H8、Si4H10、SiCl2H2群中 的气体和基于氨的气体而蒸镀氮化膜的步骤。
所述绝缘层和所述牺牲层对所述蚀刻剂具有刻蚀选择比(etch  selectivity),所述牺牲层的蚀刻率为所述绝缘层的蚀刻率的五倍至 三百倍以上。
所述蚀刻剂选自H3PO4、HF、BOE中的一种以上。
所述层叠绝缘层的步骤进一步包括供给基于乙基的气体的步骤, 所述氧化硅膜为SiCO。(Silicon Carbon Oxide)。
所述层叠绝缘层的步骤进一步包括供给基于甲基的气体的步骤, 所述氧化硅膜为SiCO(Silicon Carbon Oxide)。
所述基于氨的气体可以是NH3。
所述基底的温度可以保持在300至790度,所述基底的加工压力 可以保持在10mTorr至250Torr。
所述氧化硅膜和所述氮化膜具有互相不同的厚度。
所述交替层叠绝缘层和牺牲层的步骤进一步包括通过环形边对 所述基底的边缘部施压的步骤。
所述基底的边缘部相当于从所述基底的边缘向所述基底的内侧 0.5mm-3mm的范围。
所述环形边可以是陶瓷材料。
根据本发明的其他实施例,一种三维结构存储元件的制造方法包 括:在基底上交替层叠一个以上绝缘层和一个以上牺牲层的步骤;形 成贯通所述绝缘层和所述牺牲层的贯通孔的步骤;形成填充所述贯通 孔的图形的步骤;形成贯通所述绝缘层和所述牺牲层的开口的步骤; 以及通过所述开口供给蚀刻剂而去除所述牺牲层的步骤,其中,所述 层叠绝缘层的步骤包括向所述基底供给选自SiH4、Si2H6、Si3H8、Si4H10群中的一种以上气体而蒸镀第一氧化硅膜的步骤,所述层叠牺牲层的 步骤包括向所述基底供给选自SiH4、Si2H6、Si3H8、Si4H10、二氯硅 烷(SiCl2H2)群中的一种以上气体和基于氨的气体、以及选自B2H6、 PH3群中的一种以上气体而蒸镀注入有硼或者磷的氮化膜的步骤。
根据本发明的一个实施例,一种三维结构存储元件的制造装置包 括:用于实行基底加工的腔室;基底支撑台,其设置于所述腔室内并 用于放置所述基底,并通过升降而转换至所述基底出入于所述腔室内 部的解除位置和对所述基底进行加工的加工位置;环形边,当所述基 底支撑台处于所述解除位置时,所述环形边位于所述基底的上部,并 且所述环形边具有当所述基底支撑台转换至所述加工位置时,对位于 所述基底支撑台上部的所述基底的边缘部施压的施压面。
所述基底支撑台具有位于所述基底外侧的环状边缘部,所述环形 边具备:位于所述基底支撑台的边缘部上部的支撑部;从所述支撑部 向所述基底的边缘部延伸且具有所述施压面的施压部;水平支撑部, 其从所述支撑部向所述腔室的侧壁延伸,当所述基底支撑台处于解除 位置时,所述水平支撑部置在设置于所述腔室侧壁的固定突起的上 面;以及垂直支撑部,其从所述支撑部向所述下部延伸,当所述基底 支撑台处于解除位置时,与设置于所述腔室侧壁的固定突起的侧面相 接触。
发明的效果
根据本发明的实施例,通过将存储元件形成为三维结构,能够降 低存储元件的体积。并且,在基底基底上交替层叠形成绝缘层和牺牲 层之后,在通过如多晶硅薄膜等图形来支撑绝缘层的状态下,能够有 效地去除牺牲层,该图形作为半导体晶体管通道而使用。而且,能够 防止在蒸镀多个薄膜的工序中由薄膜的应力差引起的基底基底变形。
附图说明
图1至图6是概略性地表示本发明一实施例的存储元件的制造方 法的剖面图。
图7是表示基于乙基的气体的供给量和蒸镀的薄膜的蚀刻率的 关系的图表。
图8是概略性地表示本发明一实施例的存储元件制造装置的图。
图9是概略性地表示本发明其他实施例的存储元件制造装置的 图。
图10是概略性地表示图9所示的环形边的立体图。
图11和图12是表示图9所示的环形边的动作的图。
具体实施方式
图1至图6是概略性地表示本发明一实施例的存储元件的制造方 法的剖面图。以下,参考图1至图6说明存储元件的制造方法。
首先,如图1所示,可以提供基底基底105。基底基底105可以 包含半导体物质,如IV族半导体、III-V族化合物半导体或者II-VI 族氧化物半导体。例如,IV族半导体可以包含硅、锗或者硅锗。基 底基底105可以作为块晶(bulk wafer)或者外延层被提供。
其次,可以在基底105的上部注入杂质,由此限定杂质区域110。 接着,可以在基底105上交替层叠绝缘层115和牺牲层120。绝缘层 115和牺牲层120可以形成为8×8或18×18、或者n×n的多层结构。 在本实施例中,先层叠绝缘层115,最后层叠牺牲层120,但是根据 需要可以改变绝缘层115和牺牲层120的层叠顺序。
绝缘层115可以是硅氧化膜(Silicon Dioxide,SiO2),其可以 通过使供给在基底105上的硅烷(SiH4)和氧化氮(N2O)反应而形 成。可以用Si2H6、Si3H8、Si4H10等来代替硅烷(SiH4)。另外,牺 牲层120可以是氮化膜(Silicon Nitride,Si3NH4),其可以通过使供 给在基底105上的硅烷和基于氨的气体反应来形成。一方面,可以用 Si2H6、Si3H8、Si4H10、SiCl2H2等来代替硅烷,基于氨的气体可以是 NH3。此外,与本实施例不同地,牺牲层120可以是向基底105上提 供选自SiH4、Si2H6、Si3H8、Si4H10、二氯硅烷(SiCl2H2)群中的一 种以上气体、和基于氨的气体以及选自B2H6、PH3群中的一种以上气 体而形成的硅氧化膜。在该情况下,可以向氮化膜上注入硼(boron) 或者磷(phosphorus)(可以同时注入硼和磷)。
接着,如图2所示,可以通过蚀刻绝缘层115和牺牲层120来形 成多个贯通孔125,贯通孔125贯通绝缘层115和牺牲层120。贯通 孔125可以使用公知的光刻和蚀刻技术来形成。然后,通过公知的用 于形成半导体晶体管的通道的形成工序(或者形成多晶硅薄膜的工 序)来形成图形130,以填充贯通孔125。此时,图形130可以是中 空的圆筒形状,同样,图形130贯通绝缘层115和牺牲层120。例如, 图形130可以形成为多晶结构,或者也可以是单晶结构的外延层等薄 膜形状。
其次,如图3所示,通过蚀刻图形130之间的绝缘层115和牺牲 层120来形成开口135。开口135可以使用光刻和蚀刻技术来形成。
而后,如图4所示,可以去除牺牲层120。如上所述,绝缘层115 可以是硅氧化膜。牺牲层120可以是氮化膜;或可以是供给选自SiH4、 Si2H6、Si3H8、Si4H10、二氯硅烷(SiCl2H2)群中的一种以上气体和 选自B2H6、PH3群中的一种以上气体而形成的注入有硼(boron)或 者磷(phosphorus)(可以同时注入硼和磷)的氮化膜。牺牲层120 相对绝缘层115具有刻蚀选择比(etch selectivity),牺牲层120的 蚀刻率可以是绝缘层115的蚀刻率的五倍至三百倍以上的大小。由 此,当绝缘层115和牺牲层120以相同的时间露出于蚀刻剂时,已蚀 刻的牺牲层120的大小可以是已蚀刻的绝缘层115的大小的五倍至三 百倍以上,绝缘层115被蚀刻的程度非常小。
可以利用如上所述的原理去除牺牲层120。通过等向性蚀刻可以 将蚀刻剂从开口135渗透至绝缘层115之间,等向性蚀刻可以包括湿 法蚀刻或者化学干法蚀刻(chemical dry etch)。蚀刻剂可以包含 H3PO4、HF、BOE(缓冲氧化蚀刻剂:buffered oxide etch)中的任 意一个。由此去除绝缘层115之间的牺牲层120,从而可以形成与开 口135相连接的隧道140。图形130的侧壁通过隧道140露出。
然后,如图5所示,在通过开口(图8的135)和隧道(图8的 140)而露出的绝缘层115和图形130侧壁上,形成存储介质150。 就存储介质150而言,可以依次形成隧道绝缘层142、电荷存储层144 和屏蔽绝缘层146。接着,可以在存储介质150上形成导电层155。 例如,存储介质150和导电层155可以通过边角涂覆性高的化学气相 沉积或者镀金法而形成。
之后,如图6所示,选择性地对通过开口(图4的135)露出的 导电层(图5的155)进行蚀刻,由此可以形成接地选择栅电极(ground  select gate electrode)162、控制栅电极(control gate electrode)164 以及线选择栅电极(string select gate electrode)166。
一方面,与本实施例不同地,可以与硅烷(SiH4)一起供给基于 乙基的气体(例如,C2H4)或者基于甲基的气体(例如,CH3),由 此,绝缘层115可以是SiCO(氧化碳硅:Silicon Carbon Oxide)薄 膜。由SiCO薄膜形成的绝缘层115与如上所述的牺牲层120相比具 有更大的刻蚀选择比,因此在去除牺牲层120的同时可以使受损伤的 绝缘层115的量达到最小。图7是表示基于乙基的气体的供给量和蒸 镀的薄膜的、蚀刻率关系的图表。如图7所示,随着基于乙基的气体 的供给,蒸镀的薄膜的蚀刻率减小,由此可以根据需求调整相对牺牲 层120的刻蚀选择比。
图8是概略性地表示本发明一实施例的存储元件制造装置的图。 如图8所示,存储元件制造装置10具有用于导入源气体或者反应气 体的导入部12,源气体或者反应气体通过导入部12而被导入,并通 过喷头13向腔室11内部喷射。在进行加工时,硅烷可以以1-1000sccm 供给,反应气体(例如,N2O或者NH3)可以以100-50000sccm供给。 一方面,如上所述,当供给基于乙基的气体(例如,C2H4)或者基于 甲基的气体(例如,CH3)时,可以以50至10000sccm供给。
作为加工对象的基底15被置于基底支撑台14的上部,基底支撑 台14被支撑台16支撑。进行加工的过程中,加热器14能够将基底 的温度保持在300至790度,此时腔室11内部的压力可以保持在 10mTorr至250Torr。完成加工的基底15通过排出部17被排出于外 部。
图9是概略性地表示本发明其他实施例的存储元件制造装置的 图,图10是概略性地表示图9所示的环形边的立体图。以下仅对与 图8不同的部分进行说明,可以用图8的说明代替省略的说明。
如图9所示,存储元件制造装置210具备设置于腔室211的内部 的基底支撑台214,基底支撑台214由支撑台216支撑。如后文所述, 基底支撑台214通过另行设置的驱动部(未图示)与支撑台216一起 升降,由此,转换至基底215可以出入于腔室211内部的解除位置(参 照图9)和对基底215进行加工的加工位置(参照图11)。
基底215通过形成于腔室211的侧壁的排出部217出入于腔室 211的内部,通过排出部217向腔室211内部移动的基底215位于基 底支撑台214的上部。基底支撑台214具有大于基底215的直径,基 底215位于基底支撑台214的中央。此时,基底215由贯通基底支撑 台214的顶杆(lift pin)220支撑,由此保持从基底支撑台214上升 分离的状态。并且,喷头213设置于基底支撑台214的上部,源气体 或者反应气体通过喷头213向腔室211的内部喷射。
一方面,腔室211进一步包括真空导向部(vacuum guide)212 和环形边230。真空导向部212呈圆筒状,其设置于腔室211的内部。 如图10所示,环形边230呈与腔室211的内部形状相对应的环状, 环形边230具备支撑部232、水平支撑部234、垂直支撑部236、以 及具有施压面238a的施压部238。环形边230位于基底支撑台214 和喷头213之间并置于从真空导向部212的内侧壁突出的固定突起 212a上。如图9所示,当基底支撑台214处于解除位置时,环形边 230位于固定突起212a上,如下文所述,当基底支撑台214转换至 加工位置时,环形边230离开固定突起212a而置于基底支撑台214 的上部。
图11和图12是表示图9所示的环形边的动作的图。如上所述, 基底支撑台214通过驱动部(未图示)与支撑台216一起升降,由此, 可以转换至解除位置和加工位置。
如图12所示,水平支撑部234从支撑部232向腔室211的侧壁 延伸,垂直支撑部236从支撑部232向下部延伸。施压部238从支撑 部232向腔室211的内侧向下倾斜延伸。
如图9所示,当基底支撑台214处于解除位置时,可以通过水平 支撑部234和垂直支撑部236使环形边230位于固定突起212a上, 水平支撑部234与固定突起212a的上面相接触,垂直支撑部236与 固定突起212a的侧面相接触。此时,支撑部232和施压部238保持 向腔室211的内侧突出的状态。
如图11所示,当基底支撑台214转换至加工位置时,基底支撑 台214通过位于基底215外侧的环状边缘部来提升环形边230,由此, 环形边230离开固定突起212a而上升。此时,如图12所示,支撑部 232邻接于基底支撑台214的边缘部,施压部238与置于基底支撑台 214的基底215的边缘部相接触,从而对基底215的边缘部施压。即, 环形边230在置于基底支撑台214的状态下,通过自身重量对基底 215的边缘部施压,施压部238具有与基底215的边缘部相接触的施 压面238a。
如先前通过图1进行的说明,当在基底上交替层叠氧化硅和氮化 膜时,由加工导致在氧化硅膜的应力和氮化膜的应力之间产生应力 差,由此,引发基底变形(warpage,弯曲或者扭曲)。这种基底变 形导致基底的边缘部从基底支撑台离开,从而基底变形成基底中心部 凹陷的“U”字形。这将影响基底内的温度分布(基底中心与边缘之 间)等,因此对加工均匀度(例如,蒸镀率)产生较大影响。实际可 知:在完成如上所述的加工后,在基底边缘部测量的蒸镀率明显低于 在基底中心部测量的蒸镀率。因此,为防止基底边缘部从基底支撑台 离开而导致基底变形的现象,可以通过环形边230的施压部238对基 底215的边缘部施压。
另一方面,如图12所示,被环形边230的施压部238施压的基 底215的边缘部的宽度(w)可以是,从基底215的边缘向该基底215 内侧约0.5mm至3mm的距离,由于该部分在实际半导体加工中并非 是用于半导体器件的部分,因此不会影响半导体器件的收益率。另外, 先前说明的施压面238a可以具有与边缘部相对应的宽度(w)。
如图12所示,环形边230可以只通过施压部238来保持被支撑 在基底支撑台214上的状态,并且支撑部232可以保持从基底支撑台 214的边缘部离开的状态(d)。在该情况下,环形边230的整体重 量通过施压部238的施压面238a传递至基底215的边缘部,因此可 以使环形边230的重量达到最小的同时将高的压力传递至基底215的 边缘部。该原理可通过压力大小与接触面积的大小成反比的事实来理 解。
产业上的可利用性
本发明可应用于各种形状的存储元件的制造方法和装置。

三维结构存储元件的制造装置.pdf_第1页
第1页 / 共16页
三维结构存储元件的制造装置.pdf_第2页
第2页 / 共16页
三维结构存储元件的制造装置.pdf_第3页
第3页 / 共16页
点击查看更多>>
资源描述

《三维结构存储元件的制造装置.pdf》由会员分享,可在线阅读,更多相关《三维结构存储元件的制造装置.pdf(16页珍藏版)》请在专利查询网上搜索。

本发明涉及一种三维结构存储元件的制造装置,所述装置包括:用于实行基底加工的腔室;基底支撑台,其设置于所述腔室内并用于放置所述基底,并通过升降而转换至所述基底出入于所述腔室内部的解除位置和对所述基底进行加工的加工位置;环形边,当所述基底支撑台处于所述解除位置时,所述环形边位于所述基底的上部,并且所述环形边具有当所述基底支撑台转换至所述加工位置时,对位于所述基底支撑台上部的所述基底的边缘部施压的施压面。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 化学;冶金 > 对金属材料的镀覆;用金属材料对材料的镀覆;表面化学处理;金属材料的扩散处理;真空蒸发法、溅射法、离子注入法或化学气相沉积法的一般镀覆;金属材料腐蚀或积垢的一般抑制〔2〕


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1