低杂散的小步进高速跳频频率合成器.pdf

上传人:r5 文档编号:1096145 上传时间:2018-03-31 格式:PDF 页数:5 大小:297.92KB
返回 下载 相关 举报
摘要
申请专利号:

CN201010212077.7

申请日:

2010.06.29

公开号:

CN102013889A

公开日:

2011.04.13

当前法律状态:

撤回

有效性:

无权

法律详情:

发明专利申请公布后的视为撤回IPC(主分类):H03L 7/18申请公布日:20110413|||公开

IPC分类号:

H03L7/18

主分类号:

H03L7/18

申请人:

上海杰盛无线通讯设备有限公司

发明人:

王鲁培; 周德伟; 王斌; 李强; 张记谆

地址:

200444 上海市宝山区宝山城市工业园区园泰路399号

优先权:

专利代理机构:

上海东亚专利商标代理有限公司 31208

代理人:

罗习群

PDF下载: PDF下载
内容摘要

本发明公开了一种低杂散的小步进高速跳频频率合成器,一本振模块输出分别与DDS模块和混频分频模块连接,本振模块为DDS模块提供时钟信号,DDS模块输出小步进跳频信号给混频分频模块,混频分频模块将DDS模块输出的小步进跳频信号与本振模块输入的信号进行上变频,然后进行分频输出。本发明的优点是噪声低、杂散性能佳、跳频速度快、成本低、调试简单。

权利要求书

1: 一种低杂散的小步进高速跳频频率合成器,其特征在于 : 一本振模块输出分别与 DDS 模块和混频分频模块连接,本振模块为 DDS 模块提供时 钟信号,DDS 模块输出小步进跳频信号给混频分频模块,混频分频模块将 DDS 模块输出 的小步进跳频信号与本振模块输入的信号进行上变频,然后进行分频输出。
2: 按权利要求 1 所述的低杂散的小步进高速跳频频率合成器,其特征在于 : 所述的上变频,是 DDS 模块的输出与 DDS 输入的时钟信号进行上变频,上变频完成 后通过分频器降低信号的输出杂散。

说明书


低杂散的小步进高速跳频频率合成器

    技术领域 本发明涉及一种无线通信系统中的频率合成器,特别涉及一种低杂散的小步进 高速跳频频率合成器。
     背景技术 频率合成技术起源于二十世纪 30 年代,当时所采用的频率合成方法是直接频率 合成。 它是利用混频、倍频、分频的方法由参考源频率经过加、减、乘、除运算,直接 组合出所需要的的频率。 它的优点是捷变速度快,相位噪声低,但由于结构复杂,价格 昂贵,很快被淘汰。
     在此之后出现了间接频率合成。 这种方法主要是将相位反馈理论和锁相环技术 运用于频率合成领域,即所谓的 PLL 频率合成技术。 PLL 频率合成技术克服了直接式频 率合成的许多缺点,特别是它易于集成化,使得体积小、相位噪声低、杂散抑制输出频 率高,但它的频率切换时间相对较长。
     随着数字信号理论和超大规模集成电路的发展,在频率合成领域诞生了技术性 的革命,那就是直接数字频率合成技术 (direct digital synthesis,DDS)。 这是一种频率合 成的新方法,频率转换时间短、频率分辨率高、输出相位连续、控制灵活方便,但其频 率上限较低且杂散较大,极大的限制了 DDS 的推广和应用。 随着电子技术的发展,各类 电子系统对信号源的要求越来越高,如何抑制 DDS 输出信号中杂散也就成了研究热点。
     发明内容 本发明所要解决的技术问题是要提供一种噪声低、杂散性能佳、跳频速度快、 成本低、调试简单的低杂散的小步进高速跳频频率合成器。
     为了解决以上的技术问题,本发明提供了一种低杂散的小步进高速跳频频率合 成器,一本振模块输出分别与 DDS 模块和混频分频模块连接,本振模块为 DDS 模块提供 时钟信号,DDS 模块输出小步进跳频信号给混频分频模块,混频分频模块将 DDS 模块输 出的小步进跳频信号与本振模块输入的信号进行上变频,然后进行分频输出。
     所述的上变频,是 DDS 模块的输出与 DDS 输入的时钟信号进行上变频,上变频 完成后通过分频器降低信号的输出杂散。
     本发明的优越功效在于 :
     1) 在输出频率与直接 DDS 相同的情况下,杂散性能有大幅度的提高,提高的幅 度取决与混频分频模块中分频器的分频比 N ;
     2) 通过此种变换,杂散幅度下降 20*log10(N)dB,在成本及工艺变化不大的情 况下,大幅度提高了 DDS 频率合成器的杂散性能 ;
     3) 噪声低、跳频速度快、成本低、调试简单。
     附图说明
     图 1 是本发明频率合成器的原理方框图 ; 图 2 是本发明本振模块原理方框图 ; 图 3 是本发明 DDS 模块原理方框图 ; 图 4 是本发明混频分频模块原理方框图。具体实施方式
     请参阅附图所示,对本发明作进一步的描述。
     如图 1 所示,本发明提供了一种低杂散的小步进高速跳频频率合成器,一本振 模块输出分别与 DDS 模块和混频分频模块连接,本振模块为 DDS 模块提供时钟信号, DDS 模块输出小步进跳频信号给混频分频模块,混频分频模块将 DDS 模块输出的小步进 跳频信号与本振模块输入的信号进行上变频,然后进行分频输出。
     所述的上变频,是 DDS 模块的输出与 DDS 输入的时钟信号进行上变频,上变频 完成后通过分频器降低信号的输出杂散。
     如图 2 本振模块的 A 点接 10MHz 参考源,为鉴频鉴相器的参考输入端,鉴频鉴 相器比较参考源与压控振荡器反馈回来的信号的相位差,通过电荷泵输出脉冲电流,脉 冲电流经过低通滤波器进行充放电并滤波,提供纯净的直流控制电压给压控振荡器。 压 控振荡器的输出经过功分器后分两路,一路 B 点接 DDS 模块 A 点,一路 C 点接混频分频 模块 A 点。 如图 3 所示, DDS 模块采用市售高性能 DDS 器件 AD9912,通过低通滤波器滤 除二次谐波信号,输出后在 B 点给混频分频模块的 A 点。
     如图 4 所示,混频分频模块 A 点接 DDS 模块 B 点,混频分频模块 B 点接本振模 块 C 点,将两个模块的输出接入上变频器,上变频器的输出接带通滤波器,带通滤波器 的输出接分频器的输入,分频器的输出接低通滤波器,低通滤波器的输出即为频率合成 器的输出。
    

低杂散的小步进高速跳频频率合成器.pdf_第1页
第1页 / 共5页
低杂散的小步进高速跳频频率合成器.pdf_第2页
第2页 / 共5页
低杂散的小步进高速跳频频率合成器.pdf_第3页
第3页 / 共5页
点击查看更多>>
资源描述

《低杂散的小步进高速跳频频率合成器.pdf》由会员分享,可在线阅读,更多相关《低杂散的小步进高速跳频频率合成器.pdf(5页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN102013889A43申请公布日20110413CN102013889ACN102013889A21申请号201010212077722申请日20100629H03L7/1820060171申请人上海杰盛无线通讯设备有限公司地址200444上海市宝山区宝山城市工业园区园泰路399号72发明人王鲁培周德伟王斌李强张记谆74专利代理机构上海东亚专利商标代理有限公司31208代理人罗习群54发明名称低杂散的小步进高速跳频频率合成器57摘要本发明公开了一种低杂散的小步进高速跳频频率合成器,一本振模块输出分别与DDS模块和混频分频模块连接,本振模块为DDS模块提供时钟信号,DDS模块。

2、输出小步进跳频信号给混频分频模块,混频分频模块将DDS模块输出的小步进跳频信号与本振模块输入的信号进行上变频,然后进行分频输出。本发明的优点是噪声低、杂散性能佳、跳频速度快、成本低、调试简单。51INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书2页附图1页CN102013896A1/1页21一种低杂散的小步进高速跳频频率合成器,其特征在于一本振模块输出分别与DDS模块和混频分频模块连接,本振模块为DDS模块提供时钟信号,DDS模块输出小步进跳频信号给混频分频模块,混频分频模块将DDS模块输出的小步进跳频信号与本振模块输入的信号进行上变频,然后进行分频输出。2按权利。

3、要求1所述的低杂散的小步进高速跳频频率合成器,其特征在于所述的上变频,是DDS模块的输出与DDS输入的时钟信号进行上变频,上变频完成后通过分频器降低信号的输出杂散。权利要求书CN102013889ACN102013896A1/2页3低杂散的小步进高速跳频频率合成器技术领域0001本发明涉及一种无线通信系统中的频率合成器,特别涉及一种低杂散的小步进高速跳频频率合成器。背景技术0002频率合成技术起源于二十世纪30年代,当时所采用的频率合成方法是直接频率合成。它是利用混频、倍频、分频的方法由参考源频率经过加、减、乘、除运算,直接组合出所需要的的频率。它的优点是捷变速度快,相位噪声低,但由于结构复杂。

4、,价格昂贵,很快被淘汰。0003在此之后出现了间接频率合成。这种方法主要是将相位反馈理论和锁相环技术运用于频率合成领域,即所谓的PLL频率合成技术。PLL频率合成技术克服了直接式频率合成的许多缺点,特别是它易于集成化,使得体积小、相位噪声低、杂散抑制输出频率高,但它的频率切换时间相对较长。0004随着数字信号理论和超大规模集成电路的发展,在频率合成领域诞生了技术性的革命,那就是直接数字频率合成技术DIRECTDIGITALSYNTHESIS,DDS。这是一种频率合成的新方法,频率转换时间短、频率分辨率高、输出相位连续、控制灵活方便,但其频率上限较低且杂散较大,极大的限制了DDS的推广和应用。随。

5、着电子技术的发展,各类电子系统对信号源的要求越来越高,如何抑制DDS输出信号中杂散也就成了研究热点。发明内容0005本发明所要解决的技术问题是要提供一种噪声低、杂散性能佳、跳频速度快、成本低、调试简单的低杂散的小步进高速跳频频率合成器。0006为了解决以上的技术问题,本发明提供了一种低杂散的小步进高速跳频频率合成器,一本振模块输出分别与DDS模块和混频分频模块连接,本振模块为DDS模块提供时钟信号,DDS模块输出小步进跳频信号给混频分频模块,混频分频模块将DDS模块输出的小步进跳频信号与本振模块输入的信号进行上变频,然后进行分频输出。0007所述的上变频,是DDS模块的输出与DDS输入的时钟信。

6、号进行上变频,上变频完成后通过分频器降低信号的输出杂散。0008本发明的优越功效在于00091在输出频率与直接DDS相同的情况下,杂散性能有大幅度的提高,提高的幅度取决与混频分频模块中分频器的分频比N;00102通过此种变换,杂散幅度下降20LOG10NDB,在成本及工艺变化不大的情况下,大幅度提高了DDS频率合成器的杂散性能;00113噪声低、跳频速度快、成本低、调试简单。说明书CN102013889ACN102013896A2/2页4附图说明0012图1是本发明频率合成器的原理方框图;0013图2是本发明本振模块原理方框图;0014图3是本发明DDS模块原理方框图;0015图4是本发明混频。

7、分频模块原理方框图。具体实施方式0016请参阅附图所示,对本发明作进一步的描述。0017如图1所示,本发明提供了一种低杂散的小步进高速跳频频率合成器,一本振模块输出分别与DDS模块和混频分频模块连接,本振模块为DDS模块提供时钟信号,DDS模块输出小步进跳频信号给混频分频模块,混频分频模块将DDS模块输出的小步进跳频信号与本振模块输入的信号进行上变频,然后进行分频输出。0018所述的上变频,是DDS模块的输出与DDS输入的时钟信号进行上变频,上变频完成后通过分频器降低信号的输出杂散。0019如图2本振模块的A点接10MHZ参考源,为鉴频鉴相器的参考输入端,鉴频鉴相器比较参考源与压控振荡器反馈回。

8、来的信号的相位差,通过电荷泵输出脉冲电流,脉冲电流经过低通滤波器进行充放电并滤波,提供纯净的直流控制电压给压控振荡器。压控振荡器的输出经过功分器后分两路,一路B点接DDS模块A点,一路C点接混频分频模块A点。0020如图3所示,DDS模块采用市售高性能DDS器件AD9912,通过低通滤波器滤除二次谐波信号,输出后在B点给混频分频模块的A点。0021如图4所示,混频分频模块A点接DDS模块B点,混频分频模块B点接本振模块C点,将两个模块的输出接入上变频器,上变频器的输出接带通滤波器,带通滤波器的输出接分频器的输入,分频器的输出接低通滤波器,低通滤波器的输出即为频率合成器的输出。说明书CN102013889ACN102013896A1/1页5图1图2图3图4说明书附图CN102013889A。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电子电路


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1