半导体芯片封装结构及封装方法.pdf

上传人:b*** 文档编号:1095887 上传时间:2018-03-31 格式:PDF 页数:15 大小:653.70KB
返回 下载 相关 举报
摘要
申请专利号:

CN200910195984.2

申请日:

2009.09.18

公开号:

CN102024777A

公开日:

2011.04.20

当前法律状态:

驳回

有效性:

无权

法律详情:

发明专利申请公布后的驳回IPC(主分类):H01L 23/495申请公布日:20110420|||实质审查的生效IPC(主分类):H01L 23/495申请日:20090918|||公开

IPC分类号:

H01L23/495; H01L23/48; H01L21/50; H01L21/60

主分类号:

H01L23/495

申请人:

中芯国际集成电路制造(上海)有限公司

发明人:

王津洲

地址:

201203 上海市浦东新区张江路18号

优先权:

专利代理机构:

北京集佳知识产权代理有限公司 11227

代理人:

李丽

PDF下载: PDF下载
内容摘要

一种半导体芯片封装结构及封装方法。其中半导体芯片封装结构,包括:引线框架和正装芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线;管芯垫上有与引线对应的通孔且位于管芯垫边缘;正装芯片的基底相对面与管芯垫粘合且由键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接。本发明不但降低了制造成本,还能得到低的功能/接地阻抗,使器件的电性能提高。

权利要求书

1: 一种半导体芯片封装结构,包括 :引线框架和正装芯片,所述引线框架包括管芯 垫和位于管芯垫外围的引线,其特征在于,管芯垫上有与引线对应的通孔且位于管芯垫 边缘,正装芯片的基底相对面与管芯垫粘合且由键合线穿过通孔将正装芯片上的信号焊 盘与引线框架电连接。
2: 根据权利要求 1 所述的半导体芯片封装结构,其特征在于 :所述信号焊盘为 I/O 信 号焊盘或接地信号焊盘或参考电压信号焊盘。
3: 根据权利要求 1 所述的半导体芯片封装结构,其特征在于 :所述信号焊盘与引线 框架连接是与引线框架的引线连接或者与引线框架的管芯垫连接或者同时与引线框架的 管芯垫和引线连接。
4: 根据权利要求 1 所述的半导体芯片封装结构,其特征在于 :通孔边缘是封闭的与 引线不连通,或者是开放的与引线连通。
5: 根据权利要求 1 所述的半导体芯片封装结构,其特征在于 :所述键合线的材料是 金、铜、铝或铜铝合金。
6: 根据权利要求 1 所述的半导体芯片封装结构,其特征在于 :正装芯片通过薄膜绝 缘隔离物质粘合于管芯垫上。
7: 根据权利要求 6 所述的半导体芯片封装结构,其特征在于 :所述薄膜绝缘隔离物 质是有机化合物,为环氧树脂或聚酰亚胺。
8: 一种半导体芯片封装方法,其特征在于,包括下列步骤 : 提供引线框架和正装芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线,其 中管芯垫上有通孔且位于管芯垫边缘 ; 将正装芯片的基底相对面粘合于管芯垫上 ; 键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接 ;将正装芯片、引线框 架封装成型。
9: 根据权利要求 8 所述的半导体芯片封装方法,其特征在于 :所述信号焊盘为 I/O 信 号焊盘或接地信号焊盘或参考电压信号焊盘。
10: 根据权利要求 8 所述的半导体芯片封装方法,其特征在于 :所述信号焊盘与引线 框架连接是与引线框架的引线连接或者与引线框架的管芯垫连接或者同时与引线框架的 管芯垫和引线连接。
11: 根据权利要求 8 所述的半导体芯片封装方法,其特征在于 :所述通孔边缘可以是 封闭的与引线不连通,也可以是开放的与引线连通。
12: 根据权利要求 8 所述的半导体芯片封装方法,其特征在于 :所述键合线的材料是 金、铜、铝或铜铝合金。
13: 根据权利要求 8 所述的半导体芯片封装方法,其特征在于 :正装芯片通过薄膜绝 缘隔离物质粘合于管芯垫上。
14: 根据权利要求 13 所述的半导体芯片封装方法,其特征在于 :所述薄膜绝缘隔离 物质是有机化合物,为环氧树脂或聚酰亚胺。

说明书


半导体芯片封装结构及封装方法

    【技术领域】
     本发明涉及半导体芯片封装结构及封装方法。背景技术 随着电子元件的小型化、轻量化及多功能化的需求日渐增加,导致半导体封装 密度不断增加,因而必须缩小封装尺寸及封装时所占的面积。 为满足上述的需求所发展 出的技术中,半导体芯片封装技术对于封装芯片的整体成本、效能及可靠度有着深远的 贡献。
     然而,半导体芯片封装过程中,由于正装芯片的封装,需要用粘合剂将正装芯 片和引线框架连接,并且需要用键合线键合进行封装,而键合线键合类型封装电连接路 径长,因而热特性和电特性不佳,不适用于高性能产品。
     另外,正装芯片的封装结构中,为了使输入 / 输出 (I/O) 引线结合率提高,引线 框架上的引脚通常比芯片上的焊盘面积大。 为了封装,引线框架上一般需要提供几百个 I/O 引脚与芯片上的外围焊盘匹配。
     但是,由于引线框架的几何尺寸的限制,引线的尺寸及引线间的空间会很小, 这样将引线框架上的引线与芯片上焊盘连接的键合线的感应系数会限制芯片封装的电性 能。
     为解决上述专利号为 US5386141 的美国专利公开的技术方案描述了将正装芯片 堆叠于引线框架上进行封装的方法如图 1 和 2 所示,图 2 为图 1 中引线框架的俯视图,引 线框架 10 包括承载芯片 12 的管芯垫 14,内引线 22 以及与内引线 22 连接的外引线 20, 其中内引线 22 与管芯垫 14 临近 ;管芯垫 14 作为第一导电层 ;外引线 20 是用来连接功率 供应终端的,内引线 22 由键合线 24 与管芯垫 14 连接 ;另外,管芯垫 14 四角连接的支撑 杆,使管芯垫 14 不与整个引线框架断开。 除上述情况外,内引线 22 可以延伸直接与管 芯垫 14 连接,替代了采用键合线 24 进行连接。 在图 2 中,由键合线 26 将管芯垫 14 与 芯片上焊盘 28 连接。
     再参考图 1,管芯垫 14 上形成有粘合剂层 30,聚合物介质层 32 通过粘合剂层 30 与管芯垫 14 粘接。 在聚合物介质层 32 上依次形成有金属层 34 和导电层 36,所述导电层 36 的材料可以是金,用于焊接芯片 12。
     参考图 2,其中一组引线 40 连接芯片 12 上的焊盘 42 和导电层 36 ;另一组引线 48 连接适用于芯片 12 的功率电压源。 其中金属层 34 和导电层 36 作为管芯垫 14 以外的 导电层,同样具有分配给芯片 12 功能的作用,管芯垫 14 与金属层 34 和导电层 36 之间没 有通孔连接。
     此封装方法通过采用金属层和导电层与芯片上的 I/O 信号焊盘连接,通过采用 多个导电层以改善由于功率分布过于集中而导致的电流过大,并且使 I/O 焊接尺寸增 大。
     但是上述封装方法比较复杂,花费较高,且无法减小整个封装体的面积。
     发明内容 本发明解决的问题是提供一种半导体芯片封装结构及封装方法,防止制作复 杂,成本提高。
     为解决上述问题,本发明提供一种半导体芯片封装结构,包括 :引线框架和正 装芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线 ;管芯垫上有与引线对应的 通孔且位于管芯垫边缘 ;正装芯片的基底相对面与管芯垫粘合且由键合线穿过通孔将正 装芯片上的信号焊盘与引线框架电连接。
     可选的,所述信号焊盘为 I/O 信号焊盘或接地信号焊盘或参考电压信号焊盘。
     可选的,所述信号焊盘与引线框架连接是与引线框架的引线连接或者与引线框 架的管芯垫连接或者同时与引线框架的管芯垫和引线连接。
     可选的,通孔边缘是封闭的与引线不连通,或者是开放的与引线连通。
     可选的,所述键合线的材料是金、铜、铝或铜铝合金。
     可选的,正装芯片通过薄膜绝缘隔离物质粘合于管芯垫上。 所述薄膜绝缘隔离 物质是有机化合物,为环氧树脂或聚酰亚胺。
     本发明还提供一种半导体芯片封装方法,包括下列步骤 :提供引线框架和正装 芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线,其中管芯垫上有通孔且位于 管芯垫边缘 ;将正装芯片的基底相对面粘合于管芯垫上 ;键合线穿过通孔将正装芯片上 的信号焊盘与引线框架电连接 ;将正装芯片、引线框架封装成型。
     可选的,所述信号焊盘为 I/O 信号焊盘或接地信号焊盘或参考电压信号焊盘。
     可选的,所述信号焊盘与引线框架连接是与引线框架的引线连接或者与引线框 架的管芯垫连接或者同时与引线框架的管芯垫和引线连接。
     可选的,通孔边缘是封闭的与引线不连通,或者是开放的与引线连通。
     可选的,所述键合线的材料是金、铜、铝或铜铝合金。
     可选的,正装芯片通过薄膜绝缘隔离物质粘合于管芯垫上。 所述薄膜绝缘隔离 物质是有机化合物,为环氧树脂或聚酰亚胺。
     与现有技术相比,本发明具有以下优点 :在管芯垫上有通孔,且通孔位于管芯 垫边缘,能使后续在管芯垫两侧安装的芯片按相同方向放置,因此管芯垫两侧的芯片内 部接线对称,使半导体芯片封装过程简化,提高了制程的灵活性与效果 ;利用管芯垫上 的通孔,同时加上键合线可以上下左右前后连接的自由度,相当于提供多层连接面的功 能,大大的降低制造成本。
     另外,键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接,而不需要 在管芯垫上再形成其他导电层,不但降低了制造成本,还能得到低的功能 / 接地阻抗, 使器件的电性能提高。
     附图说明
     图 1 是现有技术形成的半导体芯片封装结构的示意图 ;
     图 2 是图 1 中引线框架的俯视图 ;
     图 3 是本发明工艺进行半导体芯片封装的具体实施方式流程图 ;图 4 为本发明半导体芯片封装的第一实施例引线框架示意图 ;
     图 5A、图 5B、图 5C 分别是本发明工艺进行半导体芯片封装的第一实施例的第 一实例、第二实例、第三实例示意图 ;
     图 6 为本发明半导体芯片封装的第二实施例引线框架示意图 ;
     图 7A、图 7B、图 7C 分别是本发明工艺进行半导体芯片封装的第二实施例的第 一实例、第二实例、第三实例示意图。 具体实施方式
     本发明在管芯垫上有通孔,且通孔位于管芯垫边缘,能使后续在管芯垫两侧安 装的芯片按相同方向放置,因此管芯垫两侧的芯片内部接线对称,使半导体芯片封装过 程简化,提高了制程的灵活性与效果 ;利用管芯垫上的通孔,同时加上键合线可以上下 左右前后连接的自由度,相当于提供多层连接面的功能,大大的降低制造成本。 另外, 键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接,而不需要在管芯垫上再形 成其他导电层,不但降低的制造成本,还能得到低的功能 / 接地阻抗,使器件的电性能 提高。
     图 3 是本发明工艺进行半导体芯片封装的具体实施方式流程图。 如图 3 所示, 执行步骤 S11,提供引线框架和正装芯片,所述引线框架包括管芯垫和位于管芯垫外围的 引线,其中管芯垫上有通孔且位于管芯垫边缘 ;执行步骤 S12,将正装芯片的基底相对 面粘合于管芯垫上 ;执行步骤 S13,键合线穿过通孔将正装芯片上的信号焊盘与引线框 架电连接 ;执行步骤 S14,将正装芯片、引线框架封装成型。
     基于上述实施方式形成的半导体芯片封装结构,包括 :引线框架和正装芯片, 所述引线框架包括管芯垫和位于管芯垫外围的引线 ;管芯垫上有与引线对应的通孔且位 于管芯垫边缘 ;正装芯片的基底相对面与管芯垫粘合且由键合线穿过通孔将正装芯片上 的信号焊盘与引线框架电连接。
     下面结合附图对本发明的具体实施方式做详细的说明。
     图 4 为本发明半导体芯片封装的第一实施例引线框架示意图。 如图 4 所示,引线 框架 400 包括管芯垫 404 和位于管芯垫 404 外围的引线 A、B、C、D、E、F、G、H、I、 J、 K、 L、 M、 N、 O、 P、 Q、 R、 S、 T、 U、 V、 W、 X、 Y、 Z、 A’ 和 B’,引线 A、 B、 C、 D、 E、 F、 G、 H、 I、 J、 K、 L、 M、 N、 O、 P、 Q、 R、 S、 T、 U、 V、 W、 X、 Y、 Z、 A’ 和 B’ 以梳形向外延伸且与管芯垫 404 隔开 ;所述管芯垫 404 上有 封 闭 通 孔 21、22、23、24、25、26、27、28、29、30、31、32、33、34、35、36、37、 38、39、40、41、42、43 和 44,所述封闭通孔 21、22、23、24、25、26、27、28、29、 30、31、32、33、34、35、36、37、38、39、40、41、42、43 和 44 位 于 管 芯 垫 404 边 缘 ;其中封闭通孔 22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、 40、41、42、43 和 44 的大小相同,且封闭通孔 22 与引线 B 对应、封闭通孔 23 与引线 C 对应、封闭通孔 24 与引线 D 对应、封闭通孔 25 与引线 E 对应、封闭通孔 26 与引线 F 对 应、封闭通孔 28 与引线 I 对应、封闭通孔 29 与引线 J 对应、封闭通孔 30 与引线 K 对应、 封闭通孔 31 与引线 L 对应、封闭通孔 32 与引线 M 对应、封闭通孔 34 与引线 P 对应、封 闭通孔 35 与引线 Q 对应、封闭通孔 36 与引线 R 对应、封闭通孔 37 与引线 S 对应、封闭通孔 38 与引线 T 对应、封闭通孔 40 与引线 W 对应、封闭通孔 41 与引线 X 对应、封闭 通孔 42 与引线 Y 对应、封闭通孔 43 与引线 Z 对应以及封闭通孔 44 与引线 A’对应 ;而 引线 A 和引线 B’ 对应同一封闭通孔 21,引线 G 和引线 H 对应同一封闭通孔 27,引线 O 和引线 N 对应同一封闭通孔 33,引线 U 和引线 V 对应同一封闭通孔 39。
     本实施例中,引线 A 引线 B’共用一个封闭通孔 21,引线 G 和引线 H 共用一个 封闭通孔 27,引线 O 和引线 N 共用一个封闭通孔 33,引线 U 和引线 V 共用一个封闭通 孔 39,以避免降低管芯垫 404 的整体结构强度。
     本实施例中,封闭通孔 22、23、24、25、26、28、29、30、31、32、34、35、 36、37、38、40、41、42、43 和 44 的大小相同,为大于 0.2mm×0.2mm ;封闭通孔 21、 27、33 和 39 的大小一致,为大于 0.4mm×0.4mm ;除实施例外,封闭通孔 21、22、23、 24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、40、41、42、 43 和 44 的大小只要使管芯垫 404 不与整个引线框架 400 断开,并且使管芯垫 404 上有承 载芯片的区域。
     本实施例中,管芯垫 404 四角连接的支撑杆 411,用于支撑管芯垫 404,不但使 之稳固,并且防止管芯垫 404 与整个引线框架 400 断开。 除实施例外,封闭通孔 22、23、24、25、26 可以是共用的一个通孔 ;28、29、 30、31、32 可以是共用的一个通孔 ;封闭通孔 34、35、36、37、38 可以是共用的一个通 孔 ;封闭通孔 40、41、42、43 和 44 可以是共用的一个通孔。
     图 5A、图 5B、图 5C 分别是本发明工艺进行半导体芯片封装的第一实施例的第 一实例、第二实例、第三实例示意图。 如图 5A 所示,首先,将正装芯片 200 正置装配 于如图 4 所示的引线框架 400 的管芯垫 404 上,并通过粘合剂层 405 将正装芯片 200 带信 号焊盘 202 的基底相对面与管芯垫 404 粘合 ;然后,通过键合线 408 穿过管芯垫 404 上的 封闭通孔 407( 图 4 中标号为 21、22、23、24、25、26、27、28、29、30、31、32、33、 34、35、36、37、38、39、40、41、42、43 和 44) 将正装芯片 200 上的信号焊盘 202 与引 线框架 400 上的引线 402( 图 4 中标号为 A、 B、 C、 D、 E、 F、 G、 H、 I、 J、 K、 L、 M、 N、 O、 P、 Q、 R、 S、 T、 U、 V、 W、 X、 Y、 Z、 A’ 和 B’ ) 进行对应电连接。
     如图 5B 所示,首先,将正装芯片 200 正置装配于如图 4 所示的引线框架 400 的 管芯垫 404 上,并通过粘合剂层 405 将正装芯片 200 带信号焊盘 202 的基底相对面与管 芯垫 404 粘合 ;然后,通过键合线 408 穿过管芯垫 404 上的封闭通孔 407( 图 4 中标号为 21、22、23、24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、 40、41、42、43 和 44) 将正装芯片 200 上的信号焊盘 202 与引线框架 400 的管芯垫 404 上 的焊盘进行对应电连接。
     如图 5C 所示,首先,将正装芯片 200 正置装配于如图 4 所示的引线框架 400 的管 芯垫 404 上,并通过粘合剂层 405 将正装芯片 200 带信号焊盘 202 的基底相对面与管芯垫 404 粘合 ;然后,通过键合线 408 穿过管芯垫 404 上的封闭通孔 407( 图 4 中标号为 21、 22、23、24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、40、 41、42、43 和 44) 将正装芯片 200 上的信号焊盘 202 分别与引线框架 400 上的管芯垫 404 上的焊盘及引线 402( 图 4 中标号为 A、 B、 C、 D、 E、 F、 G、 H、 I、 J、 K、 L、 M、 N、 O、 P、 Q、 R、 S、 T、 U、 V、 W、 X、 Y、 Z、 A’ 和 B’ ) 进行对应电连接,使
     管芯垫 404 上的功能焊盘与引线连接。
     本实施例中,所述粘合剂层 405 是薄膜绝缘隔离层,材料是有机化合物,具体 例如环氧树脂或聚酰亚胺。
     所述信号焊盘 202 指的是 I/O 信号焊盘或接地信号焊盘或参考电压信号焊盘等。 其材料是金属或合金,具体例如铜、铝或铜铝合金。
     键合线 408 的材料是金、铜、铝或铜铝合金。
     除实施例外,还可以用于多芯片的堆叠封装,例如在与正装芯片 200 不同侧的 引线框架 400 上再正置装配一个第二正装芯片,且第二正装芯片基底面通过粘合剂层与 引线框架粘合,然后同样在正装芯片 200 的基底面上安装散热器用于散热,进而提高电 性能 ;另外还可以在正装芯片 200 上再将带焊盘的基底相对面与引线框架粘合并且键合 线穿过引线框架上的封闭通孔,在正装芯片 200 上正置装配一个第三正装芯片,且第三 正装芯片的带焊盘的基底相对面通过粘合剂层与正装芯片 200 基底面粘合,然后在第三 正装芯片的基底面安装散热器用于散热,进而提高电性能。
     继续参考图 5A、图 5B 和图 5C,引线框架 400 包括管芯垫 404 和位于管芯垫 404 外围的引线 402,其中管芯垫 404 上具有封闭通孔 407,且封闭通孔 407 位于管芯垫 404 边 缘 ;正装芯片 200,位于引线框架 400 上,并且通过粘合剂层 405 与管芯垫 404 粘合,其 中与管芯垫 404 粘合的是基底相对面 ;信号焊盘 202,位于正装芯片 200 的基底相对面 ; 键合线 408,穿过封闭通孔 407 将信号焊盘 202 与引线 402 或者管芯垫 404 上的焊盘或者 同时与引线 402 和管芯垫 404 上的焊盘电连接。 图 6 为本发明半导体芯片封装的第二实施例引线框架示意图。 引线框架 400 包 括管芯垫 404 和位于管芯垫 404 外围的引线 A、 B、 C、 D、 E、 F、 G、 H、 I、 J、 K、 L、 M、 N、 O、 P、 Q、 R、 S、 T、 U、 V、 W、 X、 Y、 Z、 A’ 和 B’,引线 A、 B、 C、 D、 E、 F、 G、 H、 I、 J、 K、 L、 M、 N、 O、 P、 Q、 R、 S、 T、 U、 V、 W、 X、 Y、 Z、 A’ 和 B’ 以梳形向外延伸且与管芯垫 404 隔开 ;所述管芯垫 404 上有开放通孔 22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43 和 44,封闭通孔 21、27、33 和 39,所述开放通孔 22、23、24、25、26、28、29、30、31、 32、34、35、36、37、38、40、41、42、43 和 44 在管芯垫 404 边缘断开,与对应引线连 通 ;其中开放通孔 22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、 40、41、42、43 和 44 的大小相同,且开放通孔 22 与引线 B 对应、开放通孔 23 与引线 C 对应、开放通孔 24 与引线 D 对应、开放通孔 25 与引线 E 对应、开放通孔 26 与引线 F 对 应、开放通孔 28 与引线 I 对应、开放通孔 29 与引线 J 对应、开放通孔 30 与引线 K 对应、 开放通孔 31 与引线 L 对应、开放通孔 32 与引线 M 对应、开放通孔 34 与引线 P 对应、开 放通孔 35 与引线 Q 对应、开放通孔 36 与引线 R 对应、开放通孔 37 与引线 S 对应、开放 通孔 38 与引线 T 对应、开放通孔 40 与引线 W 对应、开放通孔 41 与引线 X 对应、开放 通孔 42 与引线 Y 对应、开放通孔 43 与引线 Z 对应以及开放通孔 44 与引线 A’对应 ;而 引线 A 和引线 B’ 对应同一封闭通孔 21,引线 G 和引线 H 对应同一封闭通孔 27,引线 O 和引线 N 对应同一封闭通孔 33,引线 U 和引线 V 对应同一封闭通孔 39。
     本实施例中,引线 A 引线 B’共用一个封闭通孔 21,引线 G 和引线 H 共用一个 封闭通孔 27,引线 O 和引线 N 共用一个封闭通孔 33,引线 U 和引线 V 共用一个封闭通
     孔 39,以避免降低管芯垫 404 的整体结构强度。
     本实施例中,开放通孔 22、23、24、25、26、28、29、30、31、32、34、35、 36、37、38、40、41、42、43 和 44 的大小相同,为 0.2mm×0.3mm ;封闭通孔 21、27、 33 和 39 的大小一致,为 0.4mm×0.4mm ;除实施例外,开放通孔 22、23、24、25、26、 28、29、30、31、32、34、35、36、37、38、40、41、42、43 和 44 以 及 封 闭 通 孔 21、 27、33 和 39 的大小可以是使管芯垫 404 不与整个引线框架 400 断开,并且使管芯垫 404 上有承载芯片的区域。
     本实施例中,管芯垫 404 四角连接的支撑杆 411,用于支撑管芯垫 404,不但使 之稳固,并且防止管芯垫 404 与整个引线框架 400 断开。
     除实施例外,开放通孔 22、23、24、25、26 可以是共用的一个通孔 ;28、29、 30、31、32 可以是共用的一个通孔 ;开放通孔 34、35、36、37、38 可以是共用的一个通 孔 ;开放通孔 40、41、42、43 和 44 可以是共用的一个通孔。
     图 7A、图 7B、图 7C 分别是本发明工艺进行半导体芯片封装的第二实施例的第 一实例、第二实例、第三实例示意图。 如图 7A 所示,首先,将正装芯片 200 放置于如 图 6 所示的引线框架 400 的管芯垫 404 上,并通过粘合剂层 405 将正装芯片 200 的基底相 对面与管芯垫 404 粘合,所述正装芯片 200 上具有信号焊盘 202,其中具有信号焊盘 202 的正装芯片 200 表面为基底相对面,与基底相对面对应的为基底面 ;键合线 408 穿过管芯 垫 404 上的开放通孔 407( 图 6 中的标号为 22、23、24、25、26、28、29、30、31、32、 34、35、36、37、38、40、41、42、43 和 44),将正装芯片 200 上的信号焊盘 202 与引线 框架 400 上的引线 402( 图 6 中标号为 A、 B、 C、 D、 E、 F、 G、 H、 I、 J、 K、 L、 M、 N、 O、 P、 Q、 R、 S、 T、 U、 V、 W、 X、 Y、 Z、 A’ 和 B’ ) 进行对应电连接。
     如图 7B 所示,首先,将正装芯片 200 放置于如图 6 所示的引线框架 400 的管芯 垫 404 上,并通过粘合剂层 405 将正装芯片 200 的基底相对面与管芯垫 404 粘合,所述正 装芯片 200 上具有信号焊盘 202,其中具有信号焊盘 202 的正装芯片 200 表面为基底相对 面,与基底相对面对应的为基底面 ;键合线 408 穿过管芯垫 404 上的开放通孔 407( 图 6 中 的 标 号 为 22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、 42、43 和 44),将正装芯片 200 上的信号焊盘 202 与引线框架 400 的管芯垫 404 上的焊盘 进行对应电连接。
     如图 7C 所示,首先,将正装芯片 200 放置于如图 6 所示的引线框架 400 的管芯 垫 404 上,并通过粘合剂层 405 将正装芯片 200 的基底相对面与管芯垫 404 粘合,所述正 装芯片 200 上具有信号焊盘 202,其中具有信号焊盘 202 的正装芯片 200 表面为基底相对 面,与基底相对面对应的为基底面 ;键合线 408 穿过管芯垫 404 上的开放通孔 407( 图 6 中 的 标 号 为 22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、 42、43 和 44),将正装芯片 200 上的信号焊盘 202 分别与引线框架 400 上的管芯垫 404 上 的焊盘及引线 402( 图 4 中标号为 A、 B、 C、 D、 E、 F、 G、 H、 I、 J、 K、 L、 M、 N、 O、 P、 Q、 R、 S、 T、 U、 V、 W、 X、 Y、 Z、 A’ 和 B’ ) 进行对应电连接,使管芯 垫 404 上的功能焊盘与引线连接。
     除实施例外,还可以用于多芯片的堆叠封装,例如在与正装芯片 200 不同侧的 引线框架 400 上再正置装配一个第二正装芯片,且第二正装芯片基底面通过粘合剂层与引线框架粘合,然后同样在正装芯片 200 的基底面上安装散热器用于散热,进而提高电 性能 ;另外还可以在正装芯片 200 上再将带焊盘的基底相对面与引线框架粘合并且键合 线穿过引线框架上的封闭通孔,在正装芯片 200 上正置装配一个第三正装芯片,且第三 正装芯片的带焊盘的基底相对面通过粘合剂层与正装芯片 200 基底面粘合,然后在第三 正装芯片的基底面安装散热器用于散热,进而提高电性能。
     继续参考图 7A、图 7B 和图 7C,引线框架 400 包括管芯垫 404 和位于管芯垫 404 外围的引线 402,其中管芯垫 404 上具有开放通孔 407,且开放通孔 407 位于管芯垫 404 边 缘 ;正装芯片 200,位于引线框架 400 上,并且通过粘合剂层 405 与管芯垫 404 粘合,其 中与管芯垫 404 粘合的是基底相对面 ;信号焊盘 202,位于正装芯片 200 的基底相对面 ; 键合线 408,穿过开放通孔 407 将信号焊盘 202 与引线 402 或者管芯垫 404 上的焊盘或者 同时与引线 402 和管芯垫 404 上的焊盘电连接。
     虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。 任何本领域技 术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护 范围应当以权利要求所限定的范围为准。

半导体芯片封装结构及封装方法.pdf_第1页
第1页 / 共15页
半导体芯片封装结构及封装方法.pdf_第2页
第2页 / 共15页
半导体芯片封装结构及封装方法.pdf_第3页
第3页 / 共15页
点击查看更多>>
资源描述

《半导体芯片封装结构及封装方法.pdf》由会员分享,可在线阅读,更多相关《半导体芯片封装结构及封装方法.pdf(15页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN102024777A43申请公布日20110420CN102024777ACN102024777A21申请号200910195984222申请日20090918H01L23/495200601H01L23/48200601H01L21/50200601H01L21/6020060171申请人中芯国际集成电路制造上海有限公司地址201203上海市浦东新区张江路18号72发明人王津洲74专利代理机构北京集佳知识产权代理有限公司11227代理人李丽54发明名称半导体芯片封装结构及封装方法57摘要一种半导体芯片封装结构及封装方法。其中半导体芯片封装结构,包括引线框架和正装芯片,所述引。

2、线框架包括管芯垫和位于管芯垫外围的引线;管芯垫上有与引线对应的通孔且位于管芯垫边缘;正装芯片的基底相对面与管芯垫粘合且由键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接。本发明不但降低了制造成本,还能得到低的功能/接地阻抗,使器件的电性能提高。51INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书7页附图6页CN102024791A1/1页21一种半导体芯片封装结构,包括引线框架和正装芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线,其特征在于,管芯垫上有与引线对应的通孔且位于管芯垫边缘,正装芯片的基底相对面与管芯垫粘合且由键合线穿过通孔将正装芯片上的信号焊盘。

3、与引线框架电连接。2根据权利要求1所述的半导体芯片封装结构,其特征在于所述信号焊盘为I/O信号焊盘或接地信号焊盘或参考电压信号焊盘。3根据权利要求1所述的半导体芯片封装结构,其特征在于所述信号焊盘与引线框架连接是与引线框架的引线连接或者与引线框架的管芯垫连接或者同时与引线框架的管芯垫和引线连接。4根据权利要求1所述的半导体芯片封装结构,其特征在于通孔边缘是封闭的与引线不连通,或者是开放的与引线连通。5根据权利要求1所述的半导体芯片封装结构,其特征在于所述键合线的材料是金、铜、铝或铜铝合金。6根据权利要求1所述的半导体芯片封装结构,其特征在于正装芯片通过薄膜绝缘隔离物质粘合于管芯垫上。7根据权利。

4、要求6所述的半导体芯片封装结构,其特征在于所述薄膜绝缘隔离物质是有机化合物,为环氧树脂或聚酰亚胺。8一种半导体芯片封装方法,其特征在于,包括下列步骤提供引线框架和正装芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线,其中管芯垫上有通孔且位于管芯垫边缘;将正装芯片的基底相对面粘合于管芯垫上;键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接;将正装芯片、引线框架封装成型。9根据权利要求8所述的半导体芯片封装方法,其特征在于所述信号焊盘为I/O信号焊盘或接地信号焊盘或参考电压信号焊盘。10根据权利要求8所述的半导体芯片封装方法,其特征在于所述信号焊盘与引线框架连接是与引线框架的引线连接或者与引。

5、线框架的管芯垫连接或者同时与引线框架的管芯垫和引线连接。11根据权利要求8所述的半导体芯片封装方法,其特征在于所述通孔边缘可以是封闭的与引线不连通,也可以是开放的与引线连通。12根据权利要求8所述的半导体芯片封装方法,其特征在于所述键合线的材料是金、铜、铝或铜铝合金。13根据权利要求8所述的半导体芯片封装方法,其特征在于正装芯片通过薄膜绝缘隔离物质粘合于管芯垫上。14根据权利要求13所述的半导体芯片封装方法,其特征在于所述薄膜绝缘隔离物质是有机化合物,为环氧树脂或聚酰亚胺。权利要求书CN102024777ACN102024791A1/7页3半导体芯片封装结构及封装方法技术领域0001本发明涉及。

6、半导体芯片封装结构及封装方法。背景技术0002随着电子元件的小型化、轻量化及多功能化的需求日渐增加,导致半导体封装密度不断增加,因而必须缩小封装尺寸及封装时所占的面积。为满足上述的需求所发展出的技术中,半导体芯片封装技术对于封装芯片的整体成本、效能及可靠度有着深远的贡献。0003然而,半导体芯片封装过程中,由于正装芯片的封装,需要用粘合剂将正装芯片和引线框架连接,并且需要用键合线键合进行封装,而键合线键合类型封装电连接路径长,因而热特性和电特性不佳,不适用于高性能产品。0004另外,正装芯片的封装结构中,为了使输入/输出I/O引线结合率提高,引线框架上的引脚通常比芯片上的焊盘面积大。为了封装,。

7、引线框架上一般需要提供几百个I/O引脚与芯片上的外围焊盘匹配。0005但是,由于引线框架的几何尺寸的限制,引线的尺寸及引线间的空间会很小,这样将引线框架上的引线与芯片上焊盘连接的键合线的感应系数会限制芯片封装的电性能。0006为解决上述专利号为US5386141的美国专利公开的技术方案描述了将正装芯片堆叠于引线框架上进行封装的方法如图1和2所示,图2为图1中引线框架的俯视图,引线框架10包括承载芯片12的管芯垫14,内引线22以及与内引线22连接的外引线20,其中内引线22与管芯垫14临近;管芯垫14作为第一导电层;外引线20是用来连接功率供应终端的,内引线22由键合线24与管芯垫14连接;另。

8、外,管芯垫14四角连接的支撑杆,使管芯垫14不与整个引线框架断开。除上述情况外,内引线22可以延伸直接与管芯垫14连接,替代了采用键合线24进行连接。在图2中,由键合线26将管芯垫14与芯片上焊盘28连接。0007再参考图1,管芯垫14上形成有粘合剂层30,聚合物介质层32通过粘合剂层30与管芯垫14粘接。在聚合物介质层32上依次形成有金属层34和导电层36,所述导电层36的材料可以是金,用于焊接芯片12。0008参考图2,其中一组引线40连接芯片12上的焊盘42和导电层36;另一组引线48连接适用于芯片12的功率电压源。其中金属层34和导电层36作为管芯垫14以外的导电层,同样具有分配给芯片。

9、12功能的作用,管芯垫14与金属层34和导电层36之间没有通孔连接。0009此封装方法通过采用金属层和导电层与芯片上的I/O信号焊盘连接,通过采用多个导电层以改善由于功率分布过于集中而导致的电流过大,并且使I/O焊接尺寸增大。0010但是上述封装方法比较复杂,花费较高,且无法减小整个封装体的面积。说明书CN102024777ACN102024791A2/7页4发明内容0011本发明解决的问题是提供一种半导体芯片封装结构及封装方法,防止制作复杂,成本提高。0012为解决上述问题,本发明提供一种半导体芯片封装结构,包括引线框架和正装芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线;管芯垫上有与引。

10、线对应的通孔且位于管芯垫边缘;正装芯片的基底相对面与管芯垫粘合且由键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接。0013可选的,所述信号焊盘为I/O信号焊盘或接地信号焊盘或参考电压信号焊盘。0014可选的,所述信号焊盘与引线框架连接是与引线框架的引线连接或者与引线框架的管芯垫连接或者同时与引线框架的管芯垫和引线连接。0015可选的,通孔边缘是封闭的与引线不连通,或者是开放的与引线连通。0016可选的,所述键合线的材料是金、铜、铝或铜铝合金。0017可选的,正装芯片通过薄膜绝缘隔离物质粘合于管芯垫上。所述薄膜绝缘隔离物质是有机化合物,为环氧树脂或聚酰亚胺。0018本发明还提供一种半导体芯。

11、片封装方法,包括下列步骤提供引线框架和正装芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线,其中管芯垫上有通孔且位于管芯垫边缘;将正装芯片的基底相对面粘合于管芯垫上;键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接;将正装芯片、引线框架封装成型。0019可选的,所述信号焊盘为I/O信号焊盘或接地信号焊盘或参考电压信号焊盘。0020可选的,所述信号焊盘与引线框架连接是与引线框架的引线连接或者与引线框架的管芯垫连接或者同时与引线框架的管芯垫和引线连接。0021可选的,通孔边缘是封闭的与引线不连通,或者是开放的与引线连通。0022可选的,所述键合线的材料是金、铜、铝或铜铝合金。0023可选的,。

12、正装芯片通过薄膜绝缘隔离物质粘合于管芯垫上。所述薄膜绝缘隔离物质是有机化合物,为环氧树脂或聚酰亚胺。0024与现有技术相比,本发明具有以下优点在管芯垫上有通孔,且通孔位于管芯垫边缘,能使后续在管芯垫两侧安装的芯片按相同方向放置,因此管芯垫两侧的芯片内部接线对称,使半导体芯片封装过程简化,提高了制程的灵活性与效果;利用管芯垫上的通孔,同时加上键合线可以上下左右前后连接的自由度,相当于提供多层连接面的功能,大大的降低制造成本。0025另外,键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接,而不需要在管芯垫上再形成其他导电层,不但降低了制造成本,还能得到低的功能/接地阻抗,使器件的电性能提高。附。

13、图说明0026图1是现有技术形成的半导体芯片封装结构的示意图;0027图2是图1中引线框架的俯视图;0028图3是本发明工艺进行半导体芯片封装的具体实施方式流程图;说明书CN102024777ACN102024791A3/7页50029图4为本发明半导体芯片封装的第一实施例引线框架示意图;0030图5A、图5B、图5C分别是本发明工艺进行半导体芯片封装的第一实施例的第一实例、第二实例、第三实例示意图;0031图6为本发明半导体芯片封装的第二实施例引线框架示意图;0032图7A、图7B、图7C分别是本发明工艺进行半导体芯片封装的第二实施例的第一实例、第二实例、第三实例示意图。具体实施方式0033。

14、本发明在管芯垫上有通孔,且通孔位于管芯垫边缘,能使后续在管芯垫两侧安装的芯片按相同方向放置,因此管芯垫两侧的芯片内部接线对称,使半导体芯片封装过程简化,提高了制程的灵活性与效果;利用管芯垫上的通孔,同时加上键合线可以上下左右前后连接的自由度,相当于提供多层连接面的功能,大大的降低制造成本。另外,键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接,而不需要在管芯垫上再形成其他导电层,不但降低的制造成本,还能得到低的功能/接地阻抗,使器件的电性能提高。0034图3是本发明工艺进行半导体芯片封装的具体实施方式流程图。如图3所示,执行步骤S11,提供引线框架和正装芯片,所述引线框架包括管芯垫和位于管。

15、芯垫外围的引线,其中管芯垫上有通孔且位于管芯垫边缘;执行步骤S12,将正装芯片的基底相对面粘合于管芯垫上;执行步骤S13,键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接;执行步骤S14,将正装芯片、引线框架封装成型。0035基于上述实施方式形成的半导体芯片封装结构,包括引线框架和正装芯片,所述引线框架包括管芯垫和位于管芯垫外围的引线;管芯垫上有与引线对应的通孔且位于管芯垫边缘;正装芯片的基底相对面与管芯垫粘合且由键合线穿过通孔将正装芯片上的信号焊盘与引线框架电连接。0036下面结合附图对本发明的具体实施方式做详细的说明。0037图4为本发明半导体芯片封装的第一实施例引线框架示意图。如图4。

16、所示,引线框架400包括管芯垫404和位于管芯垫404外围的引线A、B、C、D、E、F、G、H、I、J、K、L、M、N、O、P、Q、R、S、T、U、V、W、X、Y、Z、A和B,引线A、B、C、D、E、F、G、H、I、J、K、L、M、N、O、P、Q、R、S、T、U、V、W、X、Y、Z、A和B以梳形向外延伸且与管芯垫404隔开;所述管芯垫404上有封闭通孔21、22、23、24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、40、41、42、43和44,所述封闭通孔21、22、23、24、25、26、27、28、29、30、31、32、33、34、35、。

17、36、37、38、39、40、41、42、43和44位于管芯垫404边缘;其中封闭通孔22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43和44的大小相同,且封闭通孔22与引线B对应、封闭通孔23与引线C对应、封闭通孔24与引线D对应、封闭通孔25与引线E对应、封闭通孔26与引线F对应、封闭通孔28与引线I对应、封闭通孔29与引线J对应、封闭通孔30与引线K对应、封闭通孔31与引线L对应、封闭通孔32与引线M对应、封闭通孔34与引线P对应、封闭通孔35与引线Q对应、封闭通孔36与引线R对应、封闭通孔37与引线S对应、封闭说明书CN10。

18、2024777ACN102024791A4/7页6通孔38与引线T对应、封闭通孔40与引线W对应、封闭通孔41与引线X对应、封闭通孔42与引线Y对应、封闭通孔43与引线Z对应以及封闭通孔44与引线A对应;而引线A和引线B对应同一封闭通孔21,引线G和引线H对应同一封闭通孔27,引线O和引线N对应同一封闭通孔33,引线U和引线V对应同一封闭通孔39。0038本实施例中,引线A引线B共用一个封闭通孔21,引线G和引线H共用一个封闭通孔27,引线O和引线N共用一个封闭通孔33,引线U和引线V共用一个封闭通孔39,以避免降低管芯垫404的整体结构强度。0039本实施例中,封闭通孔22、23、24、25。

19、、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43和44的大小相同,为大于02MM02MM;封闭通孔21、27、33和39的大小一致,为大于04MM04MM;除实施例外,封闭通孔21、22、23、24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、40、41、42、43和44的大小只要使管芯垫404不与整个引线框架400断开,并且使管芯垫404上有承载芯片的区域。0040本实施例中,管芯垫404四角连接的支撑杆411,用于支撑管芯垫404,不但使之稳固,并且防止管芯垫404与整个引线框架400断开。0041除实。

20、施例外,封闭通孔22、23、24、25、26可以是共用的一个通孔;28、29、30、31、32可以是共用的一个通孔;封闭通孔34、35、36、37、38可以是共用的一个通孔;封闭通孔40、41、42、43和44可以是共用的一个通孔。0042图5A、图5B、图5C分别是本发明工艺进行半导体芯片封装的第一实施例的第一实例、第二实例、第三实例示意图。如图5A所示,首先,将正装芯片200正置装配于如图4所示的引线框架400的管芯垫404上,并通过粘合剂层405将正装芯片200带信号焊盘202的基底相对面与管芯垫404粘合;然后,通过键合线408穿过管芯垫404上的封闭通孔407图4中标号为21、22、。

21、23、24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、40、41、42、43和44将正装芯片200上的信号焊盘202与引线框架400上的引线402图4中标号为A、B、C、D、E、F、G、H、I、J、K、L、M、N、O、P、Q、R、S、T、U、V、W、X、Y、Z、A和B进行对应电连接。0043如图5B所示,首先,将正装芯片200正置装配于如图4所示的引线框架400的管芯垫404上,并通过粘合剂层405将正装芯片200带信号焊盘202的基底相对面与管芯垫404粘合;然后,通过键合线408穿过管芯垫404上的封闭通孔407图4中标号为21、22、23、。

22、24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、40、41、42、43和44将正装芯片200上的信号焊盘202与引线框架400的管芯垫404上的焊盘进行对应电连接。0044如图5C所示,首先,将正装芯片200正置装配于如图4所示的引线框架400的管芯垫404上,并通过粘合剂层405将正装芯片200带信号焊盘202的基底相对面与管芯垫404粘合;然后,通过键合线408穿过管芯垫404上的封闭通孔407图4中标号为21、22、23、24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、40、41、42、43和。

23、44将正装芯片200上的信号焊盘202分别与引线框架400上的管芯垫404上的焊盘及引线402图4中标号为A、B、C、D、E、F、G、H、I、J、K、L、M、N、O、P、Q、R、S、T、U、V、W、X、Y、Z、A和B进行对应电连接,使说明书CN102024777ACN102024791A5/7页7管芯垫404上的功能焊盘与引线连接。0045本实施例中,所述粘合剂层405是薄膜绝缘隔离层,材料是有机化合物,具体例如环氧树脂或聚酰亚胺。0046所述信号焊盘202指的是I/O信号焊盘或接地信号焊盘或参考电压信号焊盘等。其材料是金属或合金,具体例如铜、铝或铜铝合金。0047键合线408的材料是金、铜、。

24、铝或铜铝合金。0048除实施例外,还可以用于多芯片的堆叠封装,例如在与正装芯片200不同侧的引线框架400上再正置装配一个第二正装芯片,且第二正装芯片基底面通过粘合剂层与引线框架粘合,然后同样在正装芯片200的基底面上安装散热器用于散热,进而提高电性能;另外还可以在正装芯片200上再将带焊盘的基底相对面与引线框架粘合并且键合线穿过引线框架上的封闭通孔,在正装芯片200上正置装配一个第三正装芯片,且第三正装芯片的带焊盘的基底相对面通过粘合剂层与正装芯片200基底面粘合,然后在第三正装芯片的基底面安装散热器用于散热,进而提高电性能。0049继续参考图5A、图5B和图5C,引线框架400包括管芯垫4。

25、04和位于管芯垫404外围的引线402,其中管芯垫404上具有封闭通孔407,且封闭通孔407位于管芯垫404边缘;正装芯片200,位于引线框架400上,并且通过粘合剂层405与管芯垫404粘合,其中与管芯垫404粘合的是基底相对面;信号焊盘202,位于正装芯片200的基底相对面;键合线408,穿过封闭通孔407将信号焊盘202与引线402或者管芯垫404上的焊盘或者同时与引线402和管芯垫404上的焊盘电连接。0050图6为本发明半导体芯片封装的第二实施例引线框架示意图。引线框架400包括管芯垫404和位于管芯垫404外围的引线A、B、C、D、E、F、G、H、I、J、K、L、M、N、O、P、。

26、Q、R、S、T、U、V、W、X、Y、Z、A和B,引线A、B、C、D、E、F、G、H、I、J、K、L、M、N、O、P、Q、R、S、T、U、V、W、X、Y、Z、A和B以梳形向外延伸且与管芯垫404隔开;所述管芯垫404上有开放通孔22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43和44,封闭通孔21、27、33和39,所述开放通孔22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43和44在管芯垫404边缘断开,与对应引线连通;其中开放通孔22、23、24、25、26、28、29。

27、、30、31、32、34、35、36、37、38、40、41、42、43和44的大小相同,且开放通孔22与引线B对应、开放通孔23与引线C对应、开放通孔24与引线D对应、开放通孔25与引线E对应、开放通孔26与引线F对应、开放通孔28与引线I对应、开放通孔29与引线J对应、开放通孔30与引线K对应、开放通孔31与引线L对应、开放通孔32与引线M对应、开放通孔34与引线P对应、开放通孔35与引线Q对应、开放通孔36与引线R对应、开放通孔37与引线S对应、开放通孔38与引线T对应、开放通孔40与引线W对应、开放通孔41与引线X对应、开放通孔42与引线Y对应、开放通孔43与引线Z对应以及开放通孔44。

28、与引线A对应;而引线A和引线B对应同一封闭通孔21,引线G和引线H对应同一封闭通孔27,引线O和引线N对应同一封闭通孔33,引线U和引线V对应同一封闭通孔39。0051本实施例中,引线A引线B共用一个封闭通孔21,引线G和引线H共用一个封闭通孔27,引线O和引线N共用一个封闭通孔33,引线U和引线V共用一个封闭通说明书CN102024777ACN102024791A6/7页8孔39,以避免降低管芯垫404的整体结构强度。0052本实施例中,开放通孔22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43和44的大小相同,为02MM03MM。

29、;封闭通孔21、27、33和39的大小一致,为04MM04MM;除实施例外,开放通孔22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43和44以及封闭通孔21、27、33和39的大小可以是使管芯垫404不与整个引线框架400断开,并且使管芯垫404上有承载芯片的区域。0053本实施例中,管芯垫404四角连接的支撑杆411,用于支撑管芯垫404,不但使之稳固,并且防止管芯垫404与整个引线框架400断开。0054除实施例外,开放通孔22、23、24、25、26可以是共用的一个通孔;28、29、30、31、32可以是共用的一个通孔;开放通。

30、孔34、35、36、37、38可以是共用的一个通孔;开放通孔40、41、42、43和44可以是共用的一个通孔。0055图7A、图7B、图7C分别是本发明工艺进行半导体芯片封装的第二实施例的第一实例、第二实例、第三实例示意图。如图7A所示,首先,将正装芯片200放置于如图6所示的引线框架400的管芯垫404上,并通过粘合剂层405将正装芯片200的基底相对面与管芯垫404粘合,所述正装芯片200上具有信号焊盘202,其中具有信号焊盘202的正装芯片200表面为基底相对面,与基底相对面对应的为基底面;键合线408穿过管芯垫404上的开放通孔407图6中的标号为22、23、24、25、26、28、2。

31、9、30、31、32、34、35、36、37、38、40、41、42、43和44,将正装芯片200上的信号焊盘202与引线框架400上的引线402图6中标号为A、B、C、D、E、F、G、H、I、J、K、L、M、N、O、P、Q、R、S、T、U、V、W、X、Y、Z、A和B进行对应电连接。0056如图7B所示,首先,将正装芯片200放置于如图6所示的引线框架400的管芯垫404上,并通过粘合剂层405将正装芯片200的基底相对面与管芯垫404粘合,所述正装芯片200上具有信号焊盘202,其中具有信号焊盘202的正装芯片200表面为基底相对面,与基底相对面对应的为基底面;键合线408穿过管芯垫404上。

32、的开放通孔407图6中的标号为22、23、24、25、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43和44,将正装芯片200上的信号焊盘202与引线框架400的管芯垫404上的焊盘进行对应电连接。0057如图7C所示,首先,将正装芯片200放置于如图6所示的引线框架400的管芯垫404上,并通过粘合剂层405将正装芯片200的基底相对面与管芯垫404粘合,所述正装芯片200上具有信号焊盘202,其中具有信号焊盘202的正装芯片200表面为基底相对面,与基底相对面对应的为基底面;键合线408穿过管芯垫404上的开放通孔407图6中的标号为22、23、24。

33、、25、26、28、29、30、31、32、34、35、36、37、38、40、41、42、43和44,将正装芯片200上的信号焊盘202分别与引线框架400上的管芯垫404上的焊盘及引线402图4中标号为A、B、C、D、E、F、G、H、I、J、K、L、M、N、O、P、Q、R、S、T、U、V、W、X、Y、Z、A和B进行对应电连接,使管芯垫404上的功能焊盘与引线连接。0058除实施例外,还可以用于多芯片的堆叠封装,例如在与正装芯片200不同侧的引线框架400上再正置装配一个第二正装芯片,且第二正装芯片基底面通过粘合剂层与说明书CN102024777ACN102024791A7/7页9引线框架粘。

34、合,然后同样在正装芯片200的基底面上安装散热器用于散热,进而提高电性能;另外还可以在正装芯片200上再将带焊盘的基底相对面与引线框架粘合并且键合线穿过引线框架上的封闭通孔,在正装芯片200上正置装配一个第三正装芯片,且第三正装芯片的带焊盘的基底相对面通过粘合剂层与正装芯片200基底面粘合,然后在第三正装芯片的基底面安装散热器用于散热,进而提高电性能。0059继续参考图7A、图7B和图7C,引线框架400包括管芯垫404和位于管芯垫404外围的引线402,其中管芯垫404上具有开放通孔407,且开放通孔407位于管芯垫404边缘;正装芯片200,位于引线框架400上,并且通过粘合剂层405与管。

35、芯垫404粘合,其中与管芯垫404粘合的是基底相对面;信号焊盘202,位于正装芯片200的基底相对面;键合线408,穿过开放通孔407将信号焊盘202与引线402或者管芯垫404上的焊盘或者同时与引线402和管芯垫404上的焊盘电连接。0060虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。说明书CN102024777ACN102024791A1/6页10图1图2说明书附图CN102024777ACN102024791A2/6页11图3说明书附图CN102024777ACN102024791A3/6页12图4图5A说明书附图CN102024777ACN102024791A4/6页13图5B图5C说明书附图CN102024777ACN102024791A5/6页14图6图7A说明书附图CN102024777ACN102024791A6/6页15图7B图7C说明书附图CN102024777A。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 基本电气元件


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1