利用取样内插的数字视频延迟.pdf

上传人:Y0****01 文档编号:1076998 上传时间:2018-03-30 格式:PDF 页数:14 大小:588.19KB
返回 下载 相关 举报
摘要
申请专利号:

CN85105720

申请日:

1985.07.27

公开号:

CN85105720A

公开日:

1987.01.21

当前法律状态:

终止

有效性:

无权

法律详情:

专利权的终止(专利权有效期届满)申请日:1985.7.27公告日:1992.2.5|||授权|||审定||||||公开

IPC分类号:

H04N9/64; H04N9/28

主分类号:

H04N9/64; H04N9/28

申请人:

R·C·A公司

发明人:

T·V·博尔格

地址:

美国新泽西州普伯林斯顿

优先权:

专利代理机构:

中国专利代理有限公司

代理人:

杨凯

PDF下载: PDF下载
内容摘要

电视显示设备的一种会聚和校正的装置,它包括数字信号延迟电路,这个电路采用了样本插值方法,在外观上提供出相当于整个采样周期的分数部分的信号延迟。相邻几个数字样本分别乘以分数系数后再合并,这几个分数之和为1。分数系数的选择决定了最小的延迟增量。对于给定的水平扫描线,整个样本延迟周期数和起始分数系数都在装配或调整这电视显示设备时由存在存储器件内的信息所提供。

权利要求书

1: 一种用于已数字编码的视频信号的延迟装置,它包括: 从所述已数字编码的视频信号选出若干个数字输入取样中之第一个取样的装置,所述第一数字输入取样具有已编码的振幅值,这振幅值是若干可能值中的一个值; 用来选出与所述第一取样有位移的第二数字输入取样的装置; 合并第一和第二数字输入取样以便形成第三取样的装置,这个装置包括可变延迟装置,第三取样对于所述第一和第二数字输入取样而言具有视在的预定位移。
2: 根据权利要求1定义的装置,其中合并所述第一及第二数字输入取样的所述装置,包括产生第一及第二分数取样系数的装置,以及分别根据所述第一和第二分数取样系数,处理所述第一及第二数字输入取样,以便形成所述第三取样的装置。
3: 根据权利要求2定义的装置,其中所述第一和第二分数取样系数形成1的互补分数。
4: 根据权利要求2定义的装置,其中所述可变延迟装置包括有选择地选取所述第一及第二分数取样系数的装置。
5: 根据权利要求2定义的装置,其中所述的第一和第二分数取样系数分别对所述第一和第二数字输入取样提供振幅加权。
6: 根据权利要求1定义的装置,其中所述已数字编码的视频信号包括视频信息的一条行扫描线。
7: 在具有能产生若干电子束以及有荧光显示屏装置的阴极射线管中,已数字编码的彩色分量视频信息对电子束产生作用,而当所述的一个电子束撞击荧光屏时荧光屏产生光的输出,在此情况下用来校 正所述电子束落点位置的装置包括: 选取所述已数字编码的彩色分量视频信息的一个取样的装置; 选取所述已数字编码的彩色分量视频信息的至少另一个与所述取样有位移的取样的装置; 产生若干个取样振幅修改系数的装置; 能把所述振幅修改系数施附于所述被选定的取样以给出若干个振幅被修改的取样的装置;以及 合并所述振幅被修改的取样的装置,以便形成合成的取样,对所述被选定的取样具有视在的位移,其目的是用来校正所述电子束的落点位置。

说明书


本发明是关于视频信号的数字处理,特别是关于为了消除光栅失真和会聚误差而采用的视频信号延迟。

    数字彩色电视系统以预定的速率例如为14.32兆赫,对模拟视频信号进行取样,对于美国国家电视制式委员会(NTSC)规定的彩色信号来说,这速率是彩色副载频的四倍,每个取样的信号振幅由模/数变换器(ADC)变换成数字值。数字化的视频信号经过处理形成红、绿、兰三色驱动信号,由数/模变换器(DAC)变回模拟信号后,再被送至彩色显象管的阴极。

    数字和模拟两种电视接收机都会发生光栅失真和会聚误差。行的会聚误差和光栅失真,例如边缘的枕形失真,可以有选择地在给定的行扫描线上,把一个或多个单独的彩色信号经过延迟而校正过来,以使三种颜色会聚在显象管的屏幕上。在数字系统中,可用下法来完成这种延迟,即把数字取样值打入例如随机存取存储器(RAM)一类的存储装置内,经过预定数目的时钟脉冲后,再把这些取样值取出。这种方法能使视频信息,且因此能使全部视频扫描线,能在显象管屏幕上移动若干步长,步长等于相邻两数字取样(或象素)之间的距离。

    实际的会聚误差和失真误差可能要求视频信息移动整个取样的几分之一,以便把误差校正到规定的容差范围内。1983年3月31日由T.V.Bolger申请的美国专利申请序号No.480,907,题目为“带有校正光栅失真的数字视频处理系统”的专利中,描述了一个数字电视系统,它有一个多相时钟,用来从数字取样存储装置中读出取样值。时钟地相位是可以选择的,以便按照所期望光栅失真或会聚校正,提供三种颜色中每一色的取样延迟量。

    本发明提供的数字电视系统,是利用一个固定频率和单相的时钟,还能给出分数(franction)的取样延迟,以便把失真校正到严格限定的容差范围内。

    依照本发明,对于一行已数字编码的分量视频信号信息的可变延迟装置,它包括从一行已数字编码的视频信号信息中,选出若干数字取样中的第一个取样值的电路,该取样具有若干可能值中的一个值的已编码的振幅值。

    一个电路处理该第一取样,以提供第一个已处理的取样,它的振幅值含有第一取样振幅值乘以第一个分数。

    还有一个电路选取位于第一取样邻近的第二数字取样。

    一些单元处理第二取样,以提供第二个已处理的取样,它的振幅值含有该第二取样振幅值乘以第二分数。第二分数是第一分数对1的互补分数。

    再有一个电路把第一和第二已处理的取样合并起来,以形成第三取样,第三取样具有来自于第一取样的视在位移。

    在附图中,图1是依照本发明一个方面的数字信号处理电路的简图;

    图2示出两个波形,这对理解图1电路的工作原理是有用的。

    现参看图1,从视频信号源(图中未画)来的模拟复合电视信号被加至模/数变换器(ADC)10。ADC10产生出数字信号,其取样率决定于时钟发生器11来的时钟信号频率。为了说明起见,图1电路采用的取样频率等于NTSC彩色信号的彩色副载波频率3.58兆赫的四倍,即取样频率为14.32兆赫。ADC10图示出了能提供8位数字取样,因此产生的取样具有28=256量化级。数字化视频信号加至同步分离电路12,在此经处理分离出行和场同步信息,上述视频信号还加至数字梳状滤波器13把亮度和色度信息分开,且把亮度信息信息送至亮度处理电路14,后者用导线Y提供亮度信号至数字矩阵15。从数字梳状滤波器13来的色度信息被送至色度处理电路16,后者根据时钟发生器11来的、在导线ICK和QCK上的适当整相的I和Q时钟信号,产生出I和Q色信号。导线I和Q上的I和Q色信号也被送至数字矩阵15,后者合并亮度信号和I及Q色信号,分别在导线DR、DC和DB上产生出数字红、绿、兰色信号。

    数字红、绿、兰的每一彩色信号分别送至一个数字延迟电路。图1详细地示出数字延迟电路20,它作用于通过导线DB来的数字兰色信号。为简单起见,对于数字红及绿色信号的相同延迟电路21和22只表示成框图的形式。

    数字矩阵15产生出数字彩色信号取样,为了说明起见,假定这是8位的取样。这些取样通过数字兰信号导线DB被送至缓冲器24,它产生出含有两个相邻8位彩色信号取样的16位取样对。例如,在给定行扫描线上相继的取样对可含有数字取样1及2、取样2及3、和取样3及4,以致每一相继取样对中都有一个不包括在前一取样对内的新的8位取样。该16位取样对被存入随机存取存储器(RAM)25中由写入地址发生器26所决定的位置中。写入地址发生器26是由时钟发生器11通过导线WRCK提供的写入时钟信号给以增量。写入时钟信号首先送至门电路27,后者在行消隐期间,阻止写入时钟信号进入写入地址发生器26。门电路27根据由同步脉冲分离电路12来的信号产生动作。写入地址发生器26根据行复位脉冲来复位每一行扫描线,这个行复位脉冲也可以由同步脉冲分离器12产生。

    兰色视频信号的延迟是这样完成的,在读出RAM25任一取样对以前,先把预定数目的取样对写入到RAM25内。这些取样对是以写入时钟速率即14.32兆赫写入RAM25,差不多相当于每70毫微秒有一个取样对写入RAM25中。于是在RAM25读出取样对以前,写入RAM25内的每一取样对相当于延迟70毫微秒。图中的RAM25能储存128对取样,因此,它能产生的最大延迟为128个取样×70毫微秒/取样=8.96微秒。为了使数字红、绿、兰色信号能彼此在两个方向作水平移动,对于每一数字彩色信号,在每一行扫描线上,可提供一标称的延迟。每一彩色信号所需实际的延迟量于是可通过在该标称延迟上增加或减少延迟来供给。对于图1的延迟电路20,标称延迟为4.48微秒,相当于64个取样×70毫微秒/取样,它给出由RAM25能够产生的最大相对取样移动量。例如,如果由延迟电路22处理的数字绿色信号具有标称延迟4.48微秒,则由延迟电路20处理的兰色信号,相对于绿信号而言,可以最大延迟4.48微秒,或者兰色信号能超前绿色信号最多4.48微秒。延迟量的大小决定于取样由RAM25读出的时间相对于该取样写入RAM25的时间。

    以上讨论的信号延迟单位是由时钟脉冲的总数决定的,即步长为70毫微秒。然而在实际操作中,需要校正的会聚或光栅失真量可能不与这延迟步长的整倍数相当,为使会聚误差或失真误差不超出容差规定的范围,可能需要一个分数的延迟步长。

    延迟电路20、21和22与提供整个延迟步长分数量的手段结合起来,以便精确地校正会聚误差和光栅失真误差。依照本发明的一个方面,分数延迟步长是通过下述方式动作的取样内插电路来实现的。

    对一给定的电视显示设备来说,在装配这台电视显示设备时,已能决定会聚误差和光栅失真量(例如边缘的枕形失真)。决定这误差的一种方法采用放在屏幕的不同位置的光电二极管,以感受实际电子束的落点位置。为了产生一个没有会聚误差或失真误差的光栅由于知道了所需的电子束落点位置,就能确定电子束落点位置中所需偏移的量,以便完成所需的校正。在装配或调整电视显示设备时,用这个移动信息为只读存储器(ROM)30编程。内含有对每一行扫描线的每个数字取样的会聚误差和失真的信息的ROM30,对于特定电视显示设备的特定显象管被单独编程。

    对于给定的行扫描线,为了得到期望校正所需要的兰信号的延迟量(标称延迟加或减延迟移动)由ROM30经过导线PRESET(预置)加至读出延迟计数器31。读出延迟计数器31根据写入时钟信号的增值,当达到从ROM30来的预置取样延迟步长的数目时,按照写入时钟脉冲开始产生输出脉冲。读出延迟计数器31的输出脉冲被送至“与”门32的输入端。“与”门32的另一输入端连接到门27的输入端,这输入端即是写入时钟脉冲。于是一旦超过预置延迟计数时,“与”门32就产生代表写入时钟脉冲的输出脉冲。“与”门32的输出脉冲送至读出地址发生器33,后者由同步分离器12来的信号复位每一条行扫描线。读出地址发生器33接至RAM25,且以“与”门32来的时钟脉冲的频率访问RAM25的特定取样位置。按照取样值从缓冲器24写入RAM25的次序,由读出地址发生器33所访问的地址读出RAM25中的取样,即按先入先出的次序读出。读出地址发生器33总是滞后于地址发生器26,所以总能读出信息。

    如前所述,对RAM25中视频取样的读出,仅延迟时钟脉冲的整倍数不足以精确地校正会聚失真或光栅失真。需要有一个等于一个时钟脉冲延迟的几分之一的延迟。这个分数延迟可由取样内插来实现,将参考图2来说明之。图2表示模拟视频波形35的一部分。波形35直观地表明它被一类似于ADC10的模/数变换器数字取样,例如取样点为35a-f。取样内插是将相邻两取样数字振幅值各乘一分数后再合并,形成一个有新振幅值的新取样。这两个分数直观地选成1的互补分数,即相邻取样对所选定的两个分数之和应为1。

    在图2中,取样点35a-f分别出现在时间T1-T6,且各有振幅值S1-S6。当说明取样内插时,例如采用 1/2 作为每个取样的分数系数,合并相邻两取样的振幅值,例如使取样35a的振幅S1和取样35b的振幅S2合并。合成的取样振幅值将介于原来两取样振幅之间,如取样36b所示,它具有介于S1及S2之间的振幅Sc。如果用合成的取样代替原来的取样,如图2中的取样36b-36f所示,其效果是产生出一个新的已编码波形36,对于波形35出现了偏移或延迟了整个取样周期的一半。所选的分数系数将决定对时间T1的延迟量。例如,对振幅S1采用7/8,而对振幅S2采用1/8,则产生的延迟将为取样周期T1至T2的1/8。

    同样,如果视频信息的行扫描线上的相邻数字取样,利用对1的互补分数系数按上述方式合并,只要选择合适的分数系数,就有可能把视频信息偏移一个所需要的那样小的增量。被选系数的分数值愈大,结果可能得出的延迟步长就愈小。

    例如在图1所示的应用中,每一行扫描线的整数和分数延迟周期数都存入ROM30中,以便对每一行的视频信号信息建立行起始点。如上所述,为了决定取样在什么时候开始从RAM25读出,整数延迟周期是通过导线PRESET加于读出延迟计数器31上。一个代表分数延迟系数的三位的数字字送至系数控制和计数器电路40,后者把这三位数字字又送至取样内插电路41。内插电路41包括缓冲器42、偏移相加电路43及44、反相器45以及加法器46。缓冲器42把RAM25来的16位取样对重新变成两个8位取样,且把这两个取样分别送到偏移相加电路43及44。来自系数控制和计数器电路40的三位字则加至偏移相加电路43和反相器45。这三位字的值决定偏移相加电路43所需的数字偏移的数目。反相器45形成一个表示与1互补分数系数的数字字,这个系数被送至偏移相加电路44且决定其数字偏移的数目。偏移相加电路43和44起了乘法的功能,即把缓冲器42来的取样值与它们各自的分数系数相乘。这是把该数字取样适当的位数根据表示3位数的系数进行移位而完成的。因此偏移的位可使8位数字取样移动整个周期的1/8的延迟增量。因此,有可能得出8.75毫微秒的延迟增量。偏移相加电路43和44的输出经加法器46相加,以形成最后的已延迟校正的视频信息取样。加法器46的输出信号包括取样速率为14.32兆赫的已延迟校正的数字数据,这些数据被送入数/模变换器(DAC)47,后者把数字数据变换成模拟的兰色驱动信号。然后把兰色驱动信号加至显象管或阴极射线管的驱动电路,用来产生所需的指定兰色的电子束。同样,延迟电路21和22的输出也分别送至数/模变换器50及51,由此产生红和绿色的驱动信号。

    利用一对分数系数,上述的内插方法将对给定行扫描线的每一取样提供相同的延迟量。这对某些类型的校正是合适的,例如光栅中心调整;然而,对于其它类型的会聚误差或失真误差,对于沿给定行扫描线的不同位置需要不同的校正量,即不同的取样延迟。例如,会聚误差通常在行扫描线的两端比扫描线中心更为严重。同样,边缘枕形失真在离开阴极射线管屏幕边缘的地方逐步减少其严重程度。对于给定的一条扫描线,这就需要可变的取样延迟量。由于连续取样之间所改变的延迟量比较小,所以可以用改变分数系数的办法来实现所需的可变延迟。

    延迟改变率(在系数改变之间出现的数字取样数)和延迟变化的方向(延迟是增加还是减少)在装配和调整电路时作为误差测量结果也用程序存在ROM30内。系数改变和延迟方向变化的数据被送到系数控制和计数器电路40。这个延迟变化数据使系数计数器或加或减,计数器再去控制内插器41的动作。当系数控制和计数器电路40的系数计数器分别增加或减少至其上限或下限时,有一输出信号送至超前/保持控制电路52。当系数计数器增至其上限时,超前/保持控制电路52能使读出地址发生器33的取样地址加一。这是响应于来自“与”门32的时钟脉冲时出现的正常地址之外的额外增加。同样,当系数计数器减少至其下限时,超前/保持控制电路52能阻止读出地址发生器去增加一个时钟脉冲周期。这就有效地复位超前/保持控制电路52。

    在模拟方式中,利用上述通过取样内插的视在信号延迟技术也可补偿彩色电视摄象机中红、绿和兰摄象拾取器件的偏置和扫描差别。装配摄象机时,可把程序存入ROM内,这对每一行扫描线提供适当的校正量。

    因此,为了使会聚误差和光栅失真误差校正到非常小的容差范围内,上述的取样内插技术对小增量的数字视频信号能提供视在延迟,从而得出适用于高分辨阴极射线管的依照本发明所描述的装置。

利用取样内插的数字视频延迟.pdf_第1页
第1页 / 共14页
利用取样内插的数字视频延迟.pdf_第2页
第2页 / 共14页
利用取样内插的数字视频延迟.pdf_第3页
第3页 / 共14页
点击查看更多>>
资源描述

《利用取样内插的数字视频延迟.pdf》由会员分享,可在线阅读,更多相关《利用取样内插的数字视频延迟.pdf(14页珍藏版)》请在专利查询网上搜索。

电视显示设备的一种会聚和校正的装置,它包括数字信号延迟电路,这个电路采用了样本插值方法,在外观上提供出相当于整个采样周期的分数部分的信号延迟。相邻几个数字样本分别乘以分数系数后再合并,这几个分数之和为1。分数系数的选择决定了最小的延迟增量。对于给定的水平扫描线,整个样本延迟周期数和起始分数系数都在装配或调整这电视显示设备时由存在存储器件内的信息所提供。。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 电学 > 电通信技术


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1