具CMOS数据清除电路的键盘及支持所述键盘的主板.pdf

上传人:b*** 文档编号:1036986 上传时间:2018-03-27 格式:PDF 页数:8 大小:419.68KB
返回 下载 相关 举报
摘要
申请专利号:

CN201010256353.X

申请日:

2010.08.18

公开号:

CN102375547A

公开日:

2012.03.14

当前法律状态:

撤回

有效性:

无权

法律详情:

发明专利申请公布后的视为撤回IPC(主分类):G06F 3/02申请公布日:20120314|||公开

IPC分类号:

G06F3/02

主分类号:

G06F3/02

申请人:

鸿富锦精密工业(深圳)有限公司; 鸿海精密工业股份有限公司

发明人:

黄种棋; 周海清

地址:

518109 广东省深圳市宝安区龙华镇油松第十工业区东环二路2号

优先权:

专利代理机构:

代理人:

PDF下载: PDF下载
内容摘要

一种具CMOS数据清除电路的键盘,包括一键盘控制电路、一键盘接口、一电池组、一第一电阻、一第一电容及一设置于所述键盘的壳体上的连接头,所述键盘控制电路连接至所述键盘接口的数据及电压引脚以进行数据传输及接收一电压,所述连接头包括第一引脚及第二引脚,所述键盘接口还包括一闲置引脚,所述电池组的正极依次经所述第一电阻及所述第一电容接地,所述电池组的负极接地,所述键盘接口的闲置引脚连接于所述第一电阻与所述第一电容之间的节点及连接所述连接头的第二引脚,所述连接头的第一引脚接地。本发明还提供一种支持所述键盘的主板。

权利要求书

1: 一种具 CMOS 数据清除电路的键盘, 包括一键盘控制电路及一键盘接口, 所述键盘 控制电路连接至所述键盘接口的数据及电压引脚以进行数据传输及接收一电压, 其特征在 于: 所述具 CMOS 数据清除电路的键盘还包括一电池组、 一第一电阻、 一第一电容及一设置 于所述键盘的壳体上的连接头, 所述连接头包括第一引脚及第二引脚, 所述键盘接口还包 括一闲置引脚, 所述电池组的正极依次经所述第一电阻及所述第一电容接地, 所述电池组 的负极接地, 所述键盘接口的闲置引脚连接于所述第一电阻与所述第一电容之间的节点及 连接所述连接头的第二引脚, 所述连接头的第一引脚接地。
2: 如权利要求 1 所述的具 CMOS 数据清除电路的键盘, 其特征在于 : 所述连接头的第一 及第二引脚设置于所述键盘的侧面上。
3: 如权利要求 1 所述的具 CMOS 数据清除电路的键盘, 其特征在于 : 所述键盘还包括一 第一二极管及一第二二极管, 所述第一二极管的阳极连接所述键盘接口的电压引脚, 所述 第一二极管的阴极连接所述第一电阻, 所述第二二极管的阳极连接所述电池组的正极, 所 述第二二极管的阴极连接所述第一二极管的阴极。
4: 如权利要求 3 所述的具 CMOS 数据清除电路的键盘, 其特征在于 : 所述键盘还包括 一第二电阻、 一第二电容及一第三电阻, 所述第二电阻串接在所述电池组的正极与所述第 二二极管的阳极之间, 所述第二电容串接在所述第二二极管的阴极与地之间, 所述第三电 阻串接在所述连接头的第一引脚与地之间。
5: 如权利要求 1 所述的具 CMOS 数据清除电路的键盘, 其特征在于 : 所述键盘接口为一 PS/2 接口。
6: 一种主板, 包括一键盘插口、 一超级输入 / 输出芯片及一与所述超级输入 / 输出芯片 相连的南桥芯片, 其特征在于 : 所述南桥芯片包括一用于清除 CMOS 数据的复位信号引脚, 所述键盘插口包括一与所述超级输入 / 输出芯片相连的数据引脚、 一电压引脚及一闲置引 脚, 所述键盘插口的闲置引脚与所述南桥芯片的复位信号引脚相连。
7: 如权利要求 6 所述的主板, 其特征在于 : 所述键盘插口为一 PS/2 插口。

说明书


具 CMOS 数据清除电路的键盘及支持所述键盘的主板

    技术领域 本发明涉及一种键盘及支持所述键盘的主板, 特别涉及一种可方便清除电脑中的 CMOS 数据的键盘及支持所述键盘的主板。
     背景技术
     通常利用电脑主板上的跳线来清除 CMOS 数据以恢复 BIOS 默认设置, 使得用户在 忘记 BIOS 密码而无法启动电脑时可启动电脑。电脑主板上最常见的是一种键帽式跳线, 键 帽式跳线由底座和键帽组成。跳线的底座上设置有若干不连通的引脚, 相邻的两根引脚之 间可通过跳线的键帽电性连接以实现特定的连接关系。在电脑正常工作的情况下, 键帽被 安装在底座上的两个特定引脚之间以实现供电电路对 CMOS 芯片的正常供电, 保证 CMOS 数 据不会丢失。当电脑设置出现故障时, 用户可将键帽从底座上取下并安装在另外两个引脚 之间以清除 CMOS 数据。这就需要拆开机箱, 找到清除 CMOS 数据的跳线位置, 再进行跳线操 作, 给用户带来极大的不便。发明内容
     鉴于以上内容, 有必要提供一种具 CMOS 数据清除电路的键盘及可支持所述键盘 的主板, 以方便用户清除 CMOS 数据。
     一种具 CMOS 数据清除电路的键盘, 包括一键盘控制电路及一键盘接口, 所述键盘 控制电路连接至所述键盘接口的数据及电压引脚以进行数据传输及接收一电压, 所述具 CMOS 数据清除电路的键盘还包括一电池组、 一第一电阻、 一第一电容及一设置于所述键盘 的壳体上的连接头, 所述连接头包括第一引脚及第二引脚, 所述键盘接口还包括一闲置引 脚, 所述电池组的正极依次经所述第一电阻及所述第一电容接地, 所述电池组的负极接地, 所述键盘接口的闲置引脚连接于所述第一电阻与所述第一电容之间的节点及连接所述连 接头的第二引脚, 所述连接头的第一引脚接地。
     一种主板, 包括一键盘插口、 一超级输入 / 输出芯片及一与所述超级输入 / 输出芯 片相连的南桥芯片, 所述南桥芯片包括一用于清除 CMOS 数据的复位信号引脚, 所述键盘插 口包括一与所述超级输入 / 输出芯片相连的数据引脚、 一电压引脚及一闲置引脚, 所述键 盘插口的闲置引脚与所述南桥芯片的复位信号引脚相连。
     相较现有技术, 所述具 CMOS 数据清除电路的键盘通过连接所述键盘壳体上的连 接头的第一及第二引脚来触发所述主板的南桥芯片的复位信号引脚, 以清除所述电脑的 CMOS 数据, 避免在需要清除 CMOS 数据时拆开机箱, 给用户带来了方便。 附图说明
     图 1 为本发明具 CMOS 数据清除电路的键盘的较佳实施方式的示意图。 图 2 为图 1 中连接头连接一跳帽的示意图。 图 3 为本发明具 CMOS 数据清除电路的键盘及支持所述键盘的主板的较佳实施方式的电路示意图。
     主要元件符号说明
     壳体
     电源电路
     连接头
     跳帽
     键盘接口
     键盘控制电路
     电阻
     电容
     二极管
     电池组
     主板
     键盘插口
     超级输入 / 输出芯片
     10 12 16 17 18 19 R1-R3 C1、 C2 D1、 D2 B 20 22 24 26 100南桥芯片 键盘具体实施方式
     下面结合附图及较佳实施方式对本发明作进一步详细描述 :
     请参考图 1 及图 2, 本发明具 CMOS 数据清除电路的键盘 100 的较佳实施方式包括 一壳体 10。所述壳体 10 的侧面上设有作为清除电脑中的 CMOS 数据的一连接头 16, 所述连 接头 16 包括两个不相连的引脚 1 及 2。本实施方式中, 所述连接头 16 的两个引脚 1 及 2 可 设于所述壳体 10 的任何位置, 所述连接头 16 的两个引脚 1 及 2 可通过插接一跳帽 17 实现 电性连接。
     请参考图 3, 所述键盘 100 还包括一键盘接口 18 如 PS(Personal System)/2 接口、 一键盘控制电路 19、 一电池组 B、 二极管 D1 及 D2、 电阻 R1-R3 及电容 C1 及 C2。所述键盘控 制电路 19、 电池组 B、 二极管 D1 及 D2、 电阻 R1-R3 及电容 C1 及 C2 均设置于所述壳体 10 内 的一电路板 ( 未示出 ) 上。所述键盘控制电路 19 连接至所述键盘接口 18 的数据引脚 180 及电压引脚 181 以进行数据传输及接收工作电压。由于所述键盘控制电路 19 为现有键盘 常见的电路, 故这里不再详细说明。
     所述二极管 D1 的阳极连接至所述键盘接口 18 的电压引脚 181, 所述二极管 D1 的 阴极连接所述二极管 D2 的阴极, 所述二极管 D2 的阳极经所述电阻 R1 连接所述电池组 B 的 正极, 所述电池组 B 的负极接地, 所述二极管 D1 的阴极还经所述电容 C1 接地, 并依次经所 述电阻 R2 及电容 C2 接地。所述键盘接口 18 的一闲置引脚 182 分别连接于所述电阻 R2 与 所述电容 C2 之间的节点及连接所述连接头 16 的引脚 2, 所述连接头 16 的引脚 1 经电阻 R3 接地。
     与所述键盘 100 连接的主板 20 包括一键盘插口 22、 一超级输入 / 输出芯片 24 及 一与所述超级输入 / 输出芯片 24 连接的所述南桥芯片 26, 所述南桥芯片 26 包括一复位信号引脚 RTCRST。所述键盘插口 22 中与所述键盘接口 18 中的闲置引脚 182 相对应的闲置 引脚 222 连接所述南桥芯片 26 上的复位信号引脚 RTCRST, 并在所述键盘接口 18 插入所述 键盘插口 22 后, 所述键盘插口 22 中的闲置引脚 222 对应连接所述键盘接口 18 中的闲置引 脚 182 ; 所述键盘插口 22 中的数据引脚 224 对应连接所述键盘接口 18 中的数据引脚 180, 并连接到所述超级输入 / 输出芯片 24 ; 所述键盘插口 22 中的电压引脚 226 对应连接所述 键盘接口 18 中的电压引脚 181。
     当所述键盘接口 18 插入到所述键盘插口 22 后, 装设有所述主板的电脑未被启动 前, 所述电池组 B 通过所述电阻 R1 提供电压给所述二极管 D2 以使所述二极管 D2 导通, 此 时所述电池组 B 通过所述键盘接口 18 的闲置引脚 182 及所述键盘插口 22 的对应闲置引脚 222 输出一高电平信号给所述南桥芯片 26 的复位信号引脚 RTCRST, 当所述南桥芯片 26 的 复位信号引脚 RTCRST 接收到所述高电平信号时, 所述南桥芯片 26 不执行清除 CMOS 数据的 动作, 此时启动电脑, 电脑系统将根据所述南桥芯片 26 内储存的 CMOS 数据执行开机。当所 述电脑开机后, 所述键盘 100 内的键盘接口 18 接收所述键盘插口 22 输出的直流电源并提 供给所述二极管 D1 以使所述二极管 D1 导通, 此时所述键盘接口 18 通过所述电阻 R2、 所述 键盘接口 18 的闲置引脚 182 及所述键盘插口 22 的对应闲置引脚 222 输出一高电平信号给 所述南桥芯片 26 的复位信号引脚 RTCRST, 当所述南桥芯片 26 的复位信号引脚 RTCRST 接收 到所述高电平信号时, 所述南桥芯片 26 不执行清除 CMOS 数据的动作, 保持处于不执行清除 CMOS 数据的状态。
     当需要所述南桥芯片 26 执行清除 CMOS 数据的动作时, 将所述跳帽 17 插设至所述 键盘 100 侧面的连接头 16 的两个引脚 1 及 2 上, 因为所述连接头 16 的引脚 1 通过所述电 阻 R3 接地, 因此通过所述跳帽 17 的连接使所述连接头 16 的引脚 2 通过所述键盘接口 18 的 闲置引脚 182 及所述键盘插口 22 的对应闲置引脚 222 输出一低电平信号给所述南桥芯片 26 的复位信号引脚 RTCRST, 当所述南桥芯片 26 的复位信号引脚 RTCRST 接收到所述低电平 信号时, 所述南桥芯片 26 即执行清除 CMOS 数据的动作。清除 CMOS 数据后, 将所述跳帽 17 从所述连接头 16 的引脚 1 及 2 上移除, 所述南桥芯片 26 的复位信号引脚 RTCRST 又变为高 电平, 启动所述电脑, BIOS 检测到所述南桥芯片 26 中的 CMOS 配置丢失, 即从 CMOS 芯片中 调出缺省配置, 从而实现正常开机。
     本实施方式中, 所述二极管 D1 及 D2 可防止反向电流产生的漏电现象, 对电路要求 不高时, 所述二极管 D1 及 D2 也可省略。
     所述具 CMOS 数据清除电路的键盘 100 通过将一跳帽 17 插设至所述键盘 100 侧面 的连接头 16 的引脚 1 及 2 上来触发所述南桥芯片 26 的复位信号引脚 RTCRST, 以清除所述 电脑的 CMOS 数据, 避免在需要清除 CMOS 数据时拆开机箱, 给用户带来了方便。

具CMOS数据清除电路的键盘及支持所述键盘的主板.pdf_第1页
第1页 / 共8页
具CMOS数据清除电路的键盘及支持所述键盘的主板.pdf_第2页
第2页 / 共8页
具CMOS数据清除电路的键盘及支持所述键盘的主板.pdf_第3页
第3页 / 共8页
点击查看更多>>
资源描述

《具CMOS数据清除电路的键盘及支持所述键盘的主板.pdf》由会员分享,可在线阅读,更多相关《具CMOS数据清除电路的键盘及支持所述键盘的主板.pdf(8页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN102375547A43申请公布日20120314CN102375547ACN102375547A21申请号201010256353X22申请日20100818G06F3/0220060171申请人鸿富锦精密工业(深圳)有限公司地址518109广东省深圳市宝安区龙华镇油松第十工业区东环二路2号申请人鸿海精密工业股份有限公司72发明人黄种棋周海清54发明名称具CMOS数据清除电路的键盘及支持所述键盘的主板57摘要一种具CMOS数据清除电路的键盘,包括一键盘控制电路、一键盘接口、一电池组、一第一电阻、一第一电容及一设置于所述键盘的壳体上的连接头,所述键盘控制电路连接至所述键盘接口。

2、的数据及电压引脚以进行数据传输及接收一电压,所述连接头包括第一引脚及第二引脚,所述键盘接口还包括一闲置引脚,所述电池组的正极依次经所述第一电阻及所述第一电容接地,所述电池组的负极接地,所述键盘接口的闲置引脚连接于所述第一电阻与所述第一电容之间的节点及连接所述连接头的第二引脚,所述连接头的第一引脚接地。本发明还提供一种支持所述键盘的主板。51INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书3页附图3页CN102375554A1/1页21一种具CMOS数据清除电路的键盘,包括一键盘控制电路及一键盘接口,所述键盘控制电路连接至所述键盘接口的数据及电压引脚以进行数据传输及。

3、接收一电压,其特征在于所述具CMOS数据清除电路的键盘还包括一电池组、一第一电阻、一第一电容及一设置于所述键盘的壳体上的连接头,所述连接头包括第一引脚及第二引脚,所述键盘接口还包括一闲置引脚,所述电池组的正极依次经所述第一电阻及所述第一电容接地,所述电池组的负极接地,所述键盘接口的闲置引脚连接于所述第一电阻与所述第一电容之间的节点及连接所述连接头的第二引脚,所述连接头的第一引脚接地。2如权利要求1所述的具CMOS数据清除电路的键盘,其特征在于所述连接头的第一及第二引脚设置于所述键盘的侧面上。3如权利要求1所述的具CMOS数据清除电路的键盘,其特征在于所述键盘还包括一第一二极管及一第二二极管,所。

4、述第一二极管的阳极连接所述键盘接口的电压引脚,所述第一二极管的阴极连接所述第一电阻,所述第二二极管的阳极连接所述电池组的正极,所述第二二极管的阴极连接所述第一二极管的阴极。4如权利要求3所述的具CMOS数据清除电路的键盘,其特征在于所述键盘还包括一第二电阻、一第二电容及一第三电阻,所述第二电阻串接在所述电池组的正极与所述第二二极管的阳极之间,所述第二电容串接在所述第二二极管的阴极与地之间,所述第三电阻串接在所述连接头的第一引脚与地之间。5如权利要求1所述的具CMOS数据清除电路的键盘,其特征在于所述键盘接口为一PS/2接口。6一种主板,包括一键盘插口、一超级输入/输出芯片及一与所述超级输入/输。

5、出芯片相连的南桥芯片,其特征在于所述南桥芯片包括一用于清除CMOS数据的复位信号引脚,所述键盘插口包括一与所述超级输入/输出芯片相连的数据引脚、一电压引脚及一闲置引脚,所述键盘插口的闲置引脚与所述南桥芯片的复位信号引脚相连。7如权利要求6所述的主板,其特征在于所述键盘插口为一PS/2插口。权利要求书CN102375547ACN102375554A1/3页3具CMOS数据清除电路的键盘及支持所述键盘的主板技术领域0001本发明涉及一种键盘及支持所述键盘的主板,特别涉及一种可方便清除电脑中的CMOS数据的键盘及支持所述键盘的主板。背景技术0002通常利用电脑主板上的跳线来清除CMOS数据以恢复BI。

6、OS默认设置,使得用户在忘记BIOS密码而无法启动电脑时可启动电脑。电脑主板上最常见的是一种键帽式跳线,键帽式跳线由底座和键帽组成。跳线的底座上设置有若干不连通的引脚,相邻的两根引脚之间可通过跳线的键帽电性连接以实现特定的连接关系。在电脑正常工作的情况下,键帽被安装在底座上的两个特定引脚之间以实现供电电路对CMOS芯片的正常供电,保证CMOS数据不会丢失。当电脑设置出现故障时,用户可将键帽从底座上取下并安装在另外两个引脚之间以清除CMOS数据。这就需要拆开机箱,找到清除CMOS数据的跳线位置,再进行跳线操作,给用户带来极大的不便。发明内容0003鉴于以上内容,有必要提供一种具CMOS数据清除电。

7、路的键盘及可支持所述键盘的主板,以方便用户清除CMOS数据。0004一种具CMOS数据清除电路的键盘,包括一键盘控制电路及一键盘接口,所述键盘控制电路连接至所述键盘接口的数据及电压引脚以进行数据传输及接收一电压,所述具CMOS数据清除电路的键盘还包括一电池组、一第一电阻、一第一电容及一设置于所述键盘的壳体上的连接头,所述连接头包括第一引脚及第二引脚,所述键盘接口还包括一闲置引脚,所述电池组的正极依次经所述第一电阻及所述第一电容接地,所述电池组的负极接地,所述键盘接口的闲置引脚连接于所述第一电阻与所述第一电容之间的节点及连接所述连接头的第二引脚,所述连接头的第一引脚接地。0005一种主板,包括一。

8、键盘插口、一超级输入/输出芯片及一与所述超级输入/输出芯片相连的南桥芯片,所述南桥芯片包括一用于清除CMOS数据的复位信号引脚,所述键盘插口包括一与所述超级输入/输出芯片相连的数据引脚、一电压引脚及一闲置引脚,所述键盘插口的闲置引脚与所述南桥芯片的复位信号引脚相连。0006相较现有技术,所述具CMOS数据清除电路的键盘通过连接所述键盘壳体上的连接头的第一及第二引脚来触发所述主板的南桥芯片的复位信号引脚,以清除所述电脑的CMOS数据,避免在需要清除CMOS数据时拆开机箱,给用户带来了方便。附图说明0007图1为本发明具CMOS数据清除电路的键盘的较佳实施方式的示意图。0008图2为图1中连接头连。

9、接一跳帽的示意图。0009图3为本发明具CMOS数据清除电路的键盘及支持所述键盘的主板的较佳实施方说明书CN102375547ACN102375554A2/3页4式的电路示意图。0010主要元件符号说明0011壳体100012电源电路120013连接头160014跳帽170015键盘接口180016键盘控制电路190017电阻R1R30018电容C1、C20019二极管D1、D20020电池组B0021主板200022键盘插口220023超级输入/输出芯片240024南桥芯片260025键盘100具体实施方式0026下面结合附图及较佳实施方式对本发明作进一步详细描述0027请参考图1及图2,本。

10、发明具CMOS数据清除电路的键盘100的较佳实施方式包括一壳体10。所述壳体10的侧面上设有作为清除电脑中的CMOS数据的一连接头16,所述连接头16包括两个不相连的引脚1及2。本实施方式中,所述连接头16的两个引脚1及2可设于所述壳体10的任何位置,所述连接头16的两个引脚1及2可通过插接一跳帽17实现电性连接。0028请参考图3,所述键盘100还包括一键盘接口18如PSPERSONALSYSTEM/2接口、一键盘控制电路19、一电池组B、二极管D1及D2、电阻R1R3及电容C1及C2。所述键盘控制电路19、电池组B、二极管D1及D2、电阻R1R3及电容C1及C2均设置于所述壳体10内的一电。

11、路板未示出上。所述键盘控制电路19连接至所述键盘接口18的数据引脚180及电压引脚181以进行数据传输及接收工作电压。由于所述键盘控制电路19为现有键盘常见的电路,故这里不再详细说明。0029所述二极管D1的阳极连接至所述键盘接口18的电压引脚181,所述二极管D1的阴极连接所述二极管D2的阴极,所述二极管D2的阳极经所述电阻R1连接所述电池组B的正极,所述电池组B的负极接地,所述二极管D1的阴极还经所述电容C1接地,并依次经所述电阻R2及电容C2接地。所述键盘接口18的一闲置引脚182分别连接于所述电阻R2与所述电容C2之间的节点及连接所述连接头16的引脚2,所述连接头16的引脚1经电阻R3。

12、接地。0030与所述键盘100连接的主板20包括一键盘插口22、一超级输入/输出芯片24及一与所述超级输入/输出芯片24连接的所述南桥芯片26,所述南桥芯片26包括一复位信说明书CN102375547ACN102375554A3/3页5号引脚RTCRST。所述键盘插口22中与所述键盘接口18中的闲置引脚182相对应的闲置引脚222连接所述南桥芯片26上的复位信号引脚RTCRST,并在所述键盘接口18插入所述键盘插口22后,所述键盘插口22中的闲置引脚222对应连接所述键盘接口18中的闲置引脚182;所述键盘插口22中的数据引脚224对应连接所述键盘接口18中的数据引脚180,并连接到所述超级输。

13、入/输出芯片24;所述键盘插口22中的电压引脚226对应连接所述键盘接口18中的电压引脚181。0031当所述键盘接口18插入到所述键盘插口22后,装设有所述主板的电脑未被启动前,所述电池组B通过所述电阻R1提供电压给所述二极管D2以使所述二极管D2导通,此时所述电池组B通过所述键盘接口18的闲置引脚182及所述键盘插口22的对应闲置引脚222输出一高电平信号给所述南桥芯片26的复位信号引脚RTCRST,当所述南桥芯片26的复位信号引脚RTCRST接收到所述高电平信号时,所述南桥芯片26不执行清除CMOS数据的动作,此时启动电脑,电脑系统将根据所述南桥芯片26内储存的CMOS数据执行开机。当所。

14、述电脑开机后,所述键盘100内的键盘接口18接收所述键盘插口22输出的直流电源并提供给所述二极管D1以使所述二极管D1导通,此时所述键盘接口18通过所述电阻R2、所述键盘接口18的闲置引脚182及所述键盘插口22的对应闲置引脚222输出一高电平信号给所述南桥芯片26的复位信号引脚RTCRST,当所述南桥芯片26的复位信号引脚RTCRST接收到所述高电平信号时,所述南桥芯片26不执行清除CMOS数据的动作,保持处于不执行清除CMOS数据的状态。0032当需要所述南桥芯片26执行清除CMOS数据的动作时,将所述跳帽17插设至所述键盘100侧面的连接头16的两个引脚1及2上,因为所述连接头16的引脚。

15、1通过所述电阻R3接地,因此通过所述跳帽17的连接使所述连接头16的引脚2通过所述键盘接口18的闲置引脚182及所述键盘插口22的对应闲置引脚222输出一低电平信号给所述南桥芯片26的复位信号引脚RTCRST,当所述南桥芯片26的复位信号引脚RTCRST接收到所述低电平信号时,所述南桥芯片26即执行清除CMOS数据的动作。清除CMOS数据后,将所述跳帽17从所述连接头16的引脚1及2上移除,所述南桥芯片26的复位信号引脚RTCRST又变为高电平,启动所述电脑,BIOS检测到所述南桥芯片26中的CMOS配置丢失,即从CMOS芯片中调出缺省配置,从而实现正常开机。0033本实施方式中,所述二极管D1及D2可防止反向电流产生的漏电现象,对电路要求不高时,所述二极管D1及D2也可省略。0034所述具CMOS数据清除电路的键盘100通过将一跳帽17插设至所述键盘100侧面的连接头16的引脚1及2上来触发所述南桥芯片26的复位信号引脚RTCRST,以清除所述电脑的CMOS数据,避免在需要清除CMOS数据时拆开机箱,给用户带来了方便。说明书CN102375547ACN102375554A1/3页6图1说明书附图CN102375547ACN102375554A2/3页7图2说明书附图CN102375547ACN102375554A3/3页8图3说明书附图CN102375547A。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 计算;推算;计数


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1