USB30总线与高速智能统一总线的直接接口方法.pdf

上传人:a2 文档编号:1028305 上传时间:2018-03-26 格式:PDF 页数:8 大小:457.45KB
返回 下载 相关 举报
摘要
申请专利号:

CN201010577960.6

申请日:

2010.12.02

公开号:

CN102023948A

公开日:

2011.04.20

当前法律状态:

授权

有效性:

有权

法律详情:

授权|||实质审查的生效IPC(主分类):G06F 13/38申请日:20101202|||公开

IPC分类号:

G06F13/38

主分类号:

G06F13/38

申请人:

西北工业大学

发明人:

史忠科; 王闯; 贺莹

地址:

710072 陕西省西安市友谊西路127号

优先权:

专利代理机构:

西北工业大学专利中心 61204

代理人:

黄毅新

PDF下载: PDF下载
内容摘要

本发明公开了一种USB3.0总线与高速智能统一总线的直接接口方法,用于解决现有的USB3.0总线与其他总线互联速率低的技术问题。技术方案是通过设计USB3.0控制器实现对USB3.0标准的解析,正确完整的接收USB3.0总线上的有效数据,通过高速收发器SerDes利用光纤通道实现对智能总线数据的高速收发;通过高速缓冲存储器实现双向数据的缓冲存储;通过时钟控制模块实现不同速率总线的时钟切换,实现了两种总线数据的高速可靠有效传输。

权利要求书

1: 一种 USB3.0 总线与高速智能统一总线的直接接口方法,其特征在于包括以下步 骤: (a) 以存储转发机制为基础,通过缓冲区的读写时钟切换实现两种不同传输速率总线 的互联 ;在高速逻辑阵列内部开辟收发缓存,根据数据来源自动切换收发缓存的读写时 钟 ;通过设置不同优先级对 USB 3.0 和高速智能总线资源进行管理,规定从总线接收数 据的优先级高于写数据的优先级,当 USB3.0 总线有数据到达时,总线调度器中状态寄存 器 USB3.0 标志位置位,屏蔽对该端总线的发送数据请求 ;此时,从高速收发器 SerDes 接收到的数据将全部存入 USB3.0 发送缓冲区, USB3.0 总线空闲,标志位清零 ;反之亦 然 ;从而有效避免了总线冲突和数据丢失现象的发生 ; (b)USB3.0 单元向智能总线发送时,通过智能总线编码单元将本部件地址及待发送 的信号按照总线编码规则进行编码,然后在低频同步信号控制下将发送信息送入双向存 贮器等待发送 ;接收到向总线发送指令后通过选择开关关闭低频同步信号而开通高频同 步信号,通过数据并转串及控制向智能总线发送地址和信号 ; (c)USB3.0 单元通过高速逻辑阵列连续自动接收并判断来自智能总线的允许发送信 号和来至其它单元的地址信号,以判定向总线发送信号或者从总线读取 USB3.0 所需的信 息 ;若向总线发送信号,则按照 (b) 的流程发送 ;若需要读取总线信号,则在总线同步 信号控制下写入双向存贮器,保存所需总线信号 ;接收完后,通过选择开关关闭总线同 步信号而开通低频同步信号,将读取的总线信号送入智能解码单元进行解码,存贮数据 以备使用 ; (d) 设计帧格式实现总线 ID 识别、数据路由、屏蔽接收 ; (e) 采用大容量双端口高速存储器以避免高速智能总线向 USB3.0 总线传输数据量 大数据丢失的情况,并实现对存储器的读写双工操作 ;高速逻辑阵列内部模块采用并行 块、流水线设计,使得 USB3.0 总线与智能总线的数据传输的延时最小化。

说明书


USB3.0 总线与高速智能统一总线的直接接口方法

    【技术领域】
     本发明涉及一种总线接口方法,特别涉及一种 USB3.0 总线与高速智能统一总线 的直接接口方法。背景技术
     USB 接口技术在经过了 USB1.0 版、 USB1.1 版、 USB2.0 版后,2008 年 USB3.0 组织发布了 USB3.0 正式标准白皮书。 USB3.0 版在以往几个版本的基础上,提出了更为 先进的标准和更为广泛的应用领域。 USB3.0 技术的目标是采用与现有 USB 相同的架构 设计实现比目前的 USB2.0 接口快 10 倍以上的传输速度 ( 其传输速率可达 5Gbps),并兼 具传统 USB 技术的易用性和即插即用功能。 新标准对 USB3.0 规格进行优化以实现更低 的能耗和更高的协议效率,并能支持铜和光纤两种线缆。 使用光纤连接的速度可以达到 USB2.0 的 20 倍甚至 30 倍,其应用领域包括个人计算机、消费及移动类产品的快速同步 即时传输。
     随着航空电子系统的发展,系统的集成规模越来越大,各子系统的分工协作集 中体现在总线接口通信和功能运算上,从而要求海量传感器信息、图像信息能够通过高 速智能统一总线实现信息的高速共享,则迫切要求 USB3.0 总线与万兆位的高速智能统一 总线能够实现信息共享,而目前 USB3.0 总线本身无法直接与高速统一智能总线相连接。
     公开发表的文献中,没有文献对 USB3.0 总线与其他总线形式的接口转换方法进 行研究。 根据 USB 协议,USB3.0 设备可以后向兼容 USB1.0、USB1.1 和 USB2.0 标准, 虽然可以将 USB3.0 协议的数据流转换成 USB2.0 标准,再通过 USB2.0 总线与其他总线形 式的接口间接实现 USB3.0 接口的转换,但是这样 USB3.0 传输速度的优势将大大削弱, 而且数据周转次数的增多必定降低传输的可靠性和完整性 ;若强制性统一传输介质,将 会导致信号的信噪比的衰弱,恶化信息的共享。 发明内容 为了克服现有的 USB3.0 总线与其他总线传输速率低的不足,本发明提出了 一种 USB3.0 总线与高速智能统一总线的直接接口方法,通过设计 USB3.0 控制器实现 对 USB3.0 标准的解析,正确完整的接收 USB3.0 总线上的有效数据,通过高速收发器 SerDes 利用光纤通道实现对智能总线数据的高速收发 ;通过高速缓冲存储器实现双向数 据的缓冲存储 ;通过时钟控制模块实现不同速率总线的时钟切换,可以实现两种总线数 据的高速可靠有效传输。
     本发明解决其技术问题所采用的技术方案 :一种 USB3.0 总线与高速智能统一总 线的直接接口方法,其特点是包括以下步骤 :
     (a) 以存储转发机制为基础,通过缓冲区的读写时钟切换实现两种不同传输速率 总线的互联。 在高速逻辑阵列内部开辟收发缓存,根据数据来源自动切换收发缓存的读 写时钟 ;通过设置不同优先级对 USB 3.0 和高速智能总线资源进行管理,规定从总线接
     收数据的优先级高于写数据的优先级,当 USB3.0 总线有数据到达时,总线调度器中状 态寄存器 USB3.0 标志位置位,屏蔽对该端总线的发送数据请求 ;此时,从高速收发器 SerDes 接收到的数据将全部存入 USB3.0 发送缓冲区, USB3.0 总线空闲,标志位清零。 反之亦然。 从而有效避免了总线冲突和数据丢失现象的发生。
     (b)USB3.0 单元向智能总线发送时,通过智能总线编码单元将本部件地址及待 发送的信号按照总线编码规则进行编码,然后在低频同步信号控制下将发送信息送入双 向存贮器等待发送 ;接收到向总线发送指令后通过选择开关关闭低频同步信号而开通高 频同步信号,通过数据并转串及控制向智能总线发送地址和信号。
     (c)USB3.0 单元通过高速逻辑阵列连续自动接收并判断来自智能总线的允许发 送信号和来至其它单元的地址信号,以判定向总线发送信号或者从总线读取 USB3.0 所需 的信息 ;若向总线发送信号,则按照 (b) 的流程发送 ;若需要读取总线信号,则在总线 同步信号控制下写入双向存贮器,保存所需总线信号 ;接收完后,通过选择开关关闭总 线同步信号而开通低频同步信号,将读取的总线信号送入智能解码单元进行解码,存贮 数据以备使用。
     (d) 设计帧格式实现总线 ID 识别、数据路由、屏蔽接收。 (e) 采用大容量双端口高速存储器以避免高速智能总线向 USB3.0 总线传输数据 量大数据丢失的情况,并实现对存储器的读写双工操作 ;高速逻辑阵列内部模块采用并 行块、流水线设计,使得 USB3.0 总线与智能总线的数据传输的延时最小化。
     本发明的有益效果是 :实现了 USB3.0 总线与智能总线的接口,通过智能总线接 口可以实现 USB3.0 总线与其他总线形式的有效可靠互联 ;采用时钟切换和数据接收发送 的优先级设置,并充分利用了高速逻辑阵列并行性可重构性的特点,实现了低速 USB3.0 总线和高速智能总线的双向数据交互,提高了 USB3.0 总线的数据传输速度 ;只是在与总 线相接的存贮单元、并转串、选择开关和高速逻辑阵列使用甚高频器件,而其余部分只 需要能满足本单元要求的器件即可,从而降低了对接口硬件性能的要求,增加了数据传 输的可靠度,并且降低了成本。
     下面结合附图和实施例对本发明作详细说明。
     附图说明
     图 1 是本发明 USB3.0 总线与高速智能统一总线的直接接口方法接口图。 图 2 是本发明总线仲裁机构通信控制图。 图 3 是本发明双端总线双向通信的状态机原理图。 图 4 是本发明 USB3.0 数据发送流程图。 图 5 是本发明 USB3.0 数据接收流程图。 图 6 是本发明智能总线数据帧格式图。具体实施方式
     参照图 1 ~ 6,详细说明本发明。
     本发明为一种 USB3.0 总线与智能总线的接口方法,实现了 USB3.0 设备通过高 速智能总线进行高速光纤发送和高速光纤数据基于 USB3.0 总线进行数据接收。 本发明的硬件结构包括 USB3.0 总线控制器、智能总线控制器、中央总线仲裁控制器和高速大容量 存储器。
     本实施例中两种总线的调度和接口控制主要在高速逻辑阵列 FPGA 中完成, FPGA 采用美国 Altera 公司的 Cyclone 系列的 EP1C12 芯片。 该芯片密集度达 12060 个 LE 单元,完全能够满足图像处理算法和系统逻辑控制的需要 ;169 个用户可用 I/O 端口满足 系统实现图像采集和存储的多个芯片连接要求。 USB3.0 协议解码与数据帧封装采用 NEC 公司的 UPD720200 芯片,该芯片为全球首颗 USB3.0 主控芯片 ;高速收发器 SerDes 采用 BCM8152,可达到万兆位的数据收发速度 ;高速双口 RAM 采用型号为 IDT70V3079 的芯 片,其读写速度最快可达到 4ns。 FPGA 主要进行数据的双向缓冲和调度、总线仲裁和时 钟切换的工作,以实现两种总线的双工通信,最大化利用总线的通信能力并避免数据的 丢失。
     USB3.0 总线的传输速率低于高速智能总线,从 USB3.0 发送的数据,首先在 高速缓冲区中缓存,当缓冲到一定量时,总线调度器向高速智能总线发送请求数据发送 信号,并分配发送数据的时间片,同时控制时钟切换模块切换存储器同步时钟 ;此时, 高速智能总线控制器发出读缓冲区信号,并对从缓冲区读取的信号以智能总线数据帧编 码,编码后数据帧投递到高速收发器 SerDes 的发送缓存,并在时钟沿到来时高速发送出 去。 经光纤通道传入高速收发器 SerDes 的数据,同样在智能总线接收缓冲区中缓存, 总线调度器检测到有数据到达时进行总线仲裁,当 USB3.0 总线空闲时立即向其发送请求 发送信号,分配发送数据的时间片,同时控制时钟切换模块将存储器读写切换到低速模 式 ;此时, USB3.0 控制器发出读缓冲区信号,读出的数据经过 USB3.0 编码后发出。
     本实例在总线管理上采用基于优先级的控制管理的方法。 当缓冲区中有数据等 待发送,同时也有数据到达,此时总线仲裁机构让数据发送进入等待状态,让出总线进 行数据的接收工作,当接收完毕后唤醒数据发送进程,恢复数据的发送。
     USB3.0 总线与智能总线的接口的实现,使得每个挂接在智能总线上低速总线独 享该总线最大带宽。 基于本发明可实现 USB3.0 总线与其他总线的互联,且总线数据的路 由具有智能性。 智能总线上具有多个低速总线接口,因此基于智能总线实现的 USB3.0 与 其他总线的互联具有体积小、成本低、功耗小,传输高速可靠等优点。

USB30总线与高速智能统一总线的直接接口方法.pdf_第1页
第1页 / 共8页
USB30总线与高速智能统一总线的直接接口方法.pdf_第2页
第2页 / 共8页
USB30总线与高速智能统一总线的直接接口方法.pdf_第3页
第3页 / 共8页
点击查看更多>>
资源描述

《USB30总线与高速智能统一总线的直接接口方法.pdf》由会员分享,可在线阅读,更多相关《USB30总线与高速智能统一总线的直接接口方法.pdf(8页珍藏版)》请在专利查询网上搜索。

1、10申请公布号CN102023948A43申请公布日20110420CN102023948ACN102023948A21申请号201010577960622申请日20101202G06F13/3820060171申请人西北工业大学地址710072陕西省西安市友谊西路127号72发明人史忠科王闯贺莹74专利代理机构西北工业大学专利中心61204代理人黄毅新54发明名称USB30总线与高速智能统一总线的直接接口方法57摘要本发明公开了一种USB30总线与高速智能统一总线的直接接口方法,用于解决现有的USB30总线与其他总线互联速率低的技术问题。技术方案是通过设计USB30控制器实现对USB30标准。

2、的解析,正确完整的接收USB30总线上的有效数据,通过高速收发器SERDES利用光纤通道实现对智能总线数据的高速收发;通过高速缓冲存储器实现双向数据的缓冲存储;通过时钟控制模块实现不同速率总线的时钟切换,实现了两种总线数据的高速可靠有效传输。51INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书3页附图3页CN102023962A1/1页21一种USB30总线与高速智能统一总线的直接接口方法,其特征在于包括以下步骤A以存储转发机制为基础,通过缓冲区的读写时钟切换实现两种不同传输速率总线的互联;在高速逻辑阵列内部开辟收发缓存,根据数据来源自动切换收发缓存的读写时钟;通。

3、过设置不同优先级对USB30和高速智能总线资源进行管理,规定从总线接收数据的优先级高于写数据的优先级,当USB30总线有数据到达时,总线调度器中状态寄存器USB30标志位置位,屏蔽对该端总线的发送数据请求;此时,从高速收发器SERDES接收到的数据将全部存入USB30发送缓冲区,USB30总线空闲,标志位清零;反之亦然;从而有效避免了总线冲突和数据丢失现象的发生;BUSB30单元向智能总线发送时,通过智能总线编码单元将本部件地址及待发送的信号按照总线编码规则进行编码,然后在低频同步信号控制下将发送信息送入双向存贮器等待发送;接收到向总线发送指令后通过选择开关关闭低频同步信号而开通高频同步信号,。

4、通过数据并转串及控制向智能总线发送地址和信号;CUSB30单元通过高速逻辑阵列连续自动接收并判断来自智能总线的允许发送信号和来至其它单元的地址信号,以判定向总线发送信号或者从总线读取USB30所需的信息;若向总线发送信号,则按照B的流程发送;若需要读取总线信号,则在总线同步信号控制下写入双向存贮器,保存所需总线信号;接收完后,通过选择开关关闭总线同步信号而开通低频同步信号,将读取的总线信号送入智能解码单元进行解码,存贮数据以备使用;D设计帧格式实现总线ID识别、数据路由、屏蔽接收;E采用大容量双端口高速存储器以避免高速智能总线向USB30总线传输数据量大数据丢失的情况,并实现对存储器的读写双工。

5、操作;高速逻辑阵列内部模块采用并行块、流水线设计,使得USB30总线与智能总线的数据传输的延时最小化。权利要求书CN102023948ACN102023962A1/3页3USB30总线与高速智能统一总线的直接接口方法技术领域0001本发明涉及一种总线接口方法,特别涉及一种USB30总线与高速智能统一总线的直接接口方法。背景技术0002USB接口技术在经过了USB10版、USB11版、USB20版后,2008年USB30组织发布了USB30正式标准白皮书。USB30版在以往几个版本的基础上,提出了更为先进的标准和更为广泛的应用领域。USB30技术的目标是采用与现有USB相同的架构设计实现比目前的。

6、USB20接口快10倍以上的传输速度其传输速率可达5GBPS,并兼具传统USB技术的易用性和即插即用功能。新标准对USB30规格进行优化以实现更低的能耗和更高的协议效率,并能支持铜和光纤两种线缆。使用光纤连接的速度可以达到USB20的20倍甚至30倍,其应用领域包括个人计算机、消费及移动类产品的快速同步即时传输。0003随着航空电子系统的发展,系统的集成规模越来越大,各子系统的分工协作集中体现在总线接口通信和功能运算上,从而要求海量传感器信息、图像信息能够通过高速智能统一总线实现信息的高速共享,则迫切要求USB30总线与万兆位的高速智能统一总线能够实现信息共享,而目前USB30总线本身无法直接。

7、与高速统一智能总线相连接。0004公开发表的文献中,没有文献对USB30总线与其他总线形式的接口转换方法进行研究。根据USB协议,USB30设备可以后向兼容USB10、USB11和USB20标准,虽然可以将USB30协议的数据流转换成USB20标准,再通过USB20总线与其他总线形式的接口间接实现USB30接口的转换,但是这样USB30传输速度的优势将大大削弱,而且数据周转次数的增多必定降低传输的可靠性和完整性;若强制性统一传输介质,将会导致信号的信噪比的衰弱,恶化信息的共享。发明内容0005为了克服现有的USB30总线与其他总线传输速率低的不足,本发明提出了一种USB30总线与高速智能统一总。

8、线的直接接口方法,通过设计USB30控制器实现对USB30标准的解析,正确完整的接收USB30总线上的有效数据,通过高速收发器SERDES利用光纤通道实现对智能总线数据的高速收发;通过高速缓冲存储器实现双向数据的缓冲存储;通过时钟控制模块实现不同速率总线的时钟切换,可以实现两种总线数据的高速可靠有效传输。0006本发明解决其技术问题所采用的技术方案一种USB30总线与高速智能统一总线的直接接口方法,其特点是包括以下步骤0007A以存储转发机制为基础,通过缓冲区的读写时钟切换实现两种不同传输速率总线的互联。在高速逻辑阵列内部开辟收发缓存,根据数据来源自动切换收发缓存的读写时钟;通过设置不同优先级。

9、对USB30和高速智能总线资源进行管理,规定从总线接说明书CN102023948ACN102023962A2/3页4收数据的优先级高于写数据的优先级,当USB30总线有数据到达时,总线调度器中状态寄存器USB30标志位置位,屏蔽对该端总线的发送数据请求;此时,从高速收发器SERDES接收到的数据将全部存入USB30发送缓冲区,USB30总线空闲,标志位清零。反之亦然。从而有效避免了总线冲突和数据丢失现象的发生。0008BUSB30单元向智能总线发送时,通过智能总线编码单元将本部件地址及待发送的信号按照总线编码规则进行编码,然后在低频同步信号控制下将发送信息送入双向存贮器等待发送;接收到向总线发。

10、送指令后通过选择开关关闭低频同步信号而开通高频同步信号,通过数据并转串及控制向智能总线发送地址和信号。0009CUSB30单元通过高速逻辑阵列连续自动接收并判断来自智能总线的允许发送信号和来至其它单元的地址信号,以判定向总线发送信号或者从总线读取USB30所需的信息;若向总线发送信号,则按照B的流程发送;若需要读取总线信号,则在总线同步信号控制下写入双向存贮器,保存所需总线信号;接收完后,通过选择开关关闭总线同步信号而开通低频同步信号,将读取的总线信号送入智能解码单元进行解码,存贮数据以备使用。0010D设计帧格式实现总线ID识别、数据路由、屏蔽接收。0011E采用大容量双端口高速存储器以避免。

11、高速智能总线向USB30总线传输数据量大数据丢失的情况,并实现对存储器的读写双工操作;高速逻辑阵列内部模块采用并行块、流水线设计,使得USB30总线与智能总线的数据传输的延时最小化。0012本发明的有益效果是实现了USB30总线与智能总线的接口,通过智能总线接口可以实现USB30总线与其他总线形式的有效可靠互联;采用时钟切换和数据接收发送的优先级设置,并充分利用了高速逻辑阵列并行性可重构性的特点,实现了低速USB30总线和高速智能总线的双向数据交互,提高了USB30总线的数据传输速度;只是在与总线相接的存贮单元、并转串、选择开关和高速逻辑阵列使用甚高频器件,而其余部分只需要能满足本单元要求的器。

12、件即可,从而降低了对接口硬件性能的要求,增加了数据传输的可靠度,并且降低了成本。0013下面结合附图和实施例对本发明作详细说明。附图说明0014图1是本发明USB30总线与高速智能统一总线的直接接口方法接口图。0015图2是本发明总线仲裁机构通信控制图。0016图3是本发明双端总线双向通信的状态机原理图。0017图4是本发明USB30数据发送流程图。0018图5是本发明USB30数据接收流程图。0019图6是本发明智能总线数据帧格式图。具体实施方式0020参照图16,详细说明本发明。0021本发明为一种USB30总线与智能总线的接口方法,实现了USB30设备通过高速智能总线进行高速光纤发送和高。

13、速光纤数据基于USB30总线进行数据接收。本发明的说明书CN102023948ACN102023962A3/3页5硬件结构包括USB30总线控制器、智能总线控制器、中央总线仲裁控制器和高速大容量存储器。0022本实施例中两种总线的调度和接口控制主要在高速逻辑阵列FPGA中完成,FPGA采用美国ALTERA公司的CYCLONE系列的EP1C12芯片。该芯片密集度达12060个LE单元,完全能够满足图像处理算法和系统逻辑控制的需要;169个用户可用I/O端口满足系统实现图像采集和存储的多个芯片连接要求。USB30协议解码与数据帧封装采用NEC公司的UPD720200芯片,该芯片为全球首颗USB30。

14、主控芯片;高速收发器SERDES采用BCM8152,可达到万兆位的数据收发速度;高速双口RAM采用型号为IDT70V3079的芯片,其读写速度最快可达到4NS。FPGA主要进行数据的双向缓冲和调度、总线仲裁和时钟切换的工作,以实现两种总线的双工通信,最大化利用总线的通信能力并避免数据的丢失。0023USB30总线的传输速率低于高速智能总线,从USB30发送的数据,首先在高速缓冲区中缓存,当缓冲到一定量时,总线调度器向高速智能总线发送请求数据发送信号,并分配发送数据的时间片,同时控制时钟切换模块切换存储器同步时钟;此时,高速智能总线控制器发出读缓冲区信号,并对从缓冲区读取的信号以智能总线数据帧编。

15、码,编码后数据帧投递到高速收发器SERDES的发送缓存,并在时钟沿到来时高速发送出去。经光纤通道传入高速收发器SERDES的数据,同样在智能总线接收缓冲区中缓存,总线调度器检测到有数据到达时进行总线仲裁,当USB30总线空闲时立即向其发送请求发送信号,分配发送数据的时间片,同时控制时钟切换模块将存储器读写切换到低速模式;此时,USB30控制器发出读缓冲区信号,读出的数据经过USB30编码后发出。0024本实例在总线管理上采用基于优先级的控制管理的方法。当缓冲区中有数据等待发送,同时也有数据到达,此时总线仲裁机构让数据发送进入等待状态,让出总线进行数据的接收工作,当接收完毕后唤醒数据发送进程,恢复数据的发送。0025USB30总线与智能总线的接口的实现,使得每个挂接在智能总线上低速总线独享该总线最大带宽。基于本发明可实现USB30总线与其他总线的互联,且总线数据的路由具有智能性。智能总线上具有多个低速总线接口,因此基于智能总线实现的USB30与其他总线的互联具有体积小、成本低、功耗小,传输高速可靠等优点。说明书CN102023948ACN102023962A1/3页6图1图2说明书附图CN102023948ACN102023962A2/3页7图3图4说明书附图CN102023948ACN102023962A3/3页8图5图6说明书附图CN102023948A。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 物理 > 计算;推算;计数


copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1