ImageVerifierCode 换一换
格式:PDF , 页数:8 ,大小:484.36KB ,
资源ID:971290      下载积分:30 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zhuanlichaxun.net/d-971290.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(薄膜晶体管阵列基板.pdf)为本站会员(a***)主动上传,专利查询网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知专利查询网(发送邮件至2870692013@qq.com或直接QQ联系客服),我们立即给予删除!

薄膜晶体管阵列基板.pdf

1、10申请公布号CN102338956A43申请公布日20120201CN102338956ACN102338956A21申请号201110255437622申请日20110831G02F1/1362200601G02F1/1368200601H01L27/0220060171申请人深圳市华星光电技术有限公司地址518132广东省深圳市光明新区塘明大道92号72发明人陈世烽施明宏何海英74专利代理机构深圳翼盛智成知识产权事务所普通合伙44300代理人欧阳启明54发明名称薄膜晶体管阵列基板57摘要本发明公开一种薄膜晶体管阵列基板,其包括形成在基板上的多条扫描线、数据线及公共电极线,所述多条扫描线及

2、数据线相互定义出多个像素区域且其交错处形成有薄膜晶体管,并在所述多个像素区域内形成有多个像素电极。所述薄膜晶体管阵列基板还包括一图案化遮蔽层,所述图案化遮蔽层绝缘地设置在所述多条数据线之下。本发明的的图案化遮蔽层可直接遮住背光,而可减少在CF基板上的黑色矩阵面积,而提高开口率。51INTCL19中华人民共和国国家知识产权局12发明专利申请权利要求书1页说明书3页附图3页CN102338969A1/1页21一种薄膜晶体管阵列基板,包括形成在基板上的多条扫描线、数据线及公共电极线,所述多条扫描线及数据线相互交错定义出多个像素区域且其交错处形成有薄膜晶体管,并在所述多个像素区域内形成有多个像素电极,

3、其特征在于,所述薄膜晶体管阵列基板还包括一图案化遮蔽层,所述图案化遮蔽层绝缘地设置在所述多条数据线之下。2根据权利要求1所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层用于遮档来自基板底部的背光。3根据权利要求1所述的薄膜晶体管阵列基板,其特征在于,所述多条数据线与所述图案化遮蔽层完全重叠。4根据权利要求3所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层电性连接至所述多条公共电极线。5根据权利要求4所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层与所述多条数据线之间设有一绝缘层。6根据权利要求4所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层由金属制成。7根据权利要求1

4、所述的薄膜晶体管阵列基板,其特征在于,所述多条数据线与所述图案化遮蔽层部分重叠。8根据权利要求7所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层电性连接至所述多条公共电极线。9根据权利要求8所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层与所述多条数据线之间设有一绝缘层。10根据权利要求8所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层由金属制成。11根据权利要求1所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层为多个条状结构。12根据权利要求11所述的薄膜晶体管阵列基板,其特征在于,所述多个条状结构平行于所述多条数据线。13根据权利要求1所述的薄膜晶体管阵列基板,其特

5、征在于,所述图案化遮蔽层与所述多条数据线之间设有一绝缘层。14根据权利要求1所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层是不透光的。15根据权利要求14所述的薄膜晶体管阵列基板,其特征在于,所述图案化遮蔽层由金属制成。权利要求书CN102338956ACN102338969A1/3页3薄膜晶体管阵列基板技术领域0001本发明是有关于一种基板,且特别是有关于一种用于液晶显示器的薄膜晶体管阵列基板。背景技术0002由于液晶本身不发光,使得液晶显示器需使用背光模组作为光源,所述光源穿透液晶显示器之各层,例如薄膜晶体管THINFILMTRANSISTOR,TFT阵列基板、偏光片、彩色滤光片C

6、OLORFILTER,CF等等材质,真正显示的亮度大约只有原发光光源之百分之十左右。也因为显示亮度的不足,若提高背光模组亮度时,虽可让面板亮度增加,却也升高了背光模组之功率消耗。0003因此,为了提高液晶屏的表面亮度,需要提高背光光源的利用率。这其中除了提高所用光学部件及其材料的透光率以外,特别要提高像素的开口率APERTURERATIO。开口率定义为透光区域开口部与该像素的面积比,其中透光区域可为像素的区域扣掉下述区域所剩部分数据线区域、TFT区域、闸极区域、储存电容区域、及在CF基板用以遮蔽从像素电极周围漏出光的黑色矩阵BLACKMATRIX,BM区域。由上可知,上述区域设计的越小,则开口

7、率越大,越能获得更高的亮度。0004除了减少上述区域的面积之外,TFT阵列基板与CF基板对位的精确度也会影响开口率的大小。现有对位方式是通过CF基板上的BM来与TFT阵列基板做对准,然而,由于CF基板与TFT阵列基板之间还隔有一液晶层,因此两者不易对准,而造成开口率的下降。发明内容0005有鉴于此,本发明的目的在于提供一种薄膜晶体管阵列基板,以解决上述的问题。0006为达上述的目的,本发明的液晶显示装置采取以下技术方案一种薄膜晶体管阵列基板,其包括形成在基板上的多条扫描线、数据线及公共电极线,所述多条扫描线及数据线相互交错定义出多个像素区域且其交错处形成有薄膜晶体管,并在所述多个像素区域内形成

8、有多个像素电极。所述薄膜晶体管阵列基板还包括一图案化遮蔽层,所述图案化遮蔽层绝缘地设置在所述多条数据线之下。具体来说,所述图案化遮蔽层与所述多条数据线之间设有一绝缘层。所述图案化遮蔽层用于遮档来自基板底部的背光。例如,所述图案化遮蔽层是不透光的,且所述图案化遮蔽层由金属制成。0007在一较佳实施例中,所述多条数据线与所述图案化遮蔽层完全重叠,且所述图案化遮蔽层电性连接至所述多条公共电极线。具体来说,所述图案化遮蔽层与所述多条数据线之间设有一绝缘层。优选地,所述图案化遮蔽层由金属制成。0008在另一较佳实施例中,所述多条数据线与所述图案化遮蔽层部分重叠,且所述图案化遮蔽层电性连接至所述多条公共电

9、极线。具体来说,所述图案化遮蔽层与所述多条数据线之间设有一绝缘层。优选地,所述图案化遮蔽层由金属制成。0009优选地,所述图案化遮蔽层为多个条状结构,并且所述多个条状结构平行于所述说明书CN102338956ACN102338969A2/3页4多条数据线。0010相较于现有技术,本发明的图案化遮蔽层可直接遮住背光,而可减少在CF基板上的黑色矩阵面积,而提高开口率。除此之外,由于图案化遮蔽层电性连接至所述公共电极线上,使得所述公共电极线的电阻变大,进而使公共电极线的RC值接近但小于液晶的反应时间。如此便可降低公共电极的负载,且可使图案化遮蔽层周围上的液晶不偏转而成黑色状态,而无需使用BM来遮档背

10、光。0011为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下附图说明0012图1为本发明较佳实施例的薄膜晶体管阵列基板的示意图。0013图2为图1沿AA连线的截面图。0014图3为图1沿AA连线的另一实施例的截面图。具体实施方式0015请参照图1,图1为本发明较佳实施例的薄膜晶体管阵列基板的示意图。所述薄膜晶体管阵列基板包括基板100、多条扫描线120、多条数据线140、公共电极线160及图案化遮蔽层180。为了清楚说明,图1的薄膜晶体管阵列基板仅会示单一画素单元做为代表。所述多条扫描线120及数据线140相互交错定义出多个像素区域200,且其交错处形成有薄

11、膜晶体管150。在所述多个像素区域200内形成有多个像素电极220。其中所述薄膜晶体管150具有本领域技术人员所熟知的栅极、源极及漏极,在此不详细说明。所述栅极、源极及漏极分别连接至所述扫描线120、数据线140及像素电极220。0016所述公共电极线160大致上平行所述多条扫描线120,并与所述多条扫描线120交替设置于像素区域200中,且与所述多条数据线140交错而彼此隔开。进一步来说,所述隔开相交是通过设置一绝缘层图未示于数据线140及公共电极线160之间方式实施。所述储存电容是为了让像素电极220在没有扫描线120驱薄膜晶体管150时,仍能依据数据信号显示灰阶,所以像素电极220在所述

12、公共电极线160重迭处会形成储存电容,用以储存数据信号。0017请叁照图1及图2,图2为图1沿AA连线的截面图。所述图案化遮蔽层180绝缘地设置在所述多条数据线140之下,并且所述多条数据线140与所述图案化遮蔽层180完全重叠。此外,所述图案化遮蔽层180电性连接至所述多条公共电极线160。同样地,所述图案化遮蔽层180与所述多条数据线140之间设有一绝缘层240。较佳地,所述图案化遮蔽层180与所述公共电极线160是在同一光罩制造过程所形成。更进一步地说,所述图案化遮蔽层180、所述公共电极线160及所述所述多条扫描线120是在同一光罩制造过程所形成。如图1所示,所述图案化遮蔽层180为多

13、条条状结构,且所述多条条状结构平行于所述多条数据线140。0018请再叁照图2,图2中进一步绘示出CF基板300、ITO薄膜310、及夹在CF基板300与基板100之间的液晶400。此较佳实施例中,所述图案化遮蔽层180是不透光的,例如由金属制成。因此所述图案化遮蔽层180可用于遮档来自基板100底部的背光10。由图2可说明书CN102338956ACN102338969A3/3页5知,在CF基板300中的黑色矩阵350就可省去,而增加了开口率。值得一提的是,所述图案化遮蔽层180与其所对应的所述数据线140之间的距离小于所述公共电极线160与其对应的所述像素电极220之间的距离。0019根据

14、电容公式CA/D可知,其中为介电常数,A为电极的面积,D为电极间的距离,所述图案化遮蔽层180与其所对应的所述数据线140之间的电容值大于相同面积的公共电极线160与其所对应的像素电极220之间的电容直。因此,利用图案化遮蔽层180的设置,在透光区域的公共电极线160的面积可减少,而增加了开口率。此外,由于图案化遮蔽层180电性连接于公共电极线160,因此图案化遮蔽层180为公共电位VCOM。而CF基板300上的ITO薄膜310亦为公共电位VCOM,由此可知图案化遮蔽层180周围的基板100与CF基板300之间实质上没有电压差,因此液晶400不会转动,该区域为全黑的。除此之外,由于图案化遮蔽层

15、180电性连接至所述公共电极线160上,使得所述公共电极线160的电阻变大,进而使公共电极线160的RC值时间常数接近但小于液晶400的反应时间。0020请再叁照图3,图3为图1沿AA连线的另一实施例的截面图。在另一实施例中,所述多条数据线180与所述图案化遮蔽层180部分重叠。具体来说,所述图案化遮蔽层180可设计成背光10入射后仍然不漏光为准,如图3所示。值得一提的是,所述图案化遮蔽层180可预先模拟背光10的入射,而计算出适当的宽度,使得开口率可以最大。0021综上所述,本发明的图案化遮蔽层180可直接遮住背光,而可减少在CF基板300上的黑色矩阵350面积,而提高开口率。除此之外,由于

16、图案化遮蔽层180电性连接至所述公共电极线160上,使得所述公共电极线160的电阻变大,进而使公共电极线的RC值接近但小于液晶的反应时间。如此便可降低公共电极线160的负载,且可使图案化遮蔽层180周围上的液晶不偏转而成黑色状态,而无需使用黑色矩阵350来遮档背光10,解决了上述问题。0022虽然本发明已用优选实施例揭露如上,然其并非用以限定本发明,本发明所属技术领域的技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视后附的权利要求书所界定的为准。说明书CN102338956ACN102338969A1/3页6图1说明书附图CN102338956ACN102338969A2/3页7图2说明书附图CN102338956ACN102338969A3/3页8图3说明书附图CN102338956A

copyright@ 2017-2020 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备2021068784号-1